Запоминающее устройство с диагностикой отказов /его варианты/

 

. Запоминающее устройство с диагностикой отказов, содержащее группы формирователей сигналов че.тности , накопитель, входы и выходы первых групп которого являются соответственно информационными входами и выходами устройства, а входы второй и третьей групп соединены соответственно с выходами формирователей сигналов четности первой и второй групп, блоки сравнения и блок индикации , причем выходы второй и третьей групп накопителя подключены 8СНСОЮЛ ДЯ 13 |з rcASlj s HUAjir/ .7fforew соответственно к одним из входов первого и второго блоков сравнения, другие входы которых соединены соответственно с выходами формиррвателей сигналов четности третьей и четвертой групп, отличающееся тем, что, с целью повышения информационной емкости устройства, в него введены группы формирователей кода Бергера, элементы ИЛИ-НЕ и сумматоры по модулю два, выходы которых соединены с входами элементов ИЛИ-НЕ, а входы соответственно подключены к выходам первого и второго блоков, сравнения, причем выходы элементов о Ш1И-НЕ соединены с входами блока индикации, входы одних из формиро-т (Л вателей кода Бергера первой группы подключены к входам первой группы накопителя, а выходы, - к входам одних из формирователей сигналов четности первой и второй групп, входы одних из формирователей кода Бергера второй группы соединены с выходами первой, группы накопителя, а выхосо ды - с входами одних из формироватеО5 лей сигналов четности третьей и чет-, х вертой групп. ел 00

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (д1) 4 G 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

$4 Ó

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬГГИЙ (2!) 3762754/24-24 (22) 29.06.84 (46) 07.12.85. Бюл. № 45 (71) Московский ордена Ленина и ордена Октябрьской Революции энергетический институт (72) Г.А.Бородин .и А.К.Столяров (53) 681.327(088.8) (56) Авторское свидетельство СССР № 881887> кл. G 11 С 29/00, 1980.

Авторское свидетельство СССР

¹ 907588, кл. 6 11 С 29/00, 1980. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С ДИАГНОСТИКОЙ ОТКАЗОВ (ЕГО ВАРИАНТЫ). .(57) 1. Запоминающее устройство с диагностикой отказов, содержащее группы формирователей сигналов четности, накопитель, входы и выходы первых групп которого являются соответственно информационными входами и выходами устройства, а входы второй и третьей групп соединены соответственно с выходами формирователей сигналов четности первои и второй групп, блоки сравнения и блок индикации, причем выходы второй и третьей групп накопителя подключены соответственно к одним из входов первого и второго блоков сравнения, другие входы которых соединены соотI ветственно с выходами формирователей сигналов четности третьей и четвертой групп, о т л и ч а ю щ е е с я тем, что, с целью повышения информационной емкости устройства, в него введены группы формирователей кода

Бергера, элементы ИЛИ-НЕ и сумматоры по модулю два, выходы которых соединены с входами элементов ИЛИ-НЕ, а входы соответственно подключены к выходам первого и второго блоков. сравнения, причем выходы элементов

ИЛИ-НЕ соединены с входами блока индикации, входы одних из формиро-. вателей кода Бергера первой группы подключены к входам первой группы накопителя, а выходы, — к входам одних из формирователей сигналов четности первой и второй групп, входы одних из формирователей кода Бергера второй группы соединены с выходами первой, группы накопителя, а выходы — с входами одних из формирователей сигналов четности третьей и чет-, вертой групп.

11

2. Запоминающее устройство с диагностикой отказов, содержащее группы формирователей сигналов четности, блоки сравнения, блок индикации и накопитель, выходы первой группы которого являются информационными выходами устройства, а выходы

J второй и третьей групп соединены соответственно с одними иэ входов первого и второго блоков сравнения, другие входы которых подключены соответственно к выходам формирователей сигналов четности первой и второй групп, о т л и ч а ю щ е е с я тем, что, с целью расщирения области применения устройства, в него введены формирователи кода Бергера, сумматоры по модулю два и элементы ИЛИ-НЕ, выходы которых соединены с входами блока индикации, а входы " с одними иэ выходов сумматоров по модулю два, входы которых подключены соответст,— венно к входам первого и второго блоков сравнения, причем входы формирователей кода Бергера соединены с выходами первой группы накопителя, а выходы — с входами формирователей сигналов четности, другие выходы сумматоров по модулю два являются контрольными выходами устройства.

3. Запоминающее устройство с диагностикой отказов, содержащее группы формирователей сигналов четности, блоки сравнения, блок индикации и накопитель, входы и выходы первой группы которого являются информационными входами и выходами устройства, выходы второй и третьей групп накопителя подключены соответственно с

:одним из входов первого и второго блоков сравнения, другие, входы которых соединены соответственно с выходами формирователей сигналов четности первой и второй групп, о тл и ч а ю щ е е с я тем, что, с целью расширения области применения устройства, в него введены формирователи кода Бергера; сумматоры по модулю два, коммутаторы и элементы

ИЛИ-НЕ, выходы которых соединены с

96958 входами блока индикации, а входы — с выходами сумматоров по "модулю два, входы которых подключены соответственно к выходам первого и второго блоков сравнения, входы формирователей кода Бергера соединены с выходами первой группы накопителя, а выходы— с входами формирователей сигналов четности первой и второй групп, выходы которых подключены соответственно к входам первого и второго коммутаторов, выходы которых соединены соответственно с входами второй и третьей групп накопителя.

4. Устройство по п. 1, о т л ич а ю щ е е с я тем, что адресные входы накопителя соединены с входами цругих формирователей кода Бергера первой и второй групп.

5, Устройство по пп. 1 и 4, о т л и ч а ю щ е е с я тем, что выходы других формирователей кода

Бергера первой и второй групп подключены соответственно к входам других формирователей сигналов четности первой и третьей групп.

6. Устройство по пп. 1 и 4, отличающееся тем, что выходы других формирователей кода

Бергера первой и второй групп соединены соответственно с входами других формирователей сигналов четности второй и четвертой групп.

7. Устройство по п. 1, о т л ич а ю щ е е с я тем, что адресные входы накопителя подключены к входам других формирователей сигналов четности групп с первой по четвертую, 8, Устройство по п. 1, о т л ич а ю щ е е с я тем, что адресные входы накопителя соединены с входами,других формирователей сигналов четности первой и третьей групп °

9. Устройство по п, 1, о т л ич а ю щ е е с я тем, что адресные входы накопителя соединены с входами других формирователей сигналов четности второй и четвертой групп.

1 1

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам со схемами обнаружения ошибок, и может быть использовано в полупроводниковых модульных запоминающих устройствах.

Цель изобретения — повышение информационной емкости устройства за счет увеличения отношения числа информационных разрядов к контрольным, а также расширение области применения и обеспечение возможности обнаружения адресных ошибок.

На фиг. 1 изображена функциональная схема предложенного устройства (основной вариант); на фиг. 2 и 3— то же, второй и третий вариа> ты; на фиг. 4-9 — то же, наиболее предпочтительные варианты соединения адресных входов накопителя для обнаружения адресных ошибок.

Устройство содержит накопитель

1., состоящий из модулей 2 памяти, с адресными входами 3, управляющими входами 4 и 5, предназначенными соответственно для подачи сигналов записи (считывания) и сигналов обращения, и входами 6 первой группы, предназначенными для подачи информационных сигналов, первую группу формирователей 7 сигналов кода Бергера, первую 8 и вторую 9 группы формирователей сигналов четности. Кроме того, обозначены вхо ды второй 10 и третьей 11 групп накопителя 1 и выходы 12 первой группы накопителя 1.

Устройство содержит также вторую группу формирователей сигналов

13 кода Бергера, третью 14 и четвертую 15 группы формирователей сигналов четности, первый 16 и второй

17 блоки сравнения, сумматоры 18 по модулю два, элементы ИЛИ-НЕ 19, блок 20 индикации. Обозначены также вторая 21 и третья 22 группы выходов накопителя

Устройство по третьему варианту ( фиг. 3) содержит также первый 23 и второй 24 коммутаторы с управляющим входом 25.

В основном варианте накопитель

1 выполнен из модулей 2 оперативной памяти, во втором варианте устройства накопитель 1 выполнен из модулей 2 постоянной памяти, в третьем варианте входы 6, 10 и ll первой— третьей групп накопителя совмеще196958 2 нь: соответственно с его выходами 1 2.

2l и 22.

Отличием вариантов устройства четвертого по девятый являются свя-, зи адресных входов 3 накопителя 1 с другими блоками устройства для обнаружения адресных ошибок ° При этом число других формирователей 7, 8, 9, 14 и 15 в группах равно числу !

О разрядов адресных входов 3. Коммутаторы 23 и 24 могут быть выполнены на микросхемах КП 531КП11.

Устройство работает следующим образом, !

5 Рассмотрим работу устройства на примере основного варианта (фиг. 1).

Режим записи.

На вход 4 поступает сигнал разрешения записи, например, логического "0", на входы 3 поступают адре-. са чисел, которые подлежат записи в очередном цикле записи. По входам

6 поступают коды чисел. После. подачи сигнала обращения по входу 5 проиэ25 водится запись информационных разрядов чисел по входам 6. Информационные разряды чисел поступают также на входы блока формирователей 7-9, что позволяет выработать две группы контрольных разрядов, которые записываются в накопитель 1 по входам

l0 и 11. Длительность сигнала обращения должна быть больше времени задержки в формирователях 7-9 и времени записи в накопитель l.

Во втором варианте (фиг. 2) запись производится в специальном режиме.

В третьем варианте (фиг. 3) эа40 пись контрольных разрядов производит ся через формирователи 7-9 и коммутаторы 23 и 24, для чего на вход

25 необходимо подать разрешающий потенциал (логический 0),т.е. по су45 ществу мОжнО пОдать сигнал с ВхОда 3.

В вариантах устройства (фиг. 4-9) вместе с информационными производится обработка адресных сигна лов, причем часть формирователей

50 7 и 13 отводится для обработки адресных сигналов.

Режим считывания.

В режиме считывания по входу 4 подают сигнал разрешения считывания, 55 например логическую "1" Иа входы

3 поступают коды адресов чисел коI торые подлежат считыванию в очередном цикле считывания. Иа вход 5

Э 11 подают сигнал обращения длительность которого должна быть больше, чем время считывания из накопителя 1 и. задержек в формирователях 13-15, блоках 16 и 17, и формирователи

13-15 работают аналогично. формировагелям 7.-9. В результате на соответствующие входы блоков 16 и 17 поступают две группы контрольных разрядов. (одна иэ накопителя 1 с выхода 21 или 22, а другая — с выхода соответствующего формирователя 14 или 15).

В блоках 1.6 и 17 происходит по.— разрядное сравнение поступающих кодов, и вырабатывается трехразряд96958 4 ный (для рассматриваемого случая) синдром ошибки. В сумматорах 18 происходит определение адресов отка.— завших разрядов, а элементами

ИЛИ-НЕ 19 вырабатывается адрес отказавшего модуля 2, который тем или иным способом фиксируется в блоке 20.

1б Каядый формирователь 7 и 13 кода Бергера в двоичной форме указывает количество единиц в коде, который поступает на его вход.

При работе устройства в третьем варианте (фиг. 3) в режиме считывания коммутаторы 23 и 24 отключены.

Фиг.3

1I96958

1)96958

ВНИИПИ Заказ 7570/52 Тираж 583 . Подписное

Филиал ППП "Патент", г. Уятород, ул. Проектная, 4

Запоминающее устройство с диагностикой отказов /его варианты/ Запоминающее устройство с диагностикой отказов /его варианты/ Запоминающее устройство с диагностикой отказов /его варианты/ Запоминающее устройство с диагностикой отказов /его варианты/ Запоминающее устройство с диагностикой отказов /его варианты/ Запоминающее устройство с диагностикой отказов /его варианты/ 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх