Микропрограммное устройство управления с динамической памятью

 

Изобретение относится к вычис- . Лительной технике и может быть использовано в качестве управляющего блока в системах контроля и управления сбором и обработкой информации. Цель изобретения - повышение быстродействия устройства. Микропрограммное устройство управления с динамической памятью содержит первый блок оперативной памяти микрокоманд, регистр адреса, счетчик адреса, мультиплексор , первый коммутатор адреса, первый элемент И, первый элемент ИЛИ и генератор тактовых импульсов. Введение . дополнительно второго блока оперативной памяти микрокоманд, регистра микрокоманд, триггера пуска с первого по пятый триггеров управления, второго коммутатора адреса, коммутатора микрокоманд, первого и второго блоков элементов И, с второго по девятый элементы И, с первого по четвертый элементов ИЛИ и одновибратора обеспечивает достижение цели за счет возможности параллельной записи и считывания информации в устройстве. 3 ил. с S сл

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51) 4 С 06 F 9/22. Г

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3869221/24-24 (22) 18.03.85 (46) 30.09.86. Бюл. У 36 (?2) В.С. Харченко, В,П. Улитенко, Г.Н. Тимонькин, С.Б. Кальченко, Б.О. Сперанский и С.Н. Ткаченко (53) 681,32(088.8) (56) Бишкеревич А.С. и др, Принципы органиэации динамической памяти микрокоманд в CM ЭВМ. Сборник научных трудов.Институт электронных управляющих машин. 1983, 9 98, с.60-65.

Авторское свидетельство СССР

У 1133594, 1983, кл. С 06 F 9/22. (54) МИКРОПРОГРАММНОЕ УСТРОЙСТВО

УПРАВЛЕНИЯ С ДИНАМИЧЕСКОЙ ПАМЯТЬЮ (57) Изобретение относится к вычис-лительной технике и может быть использовано в качестве управляющего блока в системах контроля и управления сбором и обработкой информации.

„„SU„„1260954 А 1

Цель изобретения — повышение быстродействия устройства. Микропрограммное устройство управления с динамической памятью содержит первый блок оперативной памяти микрокоманд, регистр адреса, счетчик адреса, мультиплексор, первый коммутатор адреса, первый элемент И, первый элемент ИЛИ и генератор тактовых импульсов. Введение дополнительно второго блока оперативной памяти микрокоманд, регистра микрокоманд, триггера пуска, с первого по пятый триггеров управления, второго коммутатора адреса, коммутатора микрокоманд, первого и второго блоков элементов И, с второго по де- 3 вятый элементы И, с первого по четвертый элементов ИЛИ и одновибратора МФ обеспечивает достижение цели за счет С воэможности параллельной записи и считывания информации в устройстве.

3 ил.

1260954

Изобретение относится к вычислительной технике и может быть использовано в качестве управляющего блока в системах контроля и управления сбором и обработкой информации, S

Целью изобретения является повышение быстродействия устройства.

На фиг. 1 представлена функцио10 .нальная схема предлагаемого устройства, на фиг. 2 и 3 — алгоритм работы микропрограммного устройства управления с динамической памятью, на фиг. 4 — временные диаграммы ра15 боты устройства.

Устройство (фиг. 1) содержит первый 1 и второй 2 блоки оперативной ..памяти микрокоманд, регистр 3 адреса, регистр 4 микрокоманд с полями: 4.1 адреса микрокоманды, 4.2 - кода логических условий, 4.3 — микроопераций, счетчик 5 адреса, триггер 6 пуска устройства, первый 7, второй 8, третий 9, четвертый 10 и пятый 11 триггеры управления, мультиплексор

12 логических условий, генератор 13 тактовых импульсов с выходами: 13.1

А синхропоследовательности „ (первый выход), 13з2 — синхропоследователь30 ности 7 (второй выход), первый 14 и второи 15 коммутаторы адреса, ком2 мутатор 16 микрокоманд, первый 17 и второй 18 блоки элементов И, третий 19, пятый 20, 21, четвертый 22, шестой 23, первый 24, второй 25,седьмой 26, девятый 27 элементы И, второй 28, первый 29, третий 30, четвертый 31 элементы ИЛИ, одновибратор 32, вход 33 микрокоманд устройства, вход 33.1 признака конца за.— писи, вход 34 логических условий устройства, вход 35 пуска устройства, вход 36 управления записью и считыванием устройства, вход 36,1 команды "Запись", вход 36.2 команды "Считывание", выход 37 микроопераций устройства, выход 37.1 признака "Конец операции" устройства, единичный выход второго 38 (четвертого 39) триггера 8 (10) управления, выход

40 (4 1) признака конца записи в первый (второй) блок оперативной памяти 1(2) микрокоманд, входы 42 (43) синхронизации первого (второго) блоков оперативной памяти 1(2) микрокоманд, нулевой (единичный) выход 44 (45) пятого триггера 11 управления, выход 46 (47) признака конца счи3,=-A K1

1 a) k если в соответствующем разряде поля 4.2 регистра

4 записана "1"

k„, если в соответствующем разряде поля 4.2 регистра записан "0". тывания 1(2) блока оперативной памяти

1 (2) микрокоманд.

Рассмотрим назначение элементов устройства, в котором условно могут быть выделены: средства записи хранения и считывания микрокоманд, средства управления, средства пуска и синхронизации.

Средства записи, хранения и считывания микрокоманд предназначены для реализации микропрограмм, поступающих из внешней памяти. К ним относится первый и второй блоки оперативной памяти 1 и 2 микрокоманд, регистр

3 адреса, регистр 4 микрокоманд,счетчик 5 адреса, первый и второй коммутаторы 14 и 15 адреса, коммутатор

16 микрокоманд, блоки 17 и 18 элементов И, мультиплексор 12, элемент

29 ИЛИ, Блоки оперативной памяти 1 и 2 предназначены для записи, хранения и считывания первой и второй части микропрограммы, поступающей из внешней памяти соответственно. Регистр

3 адреса предназначен для,формирования адреса очередной микрокоманды в режиме считывания. Регистр 4 микрокоманд предназначен для записи, хранения и считывания микрокоманд на выход устройства, счетчик 5 адреса предназначен для формирования адреса микрокоманды в режиме записи.

Коммутаторы 14 и 15 предназначены для коммутации выходов регистра 3 и счетчика 5 на адресные входы первого и второго блоков оперативной памяти соответственно, Коммутатор 16 предназначен для коммутации выходов блоков оперативной памяти 1 и 2 на вход регистра 4 микрокоманд. Блоки элементов 1? и 18 И предназначены . для выдачи микрокоманд со входа 33 устройства на информационные входы записи блоков оперативной памяти 1 и 2 соответственно. Мультиплексор 12 предназначен для реализации следующей логической функции: ь

3=) x,h. где 1; — значение i --ro логического условия на входе 34

1260954 — разрядность кода логических условий, поступающих на вход

34 устройства, . — разрядность поля 4.2 логических условий регистра 4, причему((2

Элемент ИЛИ 29 предназначен для модификации разряда адреса следующей микрокоманды в соответствии со значением проверяемого логического условия.

Средства управления предназначены для управления процессом записи микропрограмм из внешней памяти и процессом реализации микропрограмм. К средствам управления относятся триггеры 7-11, элементы 1 9-23, 27 И, элементы 28, 30, 31 ИЛИ, одновибратор 32.

Элементы 19 И и триггер 7 предназначены для управления записью микро- о команд из внешней памяти в оператив" ные запоминающие устройства 1 и 2.

Триггер 8 предназначен для хранения команды Запись", поступающей из внешней памяти. Триггер 9 предназиа- чен для хранения команды Считывание". Элемент 20 И предназначен для обнуления триггера 8 в конце процесса записи. Элемент 21 И и одновибратор 32 управляют обнулением счетчика 5. Элементы 22 и 23 И, элемент 31 ИЛИ и триггер 10 предназначен для управления считыванием микрокоманд и прерывания считывания, если к моменту перехода к считыванию из З5 блока оперативной памяти 2 микрокоманд запись в последнее еще не закончена. Триггер 11 предназначен для управления коммутатором 16 в процессе считывания микрокоманн. Элемент 40

27 И предназиачен для управления остановом устройства в конце работы. Элементы 28 и 30 ИЛИ управляют работой счетчика 5 в процессе записи микропрограммы. 45

Средства пуска и синхронизации служат для запуска устройства в начале работы и обеспечения синхронной работы всего устройства. К этим сред- о ствам относятся триггер 6, генератор

13, элементы 24-26 И. Триггер 6 служит для запуска генератора 13 по команде "Пуск" на входе 35. Генератор

13 предназначен для выдачи тактовых импульсов для синхронизации работы элементов устройства. Элементы 24 и

25 И обеспечивают выдачу синхроимпульсов последовательности (выход

13.1 генератора 13) на входы синхронизации блоков оперативной памяти 1 и 2. Элемент 26 И позволяет синхронизировать регистр 4 микрокоманд.

Предлагаемое микропрограммное устройство управления с динамической памятью работает в трех режимах: режим записи микрокоманд; режим записи-, считывания микрокоманд, режим считывания микрокоманд.

Режим записи микрокоманд.

В-.исходном состоянии все элементы памяти устройства находятся в нулевом состоянии.

Работа устройства начинается с подачи команды "Пуск" на вход 35. В результате триггер 6 устанавливается в единичное состояние. Единичным сигналом с выхода триггера 6 выключается генератор 13, который начинает генерировать тактовый импульс синхропоследовательности -„ и: с выходов 13. 1 и 13.2 соответственно. После подачи команды "Запись" на вход

36.1 появляется единичный импульс, который переводит триггер 8 в единичное состояние. В результате этого на его выходе появляется единичный потенциал, который является разрешающим сигналом для элементов 19, 24, 25 И. Так как триггер 7 находится в нулевом состоянии, то единичный сигнал с его нулевого выхода открывает блок 17 элементов И для прохождения информации с входа 33 через блок 17 элементов И на информационный вход блока оперативной памяти 1. Этим же сигналом открывается элемент 24 И для прохождения синхроимпульсовТ, на вход 42 синхронизации блока оперативной памяти 1.

По первому тактовому импульсу происходит запись первой микрокоманды по первому адресу в блок оперативной памяти 1. Нулевой адрес формируется счетчиком 5 н поступает на адресный вход блока оперативной памяти 1 через открытый коммутатор 14.

По заднему фронту того же импульса с выхода 42 содержимое счетчика 5 увеличивается на единицу через элемент 30 ИЛИ. Так формируется адрес, по которому записывается следующая микрокоманда по очередному синхроимпульсу t . Далее процесс записи

1 повторяется. Когда будет записана

12609

5 последняя микрокоманда в блок опе.ративной памяти 1 с выхода 33,1 по заднему фронту признака конца записи триггер 7 перейдет в единичное состояние. В результате закроется блок

17 элементов И и откроется блок 18 элементов И, При этом признак конца записи с выхода 40 через элемент 28

ИЛИ поступает на вход элемента 21 И, с выхода которого сигнал поступает !ð на вход одновибратора 32. Одновибратор 32 срабатывает по заднему фронту признака с выхода 40 с задержкой; которая необходима для разделения момента поступления импульса на счетный вход счетчика 5 и моментного обнуления (фиг. 3). Кроме того, единичный потенциал с единичного выхода триггера 7 закрывает коммутатор 14 по входам счетчика 5 и открынает

2р коммутатор 15, закрынает элемент 24

И и открывает элемент 25 H. Описан-! ные переключения обусловливают конец записи в блок оперативной памяти

2S

1 и начало в блок оперативной памяти

2 с нулевого адреса. Теперь, если в процессе записи первой части микроnporpamm на вход 36.2 не поступил единичный. сигнал "Считывание",обусловливающий перевод триггера 9 н единичное

Зр состояние по очередному синхроимпульсу Ь, с выхода 13.1 генератора 13, посту пающему через открытый элемент 25 И

1 на вход синхронизации блока оперативной памяти 2 через открытый блок 18 элементов И, первая микрокоманда второй части микропрограммы запишется

„в блок оперативной памяти 2 по нулевому адресу, который подается с вы40 ходов счетчика 5 через открытый по входам счетчика 5 коммутатор 15 на адресные входы блока оперативной памяти 2. Запись происходит по переднему фронту, а по заднему с ны1

45 хода 43 через элемент 30 ИЛИ содержимое счетчика 5 увеличивается на единицу, Далее запись продолжается аналогично до появления признака конца записи, на выходе 33.1 и 41. Первая из них переводит триггер 7 через

5р открытый элемент 19 И в нулевое состояние, переводя устройство на работу с блоком оперативной памяти 1„

Вторая через элементы 28 ИЛИ и 21 И и одновибратор 32 устанавливает счет- 5 чик 5 в нулевое состояние и разрешает прохождение импульса "Считывание",,который бып записан в триггер 9 с

54 ь входа 36,2, на Ь -вход триггера 10.

Последний переходит н единичное состояние, обусловливая переход устройства в режим считывания.

Если в процессе записи информации в блок оперативной памяти 1 триггер

9 был переведен в единичное состояние сигналом "Считывание" с входа

36,2, то но окончании записи информации в блок оперативной памяти 1 микрокоманд устройство перейдет в режим микрокоманд, Режим записи-считывания микрокоманд.

Наличие единичного сигнала на единичном выходе триггера 9 обуславливает открывание элемента 23 И по сигналу с выхода однонибратора 32, сигналом с выхода которого триггер 10 переводится в единичное состояние.

В результате на единичном выходе 39 триггера 10 появляется единичный потенциал, который является разрешающим для прохождения синхроимпульсов с выхода 13.2 генератора 13 через элемент 26 И на синхровход регистра

4, Кроме того, единичный сигнал с выхода 39 совместно с единичным сигналом с первого выхода 44 триггера

11 обусловливает открывание коммутатора 14 по входам регистра 3 адреса. Переключения, обусловливающие начало записи информации 6 в блок оперативной памяти 2, происходят аналогично описанному. Таким образом, устройство начинает запись информации в блок оперативной памяти 2, как было описано, и считывание информации из блока оперативной памяти (фиг, 2 и 3) происходит параллельно.

По первому синхроимпульсу L c выхода элемента 26 И через открытый ко входам оперативного запоминающего устройства 1 коммутатор 16 первая микрокоманда запишется в регистр 4 по Hónåàoìó адресуу который сформи рован на выходах регистра 3 и поступает через открытый по его выходам коммутатор 14. С поля 4.3 регистра 4 микрооперации выдаются на выход 37 устройства. Адрес очередной микрокоманды поступает с поля 4,1 регистра

4 на вход регистра 3 адреса. Код логического условия с поля 4.2 регистра 4 поступает на управляющие входы мультиплексора 12, на информационные входы 34 которого поступают логические условия. Результат модификации

12609 с выхода мультиплексора 12 поступает на вход элемента 29 ИЛИ, где происходит модификация модифицируемого разряда адреса. По очередному синхроимпульсу 7 с выхода 13.1 сформиро

1 ванный адрес записывается в регистр

3 адреса. Одновременно первая микрокоманда второй части микропрограммы записывается в оперативное запоминающее устройство 2, как быпо описано. !О

Считывание второй микрокоманды проУ

I исходит аналогично тому как была считана первая микрокоманда, Происходит процесс одновременной записи микрокоманды в блок оперативной па- 15 мяти 2 и считывание из блока опера,тивной памяти 1. боты устройства в этом случае аналогично тому, как происходило в режиме записи — считывание микрокоманд.

Если до окончания записи информации в блок оперативной памяти 2

20 появится признак конца считывания на выходе 46 блока оперативной памяти 1, то он проходит через открытые элементы 22 И, 3 1 ИЛИ и поступит на R -вход триггера 10 перевоЭ

25 дя его в нулевое состояние, тем самым закрываются коммутаторы 14 и 15 по входам регистра 3 и элемент 26 И.

Кроме того, этим же сигналом с выхода 46 триггер 11 переходит в еди30 ничное состояние. В результате коммутатор 16 закрывается по выходам блока оперативной памяти 1 и открывается по выходам блока оперативной памяти 2. Единичный сигнал с выхода

45 открывает коммутатор 15 по выходам З5 регистра 3. Нулевой сигнал с выхода

44 закрывает коммутатор 14 по выходам регистра 3. Процесс считывания тормозится до окончания записи информации в блок оперативной памяти микрокоманд, Запись происходит аналогично описанному. По окончании записи единичный сигнал с выхода 41 проходит через элемент 28 ИЛИ на вход элемейта

21 И, разрешая прохождение синхроим45 пульса 7, с выхода 13.1 генератора 13 через элемент 21 И на вход одновибратора 32. По заднему фронту синхроимпульса i, с задержкой на срабатывает одновибратор 32. Единичный импульс с его выхода обнуляет счетчик 5, разрешает прохождение единичного сигнала с единичного выхода триггера 9 на R -вход триггера 10. Триггер 10 переходит снова в единичное состояние. Этим же импульсом разрешается прохождение сигнала с выхода

40 через элемент 20 И на R -вход

54

8 триггера 8. Так триггер 8 переводится в нулевое состояние, таким образом, отключаютс". цепи записи информации: коммутаторы 14 по входам счет— чика 5, закрываются элементы 24 и

25 И, запрещая синхронизацию блоков оперативной памяти 1 и 2 соответственно. Кроме того, блокируется прохождение сигнала обнуления с выхода 46 на

R -вход триггера 10 через элементы

22 И и 31 ИЛИ. Таким образом, после окончания записи информации в второй блок оперативной памяти процесс записи..информации в устройстве прекращается и возобновляется процесс считывания только теперь из блока оперативной памяти 2 благодаря описанным переключениям. Считывание информации из блока оперативной памяти 2 происходит аналогично тому, как было описано для блока оперативной памяти 1. Отличие состоит в том, что теперь регистр 3 адреса через коммутатор 15 подключен к блоку оперативной памяти 2, выход которого через коммутатор 16 подключен к входу регистра 4 микрокоманд. По окончании считывания единичный сигнал с выхода

47 разрешает прохождение признака конца операции с выхода 37.1 через элемент 27 И на R -входы триггеров

6-9, 11 и через элемент 30 ИЛИ íà R —вход триггера 10, что приводит к их обнулению. В результате устройство переходит в исходное состояние.

Режим считывания микрокоманд.

В этот режим устройство переходит, если признак конца считывания из блока оперативной памяти 1 на выходе 46 появляется после завершения процесса записи. Тогда нулевой сигнал с едие яичного выхода триггера 8 управления записью блокирует элемент 22 И для прохождения обнуляющего сигнала на Й -вход триггера 10. Таким образом происходит по сигналу признака на выходе 46 только установка триггера 11 в единичное состояние и в соответствии с этим переключение коммута-. тора 16, как было описано и коммутаторов 14 и 15, т.е. без торможения считывание начинается из блока оперативной памяти 2. Окончание ра1260954

l0 формула изобрет ения

Микропрограммное устройство . правления с динамической памятью, содер-. жащее первый блок оперативной памя- 5 тн микрокоманд, регистр адреса, счетчик адреса, мультиплексор логических условий, первый коммутатор адреса, генератор тактовых импульсов, первый элемент И, первый элемент ИЛИ, причем вход логических условий устройства соединен с информационным входом мультиплексора логических условий, выход которого соединен с лервым входом первого элемента ИЛИ, выход которого соединен с мсдифицируемым разрядом адреса информационного входа регистра адреса, выходы последнего соединены с информационным входом первой группы первого коммутатора адреса, выходы которого соединены с адресными входами первого блока оперативной памяти микрокоманд, выходы счетчика адреса соединены с информационнымн входами второй груп- 2 пы первого коммутатора адреса, выход первого элемента И соединен с входом синхронизации первого блока оперативной памяти микрокоманд, о тл и ч а ю щ е е с я тем, что, с це- ЗО лью повышения быстродействия, оно дополнительно содержит второй блок оперативной памяти микрокоманд, регистр микрокоманд, триггер пуска, с первого по пятый триггеры управ" ления, второй коммутатор адреса, коммутатор микрокоманд, первый и второй блоки элементов И, с второго по девятый элементы И, с второго по четвертый элементы ИЛИ, одновибратор, 4С причем вход пуска устройства соединен с входом установки в "1" триггера пуска, выход которого соединен с входом запуска генератора тактовы:: импульсов, группа входов мик- 45 рокоманд устройства соединена с группой первых входов первого и второго блоков элементов И, вход признака конца записи микрокоманд устройства соединен с первым входом третьего элемента И, выход которого соединен со счетным входом первого триггера. управления, вход команды "Запись" устройства соединен с входом установки в единицу второго триггера уирав- 5>

1ления, прямой выход которого соединен с вторым входом третьего элемен" та И и первыми входами первого, второго и четвертого элементов И, выход регистра адреса соединен с информационными входами первой группы второго коммутатора адреса, выходы которого соединены с адресными входами второго блока оперативной памяти микрокоманд, с первого IIO N -й выходы первого блока элементов И соеди нены с информационными входами первого блока оперативной памяти микрокоманд (N-разрядность микрокоманды), выходы которого соединены с информационными входами первой группы коммутаторов микрокоманд, с первого по N -й выходы второго блока элементов И соединены с информационными входами второго блока оперативной памяти микрокоманд» выходы которого соединены с информационными входами второй группы коммутатора микрокоманд, выходы коммутатора микрокоманд соединены с информационными входами регистра микрокоманд, выходы поля адреса которого соединены с информационными входами регистра адрЕса, выходы поля логических условий регистра микрокоманд соединены с управляющими входами мультиплексора логических условий, выходы ноля микроопераций регистра микрокоманд являются выходами устройства, выход модифицируемого разряда поля адреса регистра микрокоманд соединен с вторым входом первого элемента ИЛИ, прямой выход первого триггера управления соединен с вторым входом второго блока И, с управляющими входами первого и второго коммутатора адреса, с вторым ,входом второго элемента И, инверсный выход первого триггера управления оединен с вторым входом первого блока элементов И и вторым входом первого элемента И, N +1-й выход первого блока элементов И соединен с первым входом второго элемента ИЛИ, N+1-й выход второго блока элементов И соединен с вторым входом второго элемента ИЛИ и первым входом пятого элемента И, выход которого соединен с входом установки в "0" второго триггера управления, вход команды "Считывание" устройства соединен с входом установки в "1" третьего триггера управления, прямой выход которого соединен с первым входом шестого элемента И, выход шестого элемента И соединен с входом установки в "1" четвертого триггера управления, 25

11 выход которого соединен с первыми входом седьмого элемента И и управляющими входами первого и второго коммутаторов адреса, выход второго элемента ИЛИ соединен с первым вхо5 дом восьмого элемента И, выход которого соединен с входом одновибратора, выход одновибратора соединен с входом установки в "0" счетчика адреса, вторым входом шестого эле- 1ð мента И, вторым входом пятого элемента И, информационные выходы счетчика адреса соединены с информационными входами вторых групп первого и второго коммутаторов адреса, первый выход генератора импульсов соединен с входом синхронизации регистра адреса, вторым входом восьмого элемента И, третьими входами первого и второго элементов И, второй выход генератора импульсов соединен с вторым входом седьмого элемента И, выход которого соединен с входом синхронизации регистра микрокоманд, выход первого элемента И соединен с первым входом третьего элемента ИЛИ, выход которого соединен с счетным входом счетчика адреса, выход второго элемента И соединен с вторым входом третьего элемента ИЛИ и входом синхронизации второго блока опера954 тивной памяти, выход признака конца считывания первого блока оперативной памяти микрокоманд соединен с входом установки в "1" пятого триггера управления и вторым входом четвертого элемента И, выход четвертого элемента И соединен с первым входом четвертого, элемента ИЛИ, выход которого соединен с входом установки в "0" четвертого триггера управления, прямой выход пятого триггера управления соединен с управляющим входом коммутатора микрокоманд и управляющим входом второго коммутатора адреса, инверсный выход пятого триггера управления соединен с управляющими входами коммутатора микрокоманд и первого коммутатора адреса, выход признака конца операции "0" микроопераций регистра микрокоманд соединен с первым входом девятого элемента И, выход которого соединен с входом установки в "0" пятого триггера управления,вторым входом четвертого элемента ИЛИ, с входом установки в "0" третьего триггера управления,с входом установки в "0" триггера пуска, выход признака конца считывания второго блока оперативной памяти микрокоманд соединен с вторым входом девятого элемента И.

1 260954

Составитель А. Сошкин

Техред Л.Олейник Корректор М. Самборская

P еда к тор Т . Парфенова

Заказ 5233/50 Тираж 671, ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, r, Ужгород, ул. Проектная, 4

Микропрограммное устройство управления с динамической памятью Микропрограммное устройство управления с динамической памятью Микропрограммное устройство управления с динамической памятью Микропрограммное устройство управления с динамической памятью Микропрограммное устройство управления с динамической памятью Микропрограммное устройство управления с динамической памятью Микропрограммное устройство управления с динамической памятью Микропрограммное устройство управления с динамической памятью 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в цифровых вычислительных системах, а также терминальной аппаратуре

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении цифровых вычислительных машин и контроллеров периферийных устройств

Изобретение относится к вычислительной технике и может быть использовано при построении управляющих автоматов

Изобретение относится к области автоматики, цифровой вычислительной техники и может быть использовано при проектировании мультимикропро-; граммных систем контроля и управления сложными идентичными объектами

Изобретение относится к области цифровой вычислительной техники и может быть использовано при построении микропрограммных устройств управления распределенных вычислительных систем, проектируемых на одиотиповых БИС и реализующих параллельные алгоритмы обработки информации

Изобретение относится к вычислительной технике, в частности к микропрограммным устройствам управления , и может быть использовано в процессорах цифровых вычислительных машин

Изобретение относится к устройствам микропрограммного упр авления механизмами, преимущественно работизированными технологическими.комплексами , может быть использовано в любых отраслях промьппленности, где - требуется управление ком улексом механизмов по логической программе, и поз.воляет повысить надежность устройства

Изобретение относится к вычислительной Технике и может быть использовано в устройствах управления технологическими процессами, где требуется включение различньрс блоков в определенной последовательности

Изобретение относится к микропрограммным устройствам управления и может быть использовано при построении управляющих систем и микропрограммных автоматов

Изобретение относится к области цифровой вычислительной техники, применяется при построении алгоритмически распределенных устройств (систем) микропрограммного управления вычислительных и управляющих систем высокой производительности

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении алгоритмически распределенных устройств микропрограммного управления вычислительных и управляющих систем высокой производительности, реализующих параллельные алгоритмы обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении распределенных систем программного управления, а также подсистем логического управления многоуровневых АСУ

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем управления технологическими процессами

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем управления технологическими процессами

Изобретение относится к автоматике и цифровой вычислительной технике и может найти применение при построении управляющих и вычислительных систем высокой производительности, а также подсистем логического управления многоуровневых иерархических автоматизированных систем управления

Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано при построении алгоритмически распределенных устройств микропрограммного управления вычислительных и управляющих систем высокой производительности, проектируемых на базе однотипных БИС (СБИС) и реализующих параллельные алгоритмы обработки информации

Изобретение относится к автоматике и вычислительной технике, предназначено для выполнения требуемых функций программного управления с автоматическим перезапуском при «зависании» прикладной программы и автоматическим переходом в режим сохранения оперативной информации с помощью резервного источника напряжения питания при отключении или аварии основного источника напряжения питания и может быть использовано, например, в качестве ядра микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления в реальном времени с поддержкой режима аппаратного сторожевого таймера для перезапуска при «зависании» прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх