Декодирующее устройство

 

СОВХОЗ СОНЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (51)4 Н 03 М 7/Оо

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР.

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬГГИЙ (21) 3930047/24-34 (22) 17.07.85 (46) 07.01.87. Бюл. ¹ 1 (7 1) Львовский политехнический институт им.Ленинского комсомола (72) О.N.Доронина, Г.Н.Лавров и В.N.Âàíüêî (53) 681.325(088.8) (56) Авторское свидетельство СССР

924696, кл. Н 03 М 7/00, 1980.

Авторское свидетельство СССР № 118 1155, кл, Н 03 М 7/00, 1984.

Малов В.С. и Дмитриев В.P. Кодоимпульсные телеизмерительные системы, М.: Энергия, с.174, рис.7,5. (54) ДЕКОДИРЯОЩЕЕ УСТРОЙСТВО

„,SU 1282334 А 1 (57) Изобретение относится к информационно-измерительной технике и . технике связи и предназначено для декодирования информации. Целью изобретения является повышение помехоустойчивости и быстродействия устройства. Декодирующее устройство со держит генератор опорной частоты, входной формирователь, регистр сдвига, реверсивный счетчик, счетчик, дешифратор, четыре триггера, элемент

НЕ, две дифференцирующие цепи, элемент неравнозначности, два элемента

ИЛИ, элемент И, дза ключа, информационные выходы, выходы "Сбой" и "Разрешение", 2 ил. Я

1282334

1

Изобретение относится к информационно-измерительной технике и технике связи и предназначено для деко-, дирования информации, передаваемой по различным каналам связи в последовательной форме.

Целью изобретения является повы-, шение помехоустойчивости и быстродействия устройства.

На фиг. 1 представлена схема декоцирующего устройства; на фиг.2— временные диаграммы, поясняющие его работу.

Декодирующее устройство содержит генератор 1 опорной частоты, .входной формирователь 2, регистр 3 сдвига, реверсивный счетчик 4, счетчик 5, дешифратор 6, первый. — четвертый триггеры 7- 10, элемент НЕ 11, первую и вторую дифференцирующие цепи 12 и

i3, элемент 14 неравнозначности, первый и второй элементы ИЛИ 15 и 16, элемент И 17, первый и второй ключи

18 и 19, информационные выходы 20, выходы 21 "Сбой" и 22 "Разрешение".

Декодирующее устройство работает следующим образом.

На вход устройства последовтельно поступают кодовые посылки, каждая из которых содержит разряд синхронизации, и информационные разряды, включающие информацию контроля на нечетность (четность) . Разряд синхронизации определяет начало кодовой посылки, имеет двойную длительность и состоит из импульса и паузы с соотношением длительностей 5:1 (фиг.2а).

Каждый информационный разряд соответствует двум разрядам закодированной информации, причем состояния 11 и "10" в нем определяются импульсом и паузой с соотношением длительностей соответственно 2:1 и 1:2, а состояния "01" и "00" — паузой и импульсам с соотношением длительностей соответственно 2:1 и 1:2 (фиг.2а).

По приходе синхраимпульса на вход устройства реверсивный счтчик 4 устанавливается в режим сложения, сбрасывается в "0" импульсом, формируемым дифференцирующей цепью 12 (фиг. 23), и начинает подсчет импульсов опорной последовательности с выхода генератора 1. Через определенное время от начального сброса, ограниченное снизу удвоенной номинальной длительностью импульса в информационном разряде, а сверху — возможным искажением импульсов в канале связи, на выходе сложения реверсивного счетчика 4 появляется импульс переполнения (фиг.25).

Он сбрасывает регистр 3 сдвига и триггеры 7- 10 в "0" и устанавливает счетчик 5 в начальное состояние, обеспечивающее "единичные" уровни напряжения на выходах дешифратора 6 (фиг.2г изб к моменту окончания син10 храимпульса и установку младших разрядов счетчика 5, на вход которого поступают импульсы с выхода генератора 1, в "0" в момент окончания разt ряда синхронизации. По приходе отри15. цательного фронта синхраимпульса дифференцирующей цепью 13 формируется короткий импульс (фиг.Zh) сбрасываюший в "0" реверсивный счетчик 4 и записывающий после прохождения через

20 открытыи ключ 18 (фиг. Zo) код " 11" во второй и первый разряды регистра сдвига соответственно с выхода инвертора 11 (фиг.2 е) и второго выхода дешифратора 6 (фиг.2+ .

В момент начала очередного информационного разряда реверсивный счетчик 4 сбрасывается в "0" при наличии импульсов на выходе дифферен— цирующих цепей 12 или 13 (фиг.28), а младшие разряды счетчика 5 начинают очередной цикл пересчета импульсов с выхода генератора 1. К моменту окончания импульса или паузы при состояниях соответственно "11" или

tf

01 текущего информационного разряда кодовой посылки на выходах дешифратора 6 (фиг.2г,ж) устанавлива— ются "единицы". Первая из них разрешает прохождение импульса с выхода соответственно дифференцирующей цепи

13 или 12 на. вход управления сдвигом сдвигового регистра (фиг.2д), где производится очередной сдвиг информации, а вторая — записывается при

45 этом первый разряд регистра 3 сдвига. В то же время ва второй разряд этого регистра поступает соответственно " 1" или "0" с выхода инвертора 11 (фиг.2е}.

При состояниях "01" или "00" текущего информационного разряда кодовой посылки к моменту окончания соответственно импульса или паузы

55 на первом выходе дешифратора 6 сформироваться не успевает (фиг.2>, что приводит к записи "0" в первый разряд регистра 3.

3 12823

Элемент 14 неравнозначности сравнивает коды, поступающие на первый и второй входы сдвигового регистра, и при неравнозначности их состояний разрешает очередное изменение состоя- 5 ния триггера 9 (фиг.2 ), осуществляющего контроля кодовой посылки на нечетное число единиц.

При последнем сдвиге информации в регистре 3 сдвига (в последнем раз- 10 ряде кодовой посылки) на старший разряд регистра 3 сдвига поступает "1" синхроимпульса (фиг.2 и). При этом состояние триггера 7 не изменяется (фиг.2 к). По окончании последнего 15 разряда очередной кодовой посылки на выход счетчика 5 поступает импульс переполнения, устанавливающий триггер 8 в "1" (фиг.2л) . При этом на выходе элемента И 17 формируется 20 единичный" сигнал разрешения считывания.информации с регистра 3 сдвига (фиг, 2м) .

Сигнал разрешения отсутствует при неправильной передаче кодовой посылки по каналу связи, когда число "единиц" в посылке — четное (триггер 9 — в

0 ), число импульсов в посылке меньше (на выходе последнего разряда ре- 30 гистра 3 сдвига — "0") или больше (триггер 7 — в "1") заранее оговоренного числа. Кроме того, при большом числе импульсов в кодовой посылке, когда триггер 7 устанавливается в

"1", или пропадании импульсов вообще, когда на выходе вычитания реверсивного счетчика 4 появляется импульс переполнения (фиг.2н), устанавливающий триггер 10 в " l" (фиг.2а), на выходе 40 элемента ИЛИ 16 формируется сигнал

1 сбоя.

Формула изобретения

Декодирующее устройство, содержащее генератор опорной частоты, регистр сдвига, выход переполнения которого соединен с первым входом первого триггера, инверсный выход кото- 50 рого подключен к первому входу элемента И, счетчик, информационные выходы которого подключены к соответствующим входам дешифратора, дифференцирующие элементы, второй и 55 третий триггеры, о т л и ч а ю щ е— е с я тем, что, с целью повышения

34 4 помехоустойчивости и быстродействия, в него введены реверсивный счетчик, элемент НЕ, элементы ИЛИ, элемент неравнозначности, ключи, триггер и формирователь импульсов, вход которого является входом устройства, выход через первый дифференцирующий элемент подключен к первому входу первого элемента ИЛИ, входу элемента

НЕ и управляющему входу реверсивного счетчика, выход генератора опорной частоты подключен к входам сложения и вычитания реверсивного счетчика и первому входу счетчика, выход которого соединен с первым входом второго триггера, выход которого подключен к второму входу элемента И, выход которого является выходом "Разрешение устройства, третий вход элемен— та подключен к выходу переполнения регистра сдвига, разрядные выходы которого являются информационными выходами устройства, выход элемента

НЕ подключен через второй дифференцчрующий элемент к второму входу первого элемента ИЛИ и непосредственна к первым входам элемента неравнозначности и регистра сдвига, выход перв вого элемента ИЛИ соединен с первым входом первого ключа и входом сброса реверсивного счет НКВ> первый BIIxoII; переполнения которого подключен к вторым входам счетчика, регистра сдвига, первого и второго триггеров и первым входам третьего и четвертого триггеров, второй выход переполнения реверсивного счетчика соединен с вторым входом четвертого триггера, выход которого подключен к первому входу второго элемента ИЛИ, выход которого является выходом Сбой" устройства, первый выход дешифратсра ссединен с третьим входом регистра сдвига и вторым вхоцом элемента неравнсзначнссти, выход которого подключен к первому входу второго клю—

»в, выход которого соединен с вторым входом третьего триггера, выход которого подключен к четвертому входу элемента И, второй выход дешифратора соединен с вторым входом первого клю»а, выход ксторсгс подключен к четвертому входу регистра сдвига, второму входу второго ключа и третьему входу первого триггера, второй выход которого соед 1нен с. вторым входом второго элемента HJIH.

1282334

Составитель О. Твр Tïÿ

Редактор H.Åãîðoâà Тепрел N.Ходаиич Корректор А.Тяско

Заказ 7286/58 Тираж 899 Подписпое

ВНИИПИ Государственюго ко1ятета СССР по делам изобретений и открытии

113035, Иосква, iN- 5, Раушская пао, д. 4/5

Производственно-полиграфическое репприяти, г.ужгород, ул.Проектная, 4

Декодирующее устройство Декодирующее устройство Декодирующее устройство Декодирующее устройство 

 

Похожие патенты:

Изобретение относится к области автоматики и цифровой вычислительной техники и может быть использовано при построении двоично-десятичных преобразователей

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении быстродействующих двоично-десятичных преобразователей в вычислительных машинах, цифровых автоматических системах управления и контроля

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике, в частности к устройствам для преобразования кодов

Изобретение относится к вычислительной технике и может быть использовано для контроля принимаемой информации в системах передачи данных и для преобразования информации

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении суммирующих устройств и двоично-десятичных преобразователей

Изобретение относится к вычиспительной технике и быть использовано для преобразований кодов, изменяющих порядок следования разрядов

Изобретение относится к вычислительной технике

Изобретение относится к области вычислительной техники

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к системам уплотнения и разуплотнения данных, в частности к способу и устройству параллельного кодирования и декодирования данных в системах уплотнения-разуплотнения

Изобретение относится к области сжатия изображения, в частности к сжатию палитризованных изображений с использованием статистического кодера, а также с использованием параллельного статистического кодера

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики
Наверх