Преобразователь уровня

 

Изобретение относится к цифровой и импульсной техн11ке. Может быть использовано для согласования стандартных логических уровней ТТЛ-схем с элементами и исполнительными устройствами с высоковольтными источниками питания. Цель изобретения - повышение надежности преобразователя уровня. Устройство содержит резисторы 2, 4, 6, 7, транзистор 3, элемент И-НЕ 1. Для достижения поставленной цели В устройство введен триггер Шмитта 5. 1 ил. (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (П) А1 (594 Н 03 К 19 092

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ я/

4 «k / (Питание

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3902633/24-21 (22) 31.05.85 (46) 30.01.87. Бюл. У 4 (71) Таганрогский радиотехнический институт им. В.Д. Калмыкова (72) Ю.И. Рогозов, С.П. Тяжкун и И.П. Сорокина (53) 681.325.65(088.8) (56) Тиристоры: Технический справочник. M. Энергия, 1971, с. 188.

Tattersall R. Micropower bounce

free switch interface circuit. Electronic engineering. v. 56, У 685, р. 29, 1984.

Преснухин Л.Н. и др. Расчет элементов цифровых устройств М;: Высшая школа, 1982, с. 200. (54) ПРЕОБРАЗОВАТЕЛЬ УРОВНЯ (57) Изобретение относится к цифровой и импульсной техннке. Может быть использовано для согласования стандартных логических уровней ТТЛ-схем с элементами и исполнительными устройствами с высоковольтными источниками питания. Цель изобретения повышение надежности преобразователя уровня. Устройство содержит резисторы 2, 4, 6„ 7, транзистор 3, элемент

И-НЕ 1. Для достижения поставленной цели в устройство введен триггер

111митта 5. 1 ил.

35

t 12872

Изобретение относится к цифровой и импульсной технике и предназначено для согласования стандартных логических уровней ТТЛ-схем с элементами и исполнительными устройствами с высо— ковольтными источниками питания,.

Цель изобретения — повышение надежности преобразователя уровня.

На чертеже изображена структурная схема преобразователя уровня. 10

Преобразователь уровня содержит элемент И-HF. 1, первый резистор 2, п-р-и транзистор 3, второй резистор

4, триггер 5 Шмидта, третий резистор

6, сопротивление 7 нагрузки.

f5

Вход 8 преобразователя уровня соединен с первым входом элемента

И-НЕ 1 и вторым входом триггера 5

Шмидта через резистор 6, выход элемента 1 соединен через резистор 4 с первым входом триггера 5 и эмиттером транзистора 3, база которого через резистор 4 соединена с шиной 9 источника питания элемента И-НЕ 1, коллектор транзистора 3 через нагрузку

7 соединен с шиной 1О высоковольтного пигания, выход триггера 5 Шмидта соединен с вторым входом элемента 1.

Устройство работает следующим об— разом.

ЗО

Когда на вход устройства подается сигнал низкого логического уровня (сигнал "0"), на выходах элемента

1 и триггера 5 устанавливаются сигналы высокого логического уровня (сигнал "1 "). Транзистор 3 закрыт, через сопротивление нагрузки ток не поступает, а на первом входе триггера 5 устанавливается сигнал ")". Так как данная схема запирает транзистор

3 при превышении током нагрузки до- . пустимого значения, то в дальнейшем рассматриваем два режима работы устройства;

В первом режиме сопротивление на- 45 грузки находится В допустимых пределах (К„ К „ ), во втором — сопротивление нагрузки ниже допустимого значения (R„» Е „) .

Предположим, что R a R . В этом .случае с появлением на входе устройства сигнала "1" прежде всего срабатывает элемент И-НЕ 1, причем соотношение резистора 6 и входной емкости триггера 5 Шмидта по второму входу надо обеспечить таким, чтобы потенциал на первом входе триггера

5 Шмидта 5 упал до уровня "0" до. того, как потенциал на втором входе возрастет до уровня "1". Транзистор

3 открывается током через свой база-эмиттерный переход и резисторы

2 и 3, и через сопротивление нагруз ки протекает ток.

Таким образом, включение нагрузки осуществляется благодаря тому, что триггер 5 Шмидта He успевает среагировать на входной сигнал устройства до появления сигнала низкого уровня "0" на резисторе 2.

Величина резистора 2 выбирается такой, чтобы при превьппении током нагрузки допустимого предела на первом входе триггера Шмидта было его напряжение включения.

Следовательно, при R„ c R срабатывает триггер Шмидта (на обоих

его входах сигналы высокого уровня) и подает сигнал нулевого логического уровня на второй вход элемента И-НЕ, что приводит к запиранию выходного транзистора элемента И-НЕ 1и запиранию транзистора 3. На обоих входах триггера Шмидта имеется сигнал "1" и триггер Шмидта поддерживает уровень

"0" на входе элемента И-НЕ, Установка триггера 5 в единичное состояние (уровень "1" на выходе) осуществляется с приходом на вход устройства сигнала уровня логического куля.

В зависимости от типа нагрузки (активная, активно-емкостная), быстродействия применяемого элемента

И вЂ” НЕ и транзистора 3 можно менять необходимую задержку включения триггера Шмидта по второму входу с помощью включения между этим входом и общей шиной необходимой емкости.

Таким образом, исключается возможность выхода из строя преобразователя уровня при уменьшении сопротивления нагрузки.

Формула изобретения

Преобразователь уровня, содержащий элемент И-НЕ, три резистора и п-р-п-транзистор, вход пресбразователя уровня соединен с .первым входом элемента И-НЕ, выход которсго соединен с первым выводом первого резистора, отличающийся тем, что, с целью повьппения надежности, в него введен триггер Шмидта, входы которого объединены по И, а

3 1287284 4 выход соединен с вторым входом эле- источника питания элемента И-НЕ, мента И-НЕ, первый вход триггера а коллектор через нагрузку соединен

Шмидта соеДинен с вторым выводом с высоковольтным источником питапервого резистора и эмиттером и-р-и- ния, второй вход триггера Шмидта че транзистора, база которого через рез третий резистор соединен с вховторой резистор соединена с шиной дом.преобразователя уровня.

Составитель О. Скворцов

Редактор E. Копча Техред Л.Сердюкова Корректор С. Черни

Заказ 7730/59 Тираж 899 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Уагород, ул. Проектная, 4

Преобразователь уровня Преобразователь уровня Преобразователь уровня 

 

Похожие патенты:

Изобретение относится к области вычислительной техники

Изобретение относится к высокочастотной автоматике

Изобретение относится к импульсной технике, к логическим устройствам , реализующим функцию неравнозначности входных переменных

Изобретение относится к импульсной технике и может быть использовано для согласования уровней логических сигналов схем МЦП-логики с различными элементами на биполярных транзисторах

Изобретение относится к импульсной технике и может быть использовано в цифровых и аналогоцифровых устройствах энергетики, электротехники, автоматики

Изобретение относится к импульсной , технике и предназначено для реализации всех логических функций двух переменных

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к конструированию БИС, используемых в вычислительной технике

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике

Изобретение относится к логическим схемам, реализуемым магнитными квантовыми точками

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него

Изобретение относится к микросистемной технике, а именно к инверторам для пассивных логических микросистем
Наверх