Устройство для обнаружения потери импульса

 

Изобретение может быть использовано для обнаружения потери такто2 да вых импульсов в цифровых следящих системах, управляемых от ЭВМ, Цель изобретения состоит в повышении достоверности контроля за счет более полного обнаружения возможных сбоев в тактовой последовательности. Сигнал об обнаружении сбоя в последовательности импульсов выдается при любом ее вырождении (либо в постоянный положительный потенциал, либо в отрицательный ) . Устройство содержит три триггера 1, 4 и 9, reliepaTop 6 имл пульсов, два элемента НЕ 3 и 10, элемент И 2, элемент И-НЕ 8. 2 шт. 7 .0 с $ (Л э(3

союз советских

СОЩЕЛИСТИЧЕСНИХ

РЕаЪБЛИН (19) (11) (бд 4 G 06 F 11/00 Н 03 К 5/19

ГОСУДАРСТВЕННЫЙ КОМИТЕТ GGCP

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

Ф1.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ н двтоескомм свиДЮкльСтвы (2I) 3943397/24-24 (22) 11.07.85 (46) 07.03.87. Бюл. Ф 9 (72) В.Е.Галкин и 10.К.Гришин (53) 681.3(088.8) (56) Авторское свидетельство СССР

Ф 621081) кл. G 06 F 11/00, 1978.

Авторское свидетельство СССР

У 894681, кл. G 05 В 19/405, 1980. (54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУПЬСА (57) Изобретение может быть использовано для обнаружения потери тактовых импульсов в цифровых следящих системах, управляемых от ЭВМ. Цель изобретения состоит в повышения достоверности контроля за счет более полного обнаружения возможных сбоев и тактовой последовательности,,Сиг" нал об обнаружении сбоя в последовательности импульсов выдается при любом ее вырожденйи (либо в постояныый положительный потенциал, либо в отрицательный). Устройство содержит три триггера l, 4 и 9, генератор 6 им- )i пульсов, два элемента НЕ 3 и 1О, элемент И 2, элемент И-НК 8. 2 ил.

129539 !

Изобретение относится к автоматике и вычислительной технике и может быть использовано для обнаружения потери импульсов, например при пропадании тактовых импульсов в цифровых следящих системах, управляемых от ЭВМ.

Целью изобретения является повышение достоверности контроля.

На фиг.! приведена функциональная схема устройства, на фиг.2 — временные диаграммы работы предлагаемого устройства, Устройство для обнаружения потери импульса (фиг.1) содержит первый триггер 1, элемент И 2, первый элемент НЕ 3, второй триггер 4, выход

5 устройства, генератор 6 импульсов, вход 7 устройства, элемент И-НЕ 8. третий триггер 9 и второй элемент

НЕ 10.

Устройство работает следующим образом.

Если на вход 7 устройства посту25 пает заданная последовательность импульсов, генератор 6 вырабатывает импульсный сигнал с частотой, равной частоте входной последовательности, инвертируя при этом полярность входных импульсов. Инвертированные импульсы с выхода генератора 6, работающего в ждущем режиме, поступают на первый вход элемента И 2, на второй вход которого поступает разрешающий сигнал с.прямого выхода триггера !. Триггер 1 при включении питания устанавливается в состояние, при котором на его прямом выходе уровень логической единицы. С выхода элемента И 2 импульсный сигнал поступает

40 на счетный вход триггера 9 и через элемент НЕ 3 иа счетный вход триггера 4. Триггер 9 устанавливается в состояние, при котором на его выходе

45 уровень логической единицы. Этот уровень поступает на первый вход элемента И-НЕ 8 и разрешает прохождение последовательности импульсов с входа

7 через элемент НЕ 10 на установочные входы триггеров 1 и 4 в той же

50 фазе, что и входная последовательность, Триггеры 4 и 9 по счетному входу срабатывают от спада импульса. За каждый период следования импульсов на входе 7 на установочный вход триггера 9 и на его счетный вход синфазно приходят положительные импульсы,, а на установочный и счетный входы триггера 4 — отрицательные.

Триггер 9 находится в состоянии логической единицы, так как на установочный вход поступает инвертированный входной импульс раньше, чем на счетный вход спад импульса, кроме того, импульс на счетном входе триггера 4 задерживается относительно установочного, что обеспечивается соответствуюшим выбором времени задержки срабатывания генератора 6.

В результате триггер 4, а соответственно и триггер 1 находятся в состоянии логической единицы на прямых выходах, их счетные входы блокируются, а на выхоце 5 устройства присутствует сигнал логического нуля, показывающий, что входная последовательность импульсов не нарушается.

В случае нарушения заданной последовательности при пропадании одного или нескольких импульсов она вырождается в потенциальный сигнал с равной вероятностью как положительной, так и отрицательной полярностей.

Если на входе 7 образовался потенциальный сигнал положительной полярности, то импульсы установки на установочных входах триггеров I и 4 отсутствуют, входной сигнал, проходя через элементы НЕ 10 и И-HE 8, является разрешающим для триггеров и 4, генератор 6 переходит из ждущего в автоколебательный режим работы и задает через элементы И 2 и

НЕ 3 высокочастотные импульсы на счетный вход триггера 4. При отсутствии сигналов на установочных входах триггеров 1 и 4 высокочастотные импульсы заполняют счетчик из триггеров 1 и 4 и сбрасывают сигнал логической единицы с прямого выхода триггера 1, в результате блокируется элемент И 2. С инверсного выхода триггера 1 на выход 5 поступает уровень логической единицы, сигнализируя о сбое в последовательности импульсов.

Собственная частота генератора 6 выбирается больше., чем частота последовательности на входе 7, что увеличивает быстродействие устройства.

Если на входе 7 образовался потенциальный сигнал отрицательной полярности, то импульсы установки на установочном входе триггера 9 отсутствуют, Импульсы с выхода генератора 6, перешедшего в автоколебательный реФормула изобретения

Устройство для обнаружения потери импульса, содержащее генератор имВЕбд 7 дгггдд итрие. б дХбд C трие. У

Вирд

tttpua. 9

Вбъ S P триг. 14

Юебд С трш.4 дюбд трие. 4 деабб3 рие. Й

Составитель Д.Ванюхин

Техред Л.Сердюкова

Корректор Л.Пилипенко

Редактор И.Шулла

Заказ 618/55 Тираж 673 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5.Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4, 3 12 жим работы, через элемент И 2 поступают на счетный вход триггера 9 и устанавливают на его выходе уровень логического нуля, в результате на выходе элемента И-НЕ 8 устанавливается уровень логической единицы, который является разрешающим для триггеров

1 и 4. Генератор 6, перешедший в автоколебательный режим, аналогичным образом заполняет счетчик из триггеров l и 4, что приводит к установке на выходе 5 уровня логической единицы, свидетельствующей о сбое в последовательности импульсов.

Таким образом, повышается достоверность обнаружения потери импульса, так как сигнал об обнаружении сбоя в последовательности импульсов выдается не только тогда, когда на вход подается положительный потенциал, но также, когда и отрицательный.

95397 4 пульсов, первый и второй триггеры, элемент И и первый элемент НЕ, причем вход устройства подключен к входу пуска генератора импульсов, выход

1 которого соединен с первым входом элемента И, второй вход которого соединен с прямым выходом первого триггера, выход элемента И через первый элемент НЕ соединен со счетным вхо10 дом второго триггера, прямой выход которого соединен со счетным входом первого, триггера, инверсный выход которого является выходом устройства, о т л-и ч а ю щ е е с я тем, что, с

15 целью повышения достоверности контроля, устройство содержит третий триггер, элемент И-НЕ и второй элемент

НЕ, причем вход устройства через второй элемент НЕ подключен к первому

20 входу элемента И-НЕ и S-входу третьего триггера, прямой выход которого соединен с вторым входом элемента

И-НЕ, выход которого соединен с Sвходом первого и R-входом второго триггеров, счетный вход третьего триггера соединен с выходом элемента И.

Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при определении эксплуатационно-технических характеристик сложных систем

Изобретение относится к автоматике и вычислительной технике и может быть использовано при допусковом контроле радиоэлектронных устройств

Изобретение относится к области автоматики и вьиислительной техники и может быть использовано для оценки и прогнозирования технического состояния объектов радиоэлектронной промышленности

Изобретение относится к автоматике и вычислительной технике и может быть использовано в качестве управлянщей подсистемы в системах управления технологическими процессами

Изобретение относится к автоматике и вычислительной технике и может быть использовано для отработки и определения эффективности программно-аппаратных средств контроля и обеспечения надежности ЦВМ и устойчивых к сбоям ЦВМ с мажоритированием

Изобретение относится к вычислительной технике и может быть использовано при наладке и ремонте цифровых вычислительных машин, в частности для поиска перемежаюш ,ихся неисправностей

Изобретение относится к вычислительной технике и предназначено для контроля и регулирования параметров

Изобретение относится к области вьиислительной техники, может быть использовано для тестового контроля цифровых блоков, логических схем и диагностики неисправностей и является усовершенствованием устройства по авт.св

Изобретение относится к способу работы компьютерной системы и к дублирующей системе

Изобретение относится к вычислительной технике и может быть использовано для построения высокопроизводительных вычислительных систем для реализации алгоритмов, допускающих распараллеливание на уровне команд

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области техники связи и может быть использовано в системах передачи данных, системах телеизмерения и телеуправления

Изобретение относится к средству памяти, содержащему по меньшей мере один набор данных в области памяти

Изобретение относится к кольцевой памяти

Изобретение относится к области телемеханики, автоматики и вычислительной техники

Изобретение относится к области телемеханики, автоматики и вычислительной техники, а именно к устройствам хранения и передачи информации повышенной достоверности функционирования

Изобретение относится к способу выполнения компьютерной программы в вычислительном устройстве, прежде всего микропроцессоре
Наверх