Устройство для записи информации в оперативную память

 

Изобретение относится к вычислительной технике и может быть использовано в системах сбора и хранения информации. Целью изобретения является повышение достоверности записи информации в оперативную память. Устройство содержит регистр I данных, блок 2 памяти, триггер 3, элементы И 4, 5, блок 6 сравнения, регистр 7 циклов опроса, счетчики 8, 13, 18, элемент ИЛИ 9, коммутатор 10, блок 12 ввода информации, формирователь 14 импульсов управления, дешифраторы 15, 16, генератор 17 тактовых импульсов. В устройстве запись в блок памяти кода каждого информационного слова, поступающего с подвижного носителя, производится в момент формирования этого кода с наибольшей достоверностью, причем этот момент определяется путем циклического подсчета суммы единиц кода и сравнения сумм последующего и предыдущего циклов. I ил. (Л 00 to со

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„Я(.)„„ 1322371 (SI) 4 б 11 С 7/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К А BTOPCKOMY СВИДЕТЕЛЬСТВУ (2I) 4013243/24-24 (22) 17.01.86 (46) 07.07.87. Бюл. № 25 (72) Л. В. Друзь и Ю. П. Рукоданов (53) 681.327.6 (088.8) (56) Авторское свидетельство СССР № 1171847, кл. G 11 С 7/00, 1984.

Авторское свидетельство СССР № 1092562, кл. G I I S 7/00, 1979. (54) УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ В ОПЕРАТИВНУЮ ПАМЯТЬ (57) Изобретение относится к вычислительной технике и может быть использовано в системах сбора и хранения информации.

Целью изобретения является повышение достоверности записи информации в оперативную память. Устройство содержит регистр 1 данных, блок 2 памяти, триггер 3, элементы И 4, 5, блок 6 сравнения, регистр 7 циклов опроса, счетчики 8, 13, l8, элемент ИЛИ 9, коммутатор 10, блок 12 ввода информации, формирователь 14 импульсов управления, дешифраторы 15, 16, генератор 17 тактовых импульсов. В устройстве запись в блок памяти кода каждого информационного слова, поступающего с подвижного носителя, производится в момент формирования этого кода с наибольшей достоверностью. причем этот момент определяется путем циклического подсчета суммы единиц кода и сравнения сумм последующего и предыдущего циклов. 1 ил.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

132237

Изобретение относится к вычислительной технике и может быть использовано в системах сбора и хранения информации.

Цель изобретения — повышение достоверности записи информации в оперативную память.

На чертеже приведена блок-схема устройства для записи информации в оперативную память.

Устройство содержит регистр данных, блок 2 памяти, триггер 3. первый 4 и второй 5 элементы И, блок 6 сравнения, регистр 7 циклов опроса, второй счетчик 8, элемент ИЛИ 9, коммутатор 10 с элементами И 11, блок 12 ввода информации, третий счетчик 13, формирователь 14 импульсов управления, первый 15 и второй

16 дешифраторы, генератор 17 тактовых импульсов, первый счетчик 18.

Устройство работает следующим образом.

В исходном состоянии регистры 1 и 7, счетчики 8. 13 и 18 и триггер 3 обнулены. При включении генератора 7 импульсы с его выхода подаются последовательно на счетный вход счетчика 18, который совместно с дешифраторами 15 и 16 образуют распределители импульсов. В одном цикле работы распределителей производятся следующие операции: с помощью дешифратора 15 и коммутатора О последовательный опрос сигналов с выхода блока 12 ввода информации, затем с помощью дешифратора 16 — опрос выходов

«болыпе — равно» и «меныпе» блока 6 сравнения через элементы И 4 и 5, затем разрешение записи информации в регистр 7, 35 обнуление регистра 1, триггера 3 и счетчика 8. После выполнения перечисленных операций циклы работы распределителей повторяются. При движении носителя информации, например перфоносителя, íà Bhlxoдах блока 12 ввода информации формируют- 40 ся сигналы, соответствующие перфоотверстиям данной информационной строки носителя и поступающие на первые входы элементов И 1 коммутатора 1О. В одном цикле работы дешифратора 15 сигналы с выходов блока 12 последовательно опра†шиваются и через коммутатор 1О и элемент ИЛИ 9 подаются на счетный вход счетчика 8. Так как скорость движения носителя во много раз меньше скорости опроса блока 12 дешифратором 15, то за время движения носителя каждая информационная строка циклически многократно опрашивается указанным распределителеvl.

При этом суммарное число сигналов на выходах блока 12 последовательно от цикла к циклу опроса приближается к действительному числу пробивок данной информационной строки. Таким образом, счетчик 8 фиксирует число пробивок строки носителя

2 в данном цикле. Код этого числа с выходов счетчика 8 подается на первые входы блока 6 сравнения, на вторые входы которого подается код с выходов регистра 7. Для первого цикла работы устройства код регистра 7 нулевой, и так как число на выходах счетчика 8 больше числа на выходах регистра 7, то на первом выходе блока 6 сравнения формируется сигнал «Больше», который подготавливает к открыванию элемент И 4. После опроса блока 12 дешифратором 15 в данном цикле начинает работать дешифратор 16. Импульс с первого выхода дешифратора 16 открывает элемент И 4 и разрешает запись информации с выходов блока 12 в регистр 1.

Импульс с второго выхода дешифратора 16 переписывает код счетчика 8 в регистр 7.

Импульс с третьего выхода дешифратора

l6 обнуляет счетчик 8 и начинается следующий цикл опроса выходов блока 12 дешифратором 15. В следующих циклах за счет движения носителя число, фиксируемое счетчиком 8, последовательно приближается к истинному числу пробивок данной информационной строки. Причем в каждом последукнцем цикле это число счетчика 8 сравнивается с числом, запчсанным в регистр 7 в предыдущем цикле, и оказывается больше его или равно ему. В этом случае описанный процесс повторяется без изменений. При дальнейшем движении носителя в блок ввода попадает разделительный участок между информационными строками носителя. В этом случае число пробивок и соответственно число сигналов на выходах блока 12 начинает уменьшаться.

В соответствующем цикле опроса число в счетчике 8 окажется меньше числа, записанного в регистре 7. При этом блок 6 сравнения формирует сигнал «меньше», который закрывает элемент И 4 и подготавливает к открыванию элемент И 5. В регистр в этот момент записан наиболее достоверный код данной информационной строки. Импульс с первого выхода дешифратора 16 открывает элемент И 5 и устанавливает в единичное состояние триггер 3.

Триггер 3 разрешает запись информации из регистра 1 в блок 2 памяти по адресу, задаваемому счетчиком 13. Затем импульсом с второго выхода дешифратора 16 аналогично переписывается код счетчика 8 в регистр 7. Импульс с третьего выхода дешифратора 16 обнуляет триггер 3 и счетчик 8. После сброса триггера 3 формирователь 14 по заднему фрон-.у потенциального сигнала формирует импульс, который увеличивает содержимое счетчика 13 на единицу и устанавливает следующий адрес для блока 2 памяти. В дальнейшем при движении носителя (его разделительного участка) счетчик 8, регистры l и 7 остаются в нулевом состоянии и устройство готово к записи кода следуюгцей строки.

l32237l

Формула изобретения

Устройство для записи информации в оперативную память, содержащее генератор тактовых сигналов, выход которого соединен со счетным входом первого счетчика, разрядные выходы которого подключены к соответствующим входам первого и второго дешифраторов, выходы первого дешифратора соединены с соответствующими управляющими входами коммутатора, информационные входы которого являются информационными входами устройства, выходы коммутатора подключены к входам элемента

ИЛИ, выход которого соединен со счетным входом второго счетчика, вход сброса которого соединен с третьим входом второго дешиф ратора, первый выход которого соединен с вторыми входами первого и второго элементов И, выход второго элемента И соединен со счетным входом триггера, вход сброса которого подключен к третьему выходу второго дешифратора, выход триггера является управляющим выходом устройства, отличающееся тем, что, с целью повышения достоверности записи информации в оперативяую память, оно содержит регистр данных и регистр циклов опроса, третий счетчик, формирователь импульсов управления и блок сравнения, информационные входы регистра циклов опроса соединены с разрядными выходами второго счетчика и первой группой входов блока сравнения, управляющий вход регистра циклов опроса соединен с вторым выходом второго дешифратора, выходы регистра цик-! О лов опроса соединены с второй группой входов блока сравнения, выходы блока сравнения соединены соответственно с первыми входами элементов И, выход первого элемента И подключен к управляющему входу регистра данных, информационные входы которого соединены с информационными входами устройства, информационные выходы регистра да нных являются выходами данных устройства, вход формирователя импульсов управления подключен к

20 управляющему выходу устройства, выход формирователя импульсов управления к счетному входу третьего счетчика, разрядные выходы которого являются адресными выходами устройства.

Р (.остави<с.н Б ордоиова

< диктор С. !1ека рь

3аказ 2873)50 Тираж 580 11о <нисн<н

ВНИИ)1И Гос а уд рств< нного комитета <Х<:! по делам и.)обретений и открытий

) ! 13035, Москва, Ж вЂ” 35, Ра) I<)<каи над . д. 4)5 !

1роиаводственно-полиграфическое нр<лнриити<, г. Ужгород, ië 1lр<>елтнаи, 4

Устройство для записи информации в оперативную память Устройство для записи информации в оперативную память Устройство для записи информации в оперативную память 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам , и может быть использовано для организации задержки и перестановки данных

Изобретение относится к области вычислительной техники и может быть использовано при создании интегральных полупроводниковых схем памяти

Изобретение относится к запоминающим устройствам и может быть использовано при создании больших интегральных схем памяти

Изобретение относится к вычислительной технике и может быть использовано при построении магнитны.х запо.минающих устройств ЭВМ

Изобретение относится к вычислительной технике и может быть использовано при построении магнитны.х запо.минающих устройств ЭВМ

Изобретение относится к области вычислительной техники и может быть использовано в системах управления различными объектами и технологическими процессами для запоминания и хранения информации, сохраняющейся при отключении питающего напряжения

Изобретение относится к области вычислительной техники и может быть использовано при построении буферных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано при построении буферных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано при разработке устройств управления блоками памяти, используемых в составе процессора цифровой вычислительной мап1ины

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх