Кмдп-логический повторитель

 

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники . Целью изобретения является обеспечение зашиты от коротких замыканий на шину питания и обшую шину. Для достижения цели в устройство дополнительно введены второй инвертор 9, транзистор 10 первого тина проводимости и два транзистора 11 и 12 второго и первого типов проводимости соответственно. Устройство также содержит входную шину 1, первый инвертор 2, выходной транзистор 3 первого тина проводимости, общую шину 4, выходную шину 5, транзистор 6 второго типа проводимости , выходной транзистор 7 второго типа проводимости, шину 8 питания. Пробой транзисторов током короткого замыкания предотвращается своевременным их запиранием . В результате этого предложенная схема выполняет функцию логического повторителя и зашишена от любых коротких замыканий на выходе. 1 ил. о (Л 00 со О5 ГчЭ tsD 4

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (504 Н 03 1900 ф Г ь4

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3983950/24-21 (22) 03.12.85 (46) 07.09.87. Бюл. № 33 (71) Ереванский политехнический институт им. К. Маркса (72) С. О. Мкртчян и С. А. Мелконян (53) 621.374 (088.8) (56) Заявка Японии № 58 — 43937, кл. Н 03 К 19/094, 1983.

Заявка Японии № 54 — 6179, кл. Н 03 К 19/00, 1979. (54) КМДП-ЛОГИЧЕСКИИ ПОВТОРИТЕЛЬ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Целью изобретения является обеспечение защиты от коротких замыканий на

„„SU„„1336224 А1 шину питания и общую шину. Для достижения цели в устройство дополнительно введены второй инвертор 9, транзистор 10 первого типа проводимости и два транзистора 11 и 12 второго и первого типов проводимости соответственно. Устройство та кже содержит входную шину 1, первый ипвертор 2, выходной транзистор 3 первого типа проводимости, обшую шину 4, выходную шину 5, транзистор 6 второго типа проводимости, выходной транзистор 7 второго типа проводимости, шину 8 питания. Пробой транзисторов током короткого замыкания предотвращается своевременным их запиранием. В результате этого предложенная схема выполняет функцию логического повторителя и загцишена от любых коротких @ замыканий на выходе. 1 ил.

1336224

Формула изобретения

55 е предприятие, г. Ужгород, ул. Проектная, 4

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.

Целью изобретения является обеспечение защиты от короткого замыкания на шину питания и общую шину.

На чертеже показана принципиальная электрическая схема предлагаемого КМДПлогического повторителя.

КМДП логический повторитель содержит входную шину 1, соединенную с входом первого инвертора 2, выход которого соединен с затвором выходного транзистора 3 первого типа проводимости, исток которого соединен с общей шиной 4, сток — с выходной шиной 5, с затвором первого транзистора 6 второго типа проводимости и стоком выходного транзистора 7 второго типа проводимости, истоки первого и выходного транзисторов 6 и 7 второго типа проводимости соединены с шиной 8 питания, второй инвертор 9, первый транзистор 10 первого типа проводимости, второй транзистор 11 второго типа проводимости и второй транзистор 12 первого типа проводимости.

Вход второго инвертора 9 соединен с входной шиной 1, выход — с затвором выходного транзистора 7 второго типа проводимости и истоком первого транзистора 10 первого типа проводимости, сток которого соединен со стоком первого транзистора 6 второго типа проводимости. Входная шина

1 соединена с затвором первого транзистора

l0 первого типа проводимости и с затвором второго транзистора 11, исток которого соединен с выходом первого инвертора 2, стоксо стоком второго транзистора 12 первого типа проводимости, исток которого соединен с общей шиной 4, а затвор — с выходной шиной 5.

Устройство работает следующим образом.

Пусть на шине 1 х=О, тогда на выходах обоих инверторов 2 и 9 имеем высокий потенциал. Поэтому выходной транзистор 7 заперт, а транзистор 3 открыт. Следовательно, на выходной шине 5 схемы имеем низкий уровень потенциала, т.е. у=О. В этом состоянии транзисторы 10 и 12 заперты, а транзисторы 6, 11 открыты. Поскольку в каждой комплементарной паре один транзистор заперт, то цепи разомкнуты и они не влияют на работу схемы в нормальном состоянии. Если в этом состоянии (y=0) закоротить выход на шину питания, то откроется транзистор 12, поскольку транзистор 11 также открыт, комплементарная пара .транзисторов 11 и 12 полностью открывается и затвор транзистора 3 зануляется, в результате транзистор 3 запирается, тем самым предотвращая его пробой током к.з.

В гтИИПИ 3аказ 3814/55

Производственно-полиграфическо

При устранении к.з. транзистор 12 снова запирается и схема возвращается в исходное состояние.

Допустим теперь, что на шине 1 х=l.

Это означает, что на выходах инверторов

2, 9 имеем низкий уровень потенциала и поэтому транзистор 7 открыт, а транзистор

3 заперт. Следовательно, на выходной шине

5 имеем высокий уровень потенциала, т.е. у=1. В этом статическом состоянии транзисторы 10 и 12 открыты, а транзисторы 6 и 11 заперты. Поэтому эти цепи снова разомкнуты и не влияют на работу схемы в нормальном состоянии. Если в этом состоянии закоротить выход съемы на общую шину

4, то открывается транзистор 6, поскольку транзистор 10 также открыт, повышается потенциал затвора транзистора 7, в результате этот транзистор запирается, тем самым предотвращается его пробой током к.з. При устранении к.з. транзистор 6 снова запирается и схема возвращается в исходное состояние.

Таким образом, предлагаемая схема выполняет функцию логического повторителя и защищена от любых к.з. выхода.

КМДП-логический повторитель, содержащий входную шину, соединенную с входом первого инвертора, выход которого соединен с затвором выходного транзистора первого типа проводимости, исток которого соединен с общей шиной, сток — с выходной шиной, с затвором первого транзистора второго типа проводимости и стоком выходного транзистора второго типа проводимости, истоки первого и выходного транзисторов второго типа проводимости соединены с шиной питания, отличающийся тем, что, с целью обеспечения защиты от короткого замыкания на шину питания и общую шину, в него введены второй инвертор, первый транзистор первого типа проводимости, второй транзистор второго типа проводимости и второй транзистор первого типа проводимости, вход второго инвертора соединен с входной шиной, выход — с затвором выходного транзистора второго типа проводимости и истоком первого транзистора первого типа проводимости, сток которого соединен со стоком первого транзистора второго типа проводимости, входная шина соединена с затвором первого транзистора первого типа проводимости и с затвором второго транзистора второго типа проводимости, исток которого соединен с выходом первого инвертора, сток — со стоком второго транзистора первого типа проводимости, исток которого соединен с общей шиной, а затвор — с выходной шиной.

Тираж 901 Подписное

Кмдп-логический повторитель Кмдп-логический повторитель 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к импульсной технике

Изобретение относится к автоматике и вычислительнойтехнике и может быть использовано для построения устройств обработки дискретной информации

Изобретение относится к вычислительной технике и может быть использовано при построении устройств обработки информации на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к области импульсной техники, может быть использовано при построении выходных каскадов различных цифровых ИС

Изобретение относится к области импульсной техники, может быть использовано при построении выходных каскадов различных цифровых НС

Изобретение относится к области импульсной техники, может быть использовано при построении выходных каскадов различных цифровых ИС

Изобретение относится к автоматике и вычислительной технике и предназначено для построения высоконадежных систем управления

Изобретение относится к области автоматики и может быть использовано в системах управления повышенной надежности

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх