Постоянное запоминающее устройство с коррекцией информации

 

Изобретение относится к постоянным запоминающим устройствам. Цель изобретения - повышение надежности устройства. Устройство содержит накопитель 1-3, элемент 4 И, и элемент 5 НЕ. При подаче адресных сигналов на входы устройства на разрядных выходах управляющего накопителя формируется набор сигналов, определяющих необходимость коррекции. Если все эти сигналы 1, то при выбор ке функционирует основной накопитель и запрещается функционирование корректирующего накопителя. Если хотя бы на одном из разрядных выходов управляющего накопителя сигнал О, то с помощью элемента 5 НЕ формируется сигнал, разрешающий выборку из корректирующего накопителя. 1 ил, 1 табл. с 5

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

20 А1 (19) (11) (51) 4 С 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

20 5

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К АBTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3803839/24-24 (22) 15. 10. 84 (46) 23.01.88. Бюл. № 3 (72) Ф.И.Пашковский и М.А.Бокач (53) 681.327.66(088.8) (56) Авторское свидетельство СССР

У 955213, кл. G 11 С 29/00, 1978.

Электроника, т. 55, 1982, № 11, с. 48-49. (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С КОРРЕКЦИЕЙ ИНФОРМАЦИИ (57) Изобретение относится к постоянным запоминающим устройствам. Цель изобретения — повышение надежности устройства. Устройство содержит накопитель 1-3, элемент 4 И, и элемент 5 НЕ. При подаче адресных сигналов на входы устройства на разрядных выходах управляющего накопителя формируется набор сигналов, определяющих необходимость коррекции. Если все эти сигналы "1", то при выборке функционирует основной накопитель и запрещается функционирование корректирующего накопителя. Если хотя бы на одном из разрядных выходов управляющего накопителя сигнал "0", то с помощью элемента 5 НЕ формируется сигнал, разрешающий выборку из корректирующего накопителя. 1 ил, 1 табл.

8920

30

1 136

Изобретение относится к постоянным запоминающим устройствам (ПЗУ).

Цель изобретения — повышение надежности устройства.

На чертеже приведена функциональная схема устройства.

Устройство содержит первый 1, второй 2 и третий 3 накопители, элемент И 4 и элемент НЕ 5.

Устройство работает следующим образом. а Ъ

Первый накопитель 1 емкостью 2 где а и Ь вЂ” число входов соответственно в первой и второй группах адресных входов, является основным и предназначен для хранения соответствующей информации. Второй накопитель 2 емкостью 2 = 2,где (с-Ь) и Ь вЂ” число входов соответственно в первой и второй группах адресных входов, является корректирующим,т.е. накопителем, предназначенным для хранения информации взамен информации основного накопителя (например, при необходимости изменения микрокоманды в основном ПЗУ). Третий накопитель 3 а емкостью 2 является управляющим и предназначен для выдачи относительного адреса для второго накопителя 2.

Элемент И 4 предназначен для разделения корректируемых и некорректируемых адресов. Если информация в первом накопителе 1 не корректируется, то на всех входах элемента И 4 будет

"1" и на выходе этого элемента формируется сигнал разрешения функционирования основного накопителя. С помощью элемента HE 5 производится управление корректирующим накопителем.

Если на управляющий вход накопителя подается сигнал, запрещающий выдачу информации, то на его разрядных выходах поддерживается третье (высокоимпедансное) состояние.

Таким образом, при подаче адресных сигналов на входы устройства на разрядных выходах управляющего накопителя формируется набор сигналов, определяющих необходимость коррекции.

Если все эти сигналы "1", то при выборке функционирует основной накопитель и запрещается функционирование корректирующего накопителя. Если хотя бы на одном из разрядных выходов управляющего накопителя сигнал "0", то с помощью элемента НЕ 5 формируется сигнал, разрешающий выборку из корректирующего накопителя.

Временные задержки при выдаче правильной и корректируемой информации разные: корректируемая информация выдается позже. Поэтому возможны два случая использования предлагаемого устройства. В быстродействующей системе, когда появление корректированной информации не успевает восприниматься в одном такте, имеет смысл выдавать сигнал Коррекция", который останавливает устройство на один такт. В сравнительно медленно действующих системах момент приема информации может быть настроен на выдачу корректируемой информации.

Данные по расчету корректирующего и управляющего накопителей при разных значениях емкости основного накопителя сведены в таблицу.

Формула и з о б р е т е н ия

Постоянное запоминающее устройство с коррекцией информации, содержащее первый, второй и третий накопители и элементы И и HE причем две группы адресных входов первого накопителя соединены соответственно с первой группой адресных входов второго накопителя и адресными входами третьего накопителя и являются адресными входами устройства, разрядные выходы которого соединены с соответствующими адресными входами второй группы адресных входов второго накопителя, разрядные выходы которого объединены с. разрядными выходами первого накопителя и являются разрядными выходами устройства, управляющий вход первого накопителя соединен с выходом элемента И, о тл и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, входы элемента И соединены с разрядными выходами третьего накопителя, а выход соединен с входом элемента

НЕ и является управляющим входом коррекции устройства, выход элемента НЕ соединен с управляющим входом выборки второго накопителя.

1368920

2а Ъ с-Ъ (предлагаемое устройство) с-Ъ+1 (известное устройство) Основное щее

14

14

64

16

15 4

12

13

16

12

13

14

16

11

12

13

10

256

13

16

13

256

64

10

1024

12

256

12

1024

10

12

256

1 1О

1 10

0,5 9

0,25 8

10

256

10

256

64

16

256

0,5

0,25 8

Емкость ПЗУ, К слов

Коррек- Управтирую- ляющее

0,5 9

0,25 8

1 10

0,5 9

13 4096

12 1024

11 256

12 4096

11 1024 .

10 256

11 4096

10 . 1024

11 1024

Постоянное запоминающее устройство с коррекцией информации Постоянное запоминающее устройство с коррекцией информации Постоянное запоминающее устройство с коррекцией информации 

 

Похожие патенты:

Изобретение относится к области вычислительной техники, в частности к запоминающим устройствам

Изобретение относится к вычислительной технике, в частности к контролю запоминающих устройств, и может быть использовано при их производстве

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано при изготовлении и испытании блоков памяти

Изобретение относится к вычислительной технике и может быть ис3 If 5 пользовано для построения запоминающих устройство (ЗУ) повышенной надежности

Изобретение относится к вычислительной технике, в частности к устройствам для защиты информации в блоках памяти при отключении питания

Изобретение относится к вычислительной .технике, в частности к запоминающим устройствам

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх