Резервированное запоминающее устройство

 

Резервированное запоминающее устройство, содержащее основные блоки памяти данных, резервный блок памяти данных, блок памяти контрольной информации, группы элементов И, первую группу сумматоров по модулю два, дешифратор и коммутаторы, выходы которых являются информационными выходами устройства, причем выходы основных блоков памяти данных подключены к одним из информационных входов коммутаторов и первым входам соответствующих элементов И групп, выходы которых соединены с первыми входами сумматоров по модулю два первой группы, вторые входы которых соединены с выходами резервного блока памяти данных, выходы сумматоров по модулю два первой группы соединены с другими информационными входами коммутаторов, управляющие входы которых и вторые входы элементов И группы подключены к соответствующим выходам дешифратора, отличающееся тем, что, с целью повышения быстродействия, в него введены вторая и третья группы сумматоров по модулю два, причем входы сумматоров по модулю два третьей группы подключены к соответствующим выходам основных и резервного блоков памяти данных, выходы сумматоров по модулю два третьей группы соединены с одними из входов дешифратора, другие входы которого подключены к выходам сумматоров по модулю два второй группы, входы которых соединены с соответствующими выходами основных блоков памяти данных и блока памяти контрольной информации.



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для контроля в динамическом режиме оперативных запоминающих устройств (ОЗУ) с произвольной выборкой

Изобретение относится к области вычислительной техники и может быть использовано при построении памяти быстродействующих вычислительных систем повышенной надежности при наличии ограничений на энергопотребление

Изобретение относится к вычислительной технике и может быть использовано , например, при построении линий задержки для цифровых фильтров

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах и устройствах

Изобретение относится к вычислительной технике и может быть использовано для контроля работоспособногти блоков оперативной памяти

Изобретение относится к вычислительной технике и может быть использовано для.отбраковки больших интегральных схем оперативной памяти, Целью изобретения является повышение достоверности контроля за счет определения минимально возможной длительности сигнала записи

Изобретение относится к вычислительной технике и может быть использовано в контрольной аппаратуре ПЗУ

Изобретение относится к вычислительной технике и может быть использовано для контроля записи информации в запоминающее устройство

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх