Усилитель считывания на кмоп-транзисторах

 

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах с высоким быстродействием и малой потребляемой мощностью. Целью изобретения является повышение быстродействия усилителя. Предложенный усилитель считывания содержит первый 1 и второй 2 элементы предварительной установки на р-канальных транзисторах , с первого по четвертый ключевые элементы на р-канальных транзисторах 3,4, 7 и 9, первый 5 и второй 6 элементы сравнения на п-канальных транзисторах, первый 8 и вто-. рой 10 нагрузочные элементы на п-канальных транзисторах и стробирующий элемент 11 на п-канальном транзисторе . Наличие связи между первым 12 (или вторым 13) информационным вхо дом усилителя и истоком транзистора четвертого 9 (или соответственно третьего 7) ключевого элемента обеспечивает отключение низкопотенциального выхода 12(13) усилителя от низкопотенциального выхода 14(15) усилителя , за счет чего ускоряется протекание переходного процесса и, следовательно , повьшается быстродействие усилителя. 1 ил. (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1

„.,Я0„„1 374277 (5L)4 G 11 С 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМЪ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4 103468/24-24 (22) 08,08. 86 (46) 15,02 ° 88. Бюл. М 6 (72) П.Г.Шабалин и А.В.Галицкий (53) 681.327 (088 ° 8) (56) Авторское свидетельство СССР

В 1088065, кл. G 11 С 7/00, 1983.

Авторское свидетельство СССР

У 1149310, кл. G 11 С 7/00, 1983. (54) УСИЛИТЕЛЬ СЧИТЫВАНИЯ НА КМОПТРАНЗИСТОРАЛ (57) Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах с высоким быстродействием и малой потребляемой мощностью. Целью изобретения является повьппение быст- . родействия усилителя. Предложснный усилитель считывания содержит первый

1 и второй 2 элементы предварительной установки на р-канальных транзисторах, с первого по четвертый ключевые элементы на р-канальных транзисторах 3,4, 7 и 9, первый 5 и второй 6 элементы сравнения на и-канальных транзисторах, первый 8 и вто-, рой 10 нагрузочные элементы íà и-канальных транзисторах и стробирующий элемент 11 на и-канальном транзисторе. Наличие связи между первым 12 (или вторым 13) информационным вхо» дом усилителя и истоком транзистора четвертого 9 (или соответственно третьего 7) ключевого элемента обеспечивает отключение низкопотенциального выхода 12(13) усилителя от низкопотенциального выхода 14(15) усилителя, sa счет чего ускоряется протекание переходного процесса и, следовательно, повышается быстродействие усилителя. 1 ил.

1374277

Изобретение относится к вычислительной технике и может, быть использовано в запоминающих устройствах с высоким быстродействием и малой потребляемой мощностью.

Целью изобретения является повышение быстродействия усилителя.

На чертеже представлена принципиальная схема предлагаемого усилителя считывания.

Усилитель считывания содержит первый 1 и второй 2 элементы предварительной установки на р-канальных транзисторах, первый 3 и второй 4 15 ключевые элементы на р-канальных транзисторах, первый 5 и второй 6 элементы сравнения на и-канальных транзисторах, третий ключевой элемент 7 на р-канальном транзисторе, 20 первый нагрузочный элемент 8 на п\ канальном транзисторе, четвертый ключевой элемент 9 на р-канальном транзисторе, второй нагруэочный элемент

10 на п-канальном транзисторе и эле- 25 мент 11 стробирования íà и-канальном транзисторе. На чертеже обозначены первый 12 и второй 13 информационные входы, первый 14 и.второй 15 выходы усилителя, шина 16 нулевого потенциа- 30 ла, вход 17 стробирования усилителя, шина 18 напряжения питания, Усилитель считывания на КЛОП-трачзисторах работает следующим образом.

При отсутствии обращения к усили35 телю, когда вход 17 находится под напряжением логического "0", транзистор 11 закрыт, транзисторы 1 и 2 открыты, на выходах 14 и 15 присутствует логическая "1", транзисторы 7 и 9 40 закрыты, транзисторы 8 и 10 открыты, входы 12 и 13 находятся под напряжением логической "1", транзисторы

5 и 6 открыты.

При обращении к усилителю на вход

17 поступает сигнал логической "1", транзистор 11 открывается, стоки транзисторов 7 и 8 и соответственно

9 и 10 разряжаются, а так как транзисторы 5 и 6 открыты, понижается напряжение на стоках транзисторов 5 и 6 и на затворах транзисторов 3 и

4, открываются транзисторы 3 и 4, а также транзисторы 7 и 9, при этом через транзисторы 8 и 9 протекает ток и при отсутствии раэбаланса напряжения на входах 12 и 13 усилитель переходит в режим полинейного делителя напряжения.

При наличии разности напряжений между входами 12 и 13 усилитель работает следующим образом.

При начальном этапе переходного процесса транзисторы 8 и 9 закрыты, затем открывается тот из транзисторов 7 и 9, исток которого соединен с высокопотенциальным из входов 13 или 12 усилителя, так как для него раньше выполнится условие 11 „12, 1311 (((13(12))11) (р,Р ° При этом соответствующий вход 12 (или 13), транзистора 9 (или 7) соединяется с выходом 14 (или 15), который начинаЕт заряжаться до уровня логической "1".

При выполнении указанного условия для того из транзисторов 9 и 7, ис-. ток которого соединен с низкопотенциальным из входов 12 и 13, транзистор соединяется с тем из выходов 12 или 13 усилителя, который разряжа-. ется до уровня логического "0".

Наличие перекрестных связей между входами 12 и 13 и потоками соответствующего из транзисторов 9 и 7 обеспечивает отключение низкопотенциального из входов 12 и 13 от низкопотенциального из выходов 14 и 15 что позволяет ускорить переходной процесс и, следовательно, увеличить быстродействие усилителя.

Формула изобретения

Усилитель считывания на КМОПтранзисторах, содержащий первый и второй элементы предварительной установки на р-канальных транзисторах, с первого по четвертый ключевые элементы на р-канальных транзисторах, первый и второй элементы сравнения на и-канальных транзисторах, первый и второй нагрузочные элементы Hà и-канальных транзисторах и элемент стробирования на п-канальном транзисторе, исток которого соединен с шиной нулевого потенциала усилителя, а стокс истоками и-канальных транзисторов первого и второго нагрузочных элементов, стоки которых подключены соответственно к стокам р-канальных транзисторов третьего и четвертого ключевых элементов, причем стоки и-канальных транзисторов первого и второго нагрузочных элементов подсоединены соответственно к истокам и-канальных транзисторов первого и второго элементов сравнения, затворы

1374277

Составитель T.Çàéöåâà

ТехРед А.Кравчук

Редактор 3. Слиган

Корректор О,Кравцова

Заказ 607/48 Тираж 590 По дпис но е

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r.Óæãîðîä, ул.Проектная, 4 которых являются соответственно первым и вторым информационными входами усилителя, затворы п-канального

TpaHsHcTopa первого нагрузочного эле5 мента, р-канальных транзисторов первого и третьего ключевых элементов соединены со стоками р-канального транзистора второго ключевого элемента, р-,канального транзистора второго элемента предварительной установки, п-канального транзистора второго ьэлемента сравнения и являются первым выходом усилителя„ затворы и-канального транзистора второго нагрузочного элемента и р-канальных транзисторов второго и четвертого ключевых элементов подключены к стокам р-канального транзистора первого ключевого элемента, р-канального транзис- 2р тора первого элемента предварительной установки, р-канального транзистора первого элемента сравнения и являются вторым выходом усилителя, затворы первого и второго р-каиаль» ных транзисторов первого и второго элементов предварительной устанрвки и и-канального транзистора элемента стробирования объединены и являются входом строоирования усилителя, истоки р-канальных транзисторов элементов предварительной установки, р-канальных транзисторов первого и второго ключевых. элементов соединены с шиной напряжения питания усилителя, отличающийся тем что,:с целью повышения быстродействия усилителя, истоки р-канальных транзисторов третьего и четвертого ключевых элементов подключены соответственно к затворам и-канальных транзисторов второго и первого элементов сравнения.

Усилитель считывания на кмоп-транзисторах Усилитель считывания на кмоп-транзисторах Усилитель считывания на кмоп-транзисторах 

 

Похожие патенты:

Изобретение относится к технике передачи электрических сигналов между цифровыми устройствами и может быть использовано в системах, управляемых от микроэвм с единым каналом и асинхронным принципом обмена с подтверждением, в том числе для подключения дополнительных устройств, использующих канал в режиме прямого доступа в память

Изобретение относится к вычислительной технике и может быть применено при создании усилителей считывания для запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах , выполненных из КМД11-транзисторов, для усиления сигналов считываемой информации

Изобретение относится к вычислительной технике и может быть применено в запоминающих устройствах, выполненных из КМДП-транзисторов, ДЛИ усиления сигналов считываемой информации

Изобретение относится к цифровой вычислительной технике и может быть использовано в полупроводниковых запоминающих устройствах на основе МДП-транзисторов

Изобретение относится к области электроники и может быть использовано в импульсных интегральных схемах на МДП- транзисторах

Изобретение относится к области вычислительной техники и может быть использовано при создании интегральных полупроводниковых схем памяти

Изобретение относится к вычислительной технике и может быть использовано в ЗУ на КМДП транзисторах для считывания информации

Изобретение относится к устройству считывания заряда и к энергонезависимому запоминающему устройству с пассивной матричной адресацией

Изобретение относится к области электронных устройств и может быть использовано в системах считывания информации с банковских карт с магнитной полосой с ручным и автоматическим транспортированием карт, а также карт с магнитной полосой другого назначения и детекторов валют, содержащих магнитные нити

Изобретение относится к устройствам для записи или считывания информации в цифровых запоминающих устройствах, а именно к усилителям считывания с одним входом и двумя выходами

Изобретение относится к вычислительной технике и используется в запоминающих устройствах на КМДП- транзисторах для усиления считьшаемой информации

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на КМДП-транзисторах

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам

Изобретение относится к вычислительной технике, в частности к интегральным биполярным схемам оперативной памяти

Изобретение относится к электронной и вычислительной технике и предназначена для использования, в частности, в интегральных схемах репрограммируемых постоянных запоминающих устройств на МОП- транзисторах

Изобретение относится к микроэлектронике более конкретно к

Изобретение относится к вычислительной технике и может быть использовано в статических запоминающих устройствах для усиления сигналов считывания информации
Наверх