Устройство для задержки цифровой информации

 

Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации. Цель изобретения - повышение достоверности задержанной устройством информации . Устройство содержит входной 1 и выходной 8 регистры, первый 2 и второй 9 буферные регистры, регистр 3 признака, первый 4 и второй 11 Бычитатели, формирователь 6 адреса, блок 7 памяти, первый 5, второй 10 и третий 12 блоки сравнения . Устройство позволяет различать значительное искажение информационных слов задерживаемого массива, приводящее к изменению заранее вычисленной (до записи в блок памяти) признаковой информации, однозначно определяющей скорость изменения функции, которую представляет данный массив. Несовпадение признаков, вычисленных до и после задержки, свидетельствует о недопустимом искажении информации. 1 ил. с S (Л

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ÄÄSUÄÄ 1383327 А1

<5114 б 06 F 1/04

ОПИСАНИЕ ИЗОБРЕТЕНИЯ " . л 4

Щ

К ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4135846/24-24 (22) 13. 10.86 (46) 23.03.88. Бюл. № 11 (72) В. Н. Лацин, Е. Л. Полин, А. В. Дрозд, В. П. Карпенко и А. Г. Шипита (53) 681.327 (088.8) (56) Авторское свидетельство СССР № 556495, кл. G ll С ll/00, 1972.

Авторское свидетельство СССР № 1193653, кл. G 06 F 1/04, 1984. (54) УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ

ЦИФРОВОЙ ИНФОРМАЦИИ (57) Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации.

Цель изобретения — повышение достоверности задержанной устройством информации. Устройство содержит входной 1 и выходной 8 регистры, первый 2 и второй 9 буферные регистры, регистр 3 признака, первый 4 и второй 11 вычитатели, формирователь 6 адреса, блок 7 памяти, первый 5, второй 10 и третий 12 блоки сравнения. Устройство позволяет различать значительное искажение информационных слов задерживаемого массива, приводящее к изменению заранее вычисленной (до записи в блок памяти) признаковой информации, однозначно определяющей скорость изменения функции, которую представляет данный массив. Несовпадение признаков, вычисленных до и после задержки, свидетельствует о недопустимом искажении информации.

1 ил.

1383327

Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации.

Цель изобретения — повышение достоверности задержанной устройством информации.

На чертеже представлена структурная схема устройства для задержки цифровой информации.

Устройство содержит входной регистр 1, первый буферный регистр 2, регистр 3 признака, первый вычислитель 4, первый блок 5 сравнения, формирователь 6 адреса, блок 7 памяти, выходной регистр 8, второй буферный регистр 9, второй блок 0 сравнения, второй вычитатель 11, третий блок 12 сравнения, вход 13 синхронизации, информационный вход 14, информационный выход 15, выход 16 «Недостоверная информация».

Устройство работает следующим образом.

В начальный момент времени происходит обнуление всех регистров устройства.

Цепи обнуления условно не показаны.

Далее на информационный вход 14 устройства начинают поступать слова задерживаемого массива, сопровождаемые синхроимпульсами типа меандр на входе 13 синхронизации устройства. Причем во время первой половины такта происходит чтение информации из ячейки памяти блока 7, адрес которой установлен формирователем 6 ад-" реса, а во время второй половины такта — запись. нового слова в эту ячейку памяти.

Информация, поступающая на вход устройства, и информация, считанная из блока 7, фиксируются соответственно во входном и выходном 8 регистрах по заднему фронту синхроимпульсов на входе 13.

Задержка слов массива определяется коэффициентом пересчета, входящего в формирователь 6.

Очередное информационное слово задерживаемого массива записывается в блок 7 вместе с соответствующим признаком, который определяет превышает ли разность данного и предыдущего слов некоторое пороговое значение, которое хранится в регистре 3. Вычисление признака осуществляется с помощью вычитателя 4 и первого блока 5 сравнения. Если разность данного и предыдущего слов массива по модулю не превышает значения порога, то на выходе блока 5 устанавливается сигнал логического «О» если же произошло превышение порогового значения, то на выходе блока 5 появляется сигнал логической «1».

Аналогично вычисляется признак для основных информационных разрядов слова, считанного из блока 7 в выходной регистр 8. Вычисление осуществляется с помощью буферного регистра 9, вычитателя 11 и блока 10 сравнения. Признак, вычисленный для задержанного информационного слова, сравнивается на блоке 12 с признаком, вычисленным для этого же слова до записи его в блок 7 памяти.

При нормальной работе устройства или при незначительном искажении слова (искажение младших разрядов) признаки, вычисленные до записи и после чтения слова, совпадают и на выходе блока 12 удерживается сигнал логического «О». Если же в процессе задержки произошло значительное искажение информационного слова (искажение, его старших разрядов), которое приводит к переходу в ту или иную сторону через границу порога скорости изменения функции (модуля разности значений данного и предыдущего слов), то на выходе блока 12 появляется сигнал логической «1», свидетельствующий о большой погрешности данного информационного слова, тем самым повышая достоверность выдаваемой информации.

20

Формула изобретения

Устройство для задержки цифровой информации, содержащее входной регистр, формирователь адреса, блок памяти и выход25 ной регистр, причем вход входного регистра является информационным входом устройства, выход входного регистра подключен к информационному входу блока памяти, адресный вход которого соединен с выходом формирователя адреса, информационные выходы блока памяти подключены к входам информационных разрядов выходного регистра, выходы информационных разрядов которого являются информационными выходами устройства, входы синхронизации входного и выходного регистров соединены и являются входом синхронизации устройства, отличаюи ееся тем, что, с целью повышения достоверности задержанной устройством информации, в него введены первый и второй буферные регистры, - регистр признака, первый и второй вычитатели, первый, второй и третий блоки сравнения, причем вход синхронизации формирователя адреса, входы синхронизации первого и второго буферных регистров и вход записи-чтения блока памяти подключены к входу синхронизации уст45 ройства, выход входного регистра подключен к информационному входу первого буферного регистра и первому входу первого вычитателя, второй вход которого соединен с выходом первого буферного регистра, выходы первого и второго вычитателей подключены соответственно к первым входам первого и второго блоков сравнения, вторые входы .которых соединены с выходом регистра признака, выход первого блока сравнения подключен к контрольному входу

55 блока памяти, контрольный выход которого соединен с входом контрольного разряда выходного регистра, выходы информационных разрядов выходного регистра подключены

1383327

Составитель В. Рудаков

Редактор Н. Бобкова Техред И. Верес Корректор Н. Король

Заказ 913/46 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г/ Ужгород, ул. Проектная, 4 з к информационным входам второго буферного регистра и первому входу второго вычитателя, второй вход которого соединен с выходом второго буферного регистра, выход второго блока сравнения и выход контрольного разряда выходного регистра подключены соответственно к первому и второму входам третьего блока сравнения, выход которого является выходом «Недостоверная информация» устройства.

Устройство для задержки цифровой информации Устройство для задержки цифровой информации Устройство для задержки цифровой информации 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении блоков цифровой задержки информации систем с повышенной надежностью

Изобретение относится к вычислительной технике и позволяет осуществлять цифровую задержку информации на 2k тактов (рде k - целое число), нечувствительную к отказам блоков памяти по отдельным разрядам

Изобретение относится к вычислительной технике и может быть примене но для задержки передаваемой информации

Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации

Изобретение относится к вычислительной технике и позволяет осуществлять задержку медленно изменяющейся информации на К тактов

Изобретение относится к области цифровой вычислительной техники и может быть использовано в устройствах с микропрограммным управлением

Изобретение относится к вычисли- .тельной технике и может быть использовано в цифровых вычислительных машинах

Изобретение относится к цифровой технике, в частности к устройствам распределения тактовых импульсов

Изобретение относится к вычислительной технике и может быть исполь зёвано в устройствах управления

Изобретение относится к вычис лительной технике и может быть ис пользовано при построении вычислительных систем на базе нескольких однотипных цифровых вычислительных машин

Изобретение относится к электросвязи и может быть использовано для кадровой синхронизации приемников в системах передачи цифровой информации

Изобретение относится к радиосвязи и может быть использовано при приеме сигналов, содержащих блоки данных фиксированной длины

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано при построении систем управления синхронизацией цифровых вычислительных машин и многопроцессорных систем

Изобретение относится к вычислительной технике и может найти применение для управления контролем достоверности передачи информации

Изобретение относится к вычислительной технике и может быть использовано в устройствах оптической обработки информации, предназначенных для решения задач обработки двумерных массивов цифровых данных и изображений

Изобретение относится к автоматике и импульсной технике
Наверх