Синхронный делитель частоты

 

Изобретение относится к импульсной технике и может быть использовано , например, при построении хронизаторов, цифровых синтезаторов частоты , электромузыкальных инструментов и других приборов. Изобретение позволяет повысить надежность устройства за счет его упрощения, чта достигается предложенной схемой его построения . На чертеже показаны JK-триггеры 1-5, элементы И 6 и 7, входная шина 8, шина 9 сброса. Работа синхронного делителя частоты определяется логическими уравнениями для J- и К- входов всех JK-триггеров делителя .частоты и поясняется временными диаграммами , которые приводятся в описании изобретения. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

„„SU 13852 1

А1 (. )Н 4 Н 03 К 23/40

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 4134577/24-21 (22) 15.10,86 (46) 30.03.88. Бюл. № 12 (72) Ю.А. Базалев и В.И. Мяснов (53) 621.374(088.8) (56) Авторское свидетельство СССР

¹ 1226660, кл. H 03 К 23/40, 11.10.84.

Авторское свидетельство СССР

¹ 1322470, кл. Н 03 К 23/40, 12.02.86. (54) СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ (57) Изобретение относится к импульсной технике и может быть использовано, например, при построении хронизаторов, цифровых синтезаторов частоты, электромузыкальных инструментов и других приборов. Изобретение позволяет повысить надежность устройства за счет его упрощения, чта достигается предложенной схемой его построения. На чертеже показаны JK-триггеры 1-5, элементы И 6 и 7, входная шина 8, шина 9 сброса. Работа синхронного делителя частоты определяется логическими уравнениями для J- и Квходов всех JK-триггеров делителя частоты и поясняется временными диаграммами, которые приводятся в описании изобретения. 2 ил.

138529!

Изобретение относится к импульсной технике и может быть использовано, например, при построении хронизаторов, цифровых синтезаторов частоты эле5 ктромузыкальных инструментов и других приборов.

Цель изобретения — повышение надежности за счет упрощения устройства.

На фиг. 1 приведена электрическая функциональная схема устройства; на фиг. 2 — временные диаграммы, поясняющие работу устройства.

Синхронный делитель частоты содержит первый 1, второй 2, третий 3, чет-15 вертый 4 и пятый 5 JK-триггеры, первый

6 и второй 7 элементы И, С- и R-входы

JK-триггеров 1-5 соединены соответственно с входной шиной 8 и с шиной 9 сброса, J — вход первого JK-триггера 2р

1 соединен с прямым выходом второго

JK-триггера 2 и с первым входом второго элемента И 7, второй вход которого соединен с прямым выходом первого JKтриггера 1 и с первым входом первого 25 элемента И 6, выход которого соединен с J- и К-входами пятого JK-триггера

5, второй вход — с инверсным выходом третьего JK-триггера 3 и с К-входом второго JK-триггера 2, К вЂ” вход пер- 3р вого 3К-триггера 1 соединен с шиной логической единицы, инверсный выход— с 3-входами второго 2 и третьего 3

3К-триггеров, К-вход JK-триггера 3 соединен с прямым выходом JK-триггера 4, J-вход которого соединен с прямым выходом JK-триггера 3, К вЂ” входс выходом второго элемента И 7.

При указанном соединении элементов устройства логические уравнения для 4р

J- и К-входов всех JK-триггеров следующие:

31=qzl -31=qsl 33=(1 ю 34=Q э Ф 35=4 ЛЗ

;Kz Q; Ks=q ô, K<=Q Qz1 Ks=3sâ где обозначение " 1" показывает, что 45 данный вход соединен с шиной логической единицы и на нем всегда присутствует уровень напряжения "1".

Работа синхронного делителя частоты определяется логическими уравне- 50 киями для J- и К-входов всех его

JK-триггеров.

По сигналу "Сброс", поступающему в виде импульса по шине 9, все JKтриггеры устройства устанавливаются 55 в исходное нулевое состояние, после чего состояния выходов равны (фиг.2, при i=0), 0 Qz=O; Ч q=O; Q <=0; Q =0å

На основании логических уравнения для 3- и К-входов JK-триггеров состояния входов следующие:

3„=0 =О; 3,=Я,=1; 3э =Q „=1; 3 Q,=Î;

5 %

=0; К =3 =0.

Поскольку любой JK-триггер по последующему входному импульсу на шине

8 при J = О и К = О не изменяет своего состояния, при J=1 и К=1 переключается в противоположное состояние, при 3=0 и К=О переключается в состояние "1", а при 3=0 и К=1 — в состояние "О", то по первому входному импульсу на шине 8 JK-триггеры 2 и 3 переключаются в состояние "1", а остальные JK-триггеры 1, 4 и 5 не изменяют своего состояния (фиг. 2, при

i=-1). При этом состояния выходов следующие: — О» (— у (-1 в Я -О; Я -О.

Изменяется и состояние входов:

Q 1;

Я =1;

3 =0; к =о;

q„-=î;

J =-О

5 к =о. (! °

3 3=0ý

К -1;

Q4

3 =1;

К =1

К4-1;

В третьем такте (фиг. 2, при i=

=3) состояния входов становятся равны (, О; qz=! (=0; () =0; Qs=0

Рассматривая далее работу предлагаемого синхронного делителя частоты получаем все состояния выходов и входов каждого 3К-триггера 1-5 при всех i (фиг. 2).

По двадцать второму тактовому импульсу на шине 8 устройство возвращается в исходное состояние:

q î; q 0; q î; q î; q î.

При непрерывном поступлении входных импульсов по шине 8 после этого — К1 13 3а 1 К =о -3з=1 К з=о

Зс 19 Kc Ois 3 Ks

В результате по следующему второму входному импульсу на шине 8 устройство переходит во второе состояние (фиг. 2, при i=2), которое характеризуется следующими значениями выходов и входов: начинает новый цикл работы устройства, который повторяется через каждые

22 входных тактовых импульса.

Если на выходе данного синхронного делителя частоты (на 22) включается другой делитель частоты или счетчик импульсов, триггеры которого переключаются под действием отрицательного перепада сигнала на С-входе, то сигнал переноса с выхода данного устройства необходимо снимать с прямого выхода JK-триггера 5. Если триггеры последующего делителя частоты или счетчика импульсов переключаются по положительному перепаду, то сигнал переноса следует взять с инверсного выхода JK-триггера 5.

Формула изобретения

Синхронный делитель частоты, содержащий с первого по пятый JK-триггеры, С- и R-входы которых соедине- 25 ны соответственно с входной шиной и с шиной сброса, первый элемент И, вы- . ход которого соединен с J и К-входами пятого JK-триггера, второй элемент

И, выход которого соединен с К-входом четвертого JK-триггера, инверсньп» выход первого JK-триггера соединен с

J-входом второго JK-триггера, о т— л и ч а ю шийся тем, что, с целью повышения надежности, К-вход первого JK-триггера соединен с шиной логической единицы, J-вход — с пря.мым выходом второго JK-триггера и с первым входом второго элемента И, второй вход которого соединен с прямым выходом первого JK-триггера и с первым входом первого элемента И, второй вход которого соединен с инверсным выходом третьего JK-триггера и К-входом второго JK-триггера, J-вход которого соединен с J-входом третьего JK-триггера, К-вход которого соединен с прямым выходом четвертого

JK-триггера, J-вход которого соединен с прямым выходом третьего JK-триггера.

Синхронный делитель частоты Синхронный делитель частоты Синхронный делитель частоты 

 

Похожие патенты:

Изобретение относится к импульсной технике и может бь1ть использовано , например, в синтезаторах частоты

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и синтезаторах частот

Изобретение относится к цифровой вычислительной технике и дискретной

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники, а также в синтезаторах частот

Изобретение относится к импульсной технике и может быть использовано в синтезаторах частоты

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано , например, при построении синхронизаторов, цифровых синхронизаторов, цифровых синтезаторов частоты и -

Изобретение относится к импульсной технике и может быть использовано при построении хронизаторов, цифровых синтезаторов частоты и электромузыкаль.ньгх инструментов
Наверх