Сигнатурный анализатор

 

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств различного назначения по методу сигнатурного анализа. Цель изобретения - повышение достоверности контроля . Устройство содержит три переключателя режима работы, блок формирования измерительного строба, блок набора кода адреса, два элемента И, генератор тактовых импульсов, элемент ИЛИ, формирователь тактовых сигналов самоконтроля, блок формирования и индикации сигнатур, блок индикации, переключатель выбора области памяти, мультиплексор, блок ассоциативной памяти. Самотестирование блока ассоциативной памяти обеспечивает углубленный контроль сигнатурного анализатора. 1 з.п.ф-лы, 4 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

ÄÄSUÄÄ 1386995 А1 (50 4 0 06 Г l l 00

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCKOMY СВИДЕТЕЛЬСТВУ (21) 4011492/24-24 (22) 13.01.86 (46) 07.04.88. Бюл. № 13 (72) Г. Л. Рубинштейн и Н. Г. Силина (53) 681.3 (088.8) (56) Электроника, 1977, № 5, с. 23-30.

Авторское свидетельство СССР № 1140123, кл. G 06 F 11/16, 1983. (54) СИГНАТУРНЫЙ АНАЛИЗАТОР (57) Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств различного назначения по методу сигнатурного анализа. Цель изобретения — повышение достоверности контроля. Устройство содержит три переключателя режима работы, блок формирования измерительного строба, блок набора кода адреса, два элемента И, генератор тактовых импульсов, элемент ИЛИ, формирователь тактовых сигналов самоконтроля, блок формирования и индикации сигнатур, блок индикации, переключатель выбора области памяти, мультиплексор, блок ассоциативной памяти. Самотестирование блока ассоциативной памяти обеспечивает углубленный контроль сигнатурного анализатора.

1 з.п.ф-лы, 4 ил.

1386995 тенцал, обесг1ечивающий задание границ измерительного строба внешними управляющими сигналами «Старт» и «Стоп», поступаюгцими на входы 3 и 4 анализатора.

При поступлении на входы 2 — 4 анализатора сигналов формируется измерительный строб (единичный потенциал), поступающий на первый вход первого элемента

И 11, на третий вход которого поступает разрешающий потенциал с второго под50

Изобретение относится к вычислитель-! нои технике и может быть использовано для контроля и диагностики цифровых уст-! ройств различного назначения по методу сигнатурного анализа. 5

Цель изобретения — повышение достоверности контроля.

На фиг. 1 приведена структурная схема сигнатурного анализатора; на фиг. 2 — 4— ,схема блока ассоциативной памяти; на !, фиг. 3 — схема блока индикации; на фиг. 4—

10 схема формирователя тестовых сигналов самоконтроля.

Сигнатурный анализатор содержит вход

ll начальной установки, вход 2 синхрониза ции, управляющие входы «Старт» 3 и «Стоп»

i4, информационный вход 5, первый 6, второй

;7, третий 8 переключатели режима работы,, блок 9 формирования измерительного стро, ба, блок 10 набора кода адреса, первый ,элемент И ll, генератор 12 тактовых им1 пульсов, четвертый переключатель 13 режи- 20 ма работы, второй элемент И 14, элемент

ИЛИ 15, формирователь 16 тестовых сиг налов самоконтроля, блок 17 формирования и индикации сигнатур, блок 18 индикации, переключатель 19 выбора области памяти,,мультиплексор 20, блок 21 ассоциативной памяти, демультиплексор 22, выходы 23 и 27 блока 10, вход 25 запуска формирователя 16, выходы 26 и 27 формирователя 16, входы 28 — 31 блока 18 индикации, выходы

32 — 35 формирователя 16, резистор 36, вхо- З0 ды 37 — 44 блока 21 ассоциативной памяти, входы 45 и 46 мультиплексора 20, выходы

;47 † блока 21, группу входов 51 мультиплексора 20, мультиплексор 52, элементы И

53 и 54, элемент 55 задержки, полусумма,тор 56, переключатель 57, группу адрес- 35 ных входов 58, управляющих входов 59 и 60, информационный вход 61, узел 62 памяти, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 63, третий элемент И 64, формирователь 65 им,пульса, триггер 66, элемент 67 индикации, выход 68 «Синхротест», выход 69 «Старттест», генератор 70 импульсов, счетчик 71, ключ 72, блок 73 постоянной памяти, элемент И вЂ” - НЕ 74, выход 75 «Стоп-тест», выход 76 «цанные-тест».

Сигнатурный анализатор работает сле- 45 дующим образом.

Первый переклк1чатель 6 режима работы устанавливается в положение, при котором на управляющий вход блока 9 формирования измерительного строба поступает повижного контакта второго переключателя

7 режима работы. На выходе элемента И

11 измерительный строб заполняется импульсами, поступающими на синхровход 2 анализатора и через элемент ИЛИ 15 на вход синхронизации блока 17, на информационный вход которого с информационного входа 5 анализатора через первую контактную группу переключателя 7 режима работы поступает контролируемый поток данных. В блоке 17 сигнал с информационного входа поступает на вход сумматора по модулю два, который совместно с регистром сдвига блока 17 образует генератор линейной рекурентной последовательности максимального периода, вырабатывающий двоичную последвательность периода М=2 6 — 1.

Состояние генератора в момент окончания пачки синхронизирующих импульсов, так называемая сигнатура, с высокой достоверностью характеризует контролируемый поток данных. Сигнатура индицируется (как правило, с помощью четырехзарядного шестнадцатиричного табло) и сравнивается с предыдушим значением ее для обнаружения нестабильностей контролируемого потока данных. Во втором рабочем режиме переключатель 6 режима работы устанавливается в положение, при котором в блоке 9 формирования измерительного строба проходят сигналы с выхода 50 блока 21 ассоциативной памяти.

B этом режиме цикл работы распадается на три фазы: стирание ранее записанных адресов начала и конца измерительного интервала; запись требуемых адресов начала и конца контролируемого сегмента программы; контроль данных. Первые две фазы относятся к подготовительным операциям, условно называемым программированием, а третья фаза является рабочей.

В двух первых фазах второй переключатель 7 режима работы устанавливается в положение режима программирования, а в третьей — в положение режима работы.

В положении режима программирования на третий вход первого элемента И 11 с переключателя 7 поступает запрещающий потенциал. При этом на вход сумматора по модулю два блока 17 через первую контактную группу переключателя 7 проходят сигналы с информационного выхода 24 блока 10 набора кодов адреса.

Стирание ранее записанных адресов начала или конца контролируемого сегмента программы осуществляется следуюшим образом.

Если на табло блока 17 индицируется нулевая сигнатура, то перед стиранием в регистр сдвига блока 17 надо вписать хотя бы одну единицу. Обеспечивается это однократным нажатием кнопки «1» блока 10.

При этом на тактовом выходе 23 блока 10 появляется сигнал, который через эле1386995 мент ИЛИ 15 проходит на синхронизируюший вход блока 17.

Если сигнатура отлична от нуля, то необходимо нажать кнопку переключателя 8 режима работы, при этом в блоке 17 обеспечивается прохождение на информационный вход регистра сигнала с выхода сумматора по модулю два. Поскольку на вход сумматора по модулю два поступает нулевой потенциал, то при 16-разрядном регистре сдвига генерируется линейная рекурент16 ная последовательность периода М=2 — 1 = 65535.

Для повышения темпа формирования последовательности в режиме стирания на синхронизирующий вход блока 17 через элемент ИЛИ 15 проходят импульсы с выхода генератора 12 частотой около 100 кГц.

Кнопку переключателя 8 достаточно удерживать нажатой в течение lс. Сигналы с выхода блока 17 через мультиплексор 20 поступают на адресные входы 37 блока 21 ассоциативной памяти, являющиеся адресными входами узла 62 памяти (фиг. 2).

В соответствии с законом формирования линейных рекурентных последовательностей в определенном порядке перебираются все

16-разрядные адреса, кроме адреса 0...0.

На информационном входе 61 узла 62 памяти присутствует нулевой потенциал при отжатой кнопке переключателя 57, а на входы

59 и 60 узла 62 памяти через мультиплексор 52, элемент 55 задержки и полусумматор 56 поступают потенциалы, соответствующие режиму записи информации. Таким образом, во все ячейки узла 62 памяти, определенные положением переключателя 19, кроме ячейки с адресом 0...0, записывается «О», что эквивалентно стиранию ранее записанной информации. Для стирания содержимого ячейки с адресом 0...0 необходимо, не отпуская кнопку переключателя 8, подать на короткое время сигнал начальной установки. Регистр сдвига блока 17 при этом устанавливается в нулевое состояние, и на адресные входы 58 узла 62 памяти поступает нулевой код. Информация в узле 62 памяти стирается.

Запись в запоминающее устройство адресов начала и конца контролируемого сегмента программы производится следующим образом.

Сначала осуществляется набор кода адреса последовательно, поразрядно, начиная со старших разрядов. Кнопка переключателя 8 должна быть отжата. Код адреса набирают последовательным нажатием в соответствии с требуемым кодом кнопок

«О» и «1» в блоке 10. При этом соответствующий значению очередного разряда потенциал устанавливается на информационном выходе 24 блока 10, а на тактовом выходе 23 блока 10 после каждого нажатия кнопок «О», «1» с некоторой задержкой появляется импульс сдвига. Процесс набо5 !

О

55 ра кода и записи его в регистр сдвига блока 17 контролируется по индикаторному табло блока 17. После набора всех разрядов кода адреса этот код с выхода блока

17 через мультиплексор 20 проходит на адресные входы 58 узла памяти блока 21.

При нажатии кнопки переключателя 57 блока 21 на информационный вход 61 узла

62 памяти блока 21 поступает единичный потенциал. Одновременно с нажатием кнопки через мультиплексор 52, элемент И 53, элемент 55 задержки, полусумматор 56 блока 21 на входы 59 и 60 узла 62 памяти поступает потенциал, соответствующий режиму записи информации. В ячейку, адрес которой определяется содержимым регистра сдвига 17 блока и положением переключателя 19 выбора области памяти, записывается «1».

Причем в узел 62 памяти блока 2! может быть занесено по несколько адресов, соответствующих началу и/или концу интервала измерения.

При контроле потока данных переключатель 7 режима работы устанавливается в положение, соогветствующее рабочему режиму.

При этом на адресные входы 58 узла 62 памяти через мультиплексор 20 проходят сигналы второй группы информационных входов 51 сигнатурного анализатора и с выхода блока 9 формирования измерительного строба. Сигналом с выхода блока 9 формирования измерительного строба адресное поле узла 62 памяти блока 21 разбивается на две равные части по 2" ячеек, относящихся к областям, соответствующим адресам начала и конца сегмента программы (аналогично переключателю 19 выбора области памяти в положении переключателя 7 режима программирования) .

Одновременно на третий вход элемента

И 11 подается разрешающий потенциал.

При отжатых кнопках переключателей 8 и

57 на вход 60 «Запись/чтение» и вход 59 узла 62 памяти поступает потенциал, соответствующий считыванию информации. Пока текущий адрес не равен адресам, по которым в узле 62 памяти блока 21 записаны «1», на его выходе присутствует нулевой сигнал. Как только текущий адрес сравняется с адресом, по которому в область узла 62 памяти блока 21, соответствующую адресам начала сегмента программы, записывается «1», с выхода узла 62 памяти блока 21 считывается «1», которая поступает на вход демультиплексора 22, управляемого тем же сигналом с выхода блока 9. Сигнал проходит на один из двух выходов

50 демультиплексора 22 блока 21, соответствующий началу интервала измерения, и далее поступает на вход блока 9 в качестве управляющего сигнала начала измерительного строба. Сигнал на выходе блока

9 переключается. Соответственно изменяется значение сигнала на входе 44 блока 21. Выбирается другая область узла 62 памяти

1386995 блока 21, соответствующая адресам конца сегмента программы. Строб вырабатывается . до тех пор, пока текущие адреса на входах 51 сигнатурного анализатора не сравняются с одним из адресов, по которому

«1» записывается в область узла 62 памяти блока 21, соответствующую адресам конца измерительного интервала.

Как только сравнение адресов произой, дет, то аналогично формированию управ: ляющего сигнала начала измерительного строба, сформируется управляющий сигнал конца измерительного строба. Значение сигнала на выходе формирователя переклю, чается и т.д. В остальном работа сигнатур ного анализатора в этом режиме не от, личается от работы в указанном режиме задания интервала измерения внешними

: управляющими сигналами.

Режим самотестирования состоит из двух подрежимов. В первом подрежиме самотестирование сигнатурного анализатора, осуществляется при помощи формирователя 16 тестовых сигналов самоконтроля.

1 При этом проверяется работа устройств, формирующих измерительный строб и сигнатуру. Во втором подрежиме осущест вляется проверка блока 21 ассоциативной памяти при помощи блока 18 индикации.

В первом подрежиме переключатель 6 режима работы устанавливается в положение, в котором на управляющий вход блока

9 поступает потенциал, обеспечивающий прохождение сигналов с входов 3 и 4 устройства. Переключатель 7 режима работы должен быть установлен в положение, при котором контролируемый поток данных с информационного входа 5 устройства через первую контактнук> группу поступает на информационный вход блока 17 формирования и индикации сигнатур. Переключатель (кнопка) 13 режима работы должен быть включен. При этом питающее напряжение +5 В через первый замыкающий контакт переключателя поступает на формирователь 16 тестовых сигналов самоконтроля и открывает транзисторный ключ 72. Одновременно запитываются двоичный счетчик 71 и блок

73.

На счетный вход делителя частоты с выхода генератора 70 поступает сигнал формы меандра частотой приблизительно 600 Гц.

Выходы счетчика 71 подключены к адресным входам блока 73, с выходов которого снимаются сигналы, используемые в режиме самоконтроля в качестве сигналов

«Старт-тест», «Стоп-тест».

В качестве сигнала «Синхротест» используется сигнал с выхода генератора 70.

Сигнал «Данные-тест» формируется элементом И вЂ” HE 74, на один вход которого поступает сигнал с выхода счетчика 71, а на второй через ключ 72 меандр с перио5

55 дом 2с — с выхода счетчика 71. Сигналы «Старт-тест», «Стоп-тест», «Синхротест», «Данные-тест» выведены на одноименные гнезда 69, 75, 68, 76 соответственно, расположенные на передней панели анализатора, и к ним в режиме тестирования подключаются входы 3, 4, 2 и 5 анализатора соответственно. При этом сигнатурный анализатор работает в первом рабочем режиме, формируя тестовые значения сигнатур, определяемые тестовыми сигналами.

Во втором подрежиме переключатели

6 и 7 режима работы устанавливаются в положения записи в узле памяти 62 блока

21 требуемых адресов начала и конца контролируемого сегмента программы, кнопка переключателя 8 режима работы должна быть нажата, кнопка переключателя 57 блока 21 — отжата, четвертый переключатель 13 режима работы должен быть включен. При этом на первый синхровход 40 блока 21 ассоциативной памяти (фиг. 1) поступает нулевой потенциал с второй контактной группы второго переключателя 7 режима работы, на четвертый синхровход

42 с второго информационного выхода 27 формирователя 16 тестовых сигналов самоконтроля через вторую контактную группу четвертого переключателя 13 — напряжение формы меандра периода Т, на третий синхровход 43 — «единичный» потенциал с первой контактной группы четвертого переключателя 13, на второй информационный вход 41 — напряжение формы меандра периода 2Т с первого информационного выхода 26 формирователя 16 тестовых сигналов самоконтроля.

B блоке 21 ассоциативной памяти напряжение с информационного входа 41 через элемент 54 совпадения и вторую контактную группу кнопки 57 проходит на информационный вход 61 узла 62 памяти.

Напряжение с четвертого синхровхода 42 через элемент И 53 поступает на вход полусумматора 56, на второй вход которого при нажатой кнопке переключателя 8 с выхода генератора 12, подключенного к третьему синхровходу 39 блока 21, через мультиплексор

52 проходят импульсы частотой около

100 кГц, которые поступают на второй тактовый выход 49 блока 21 ассоциативной памяти, а также через элемент 55 задержки — - на вход 59 узла 62 памяти.

В зависимости от фазы напряжения формы меандра импульсы частоты 100 кГц через полусумматор 56 с инверсией (при значении «1» меандра периода Т) или без инверсии (при значении «О» меандра периода T) проходят также на вход 60 узла 62 памяти. При использовании в качестве узла 62 памяти БИС 132 РУ4, отличающийся уменьшенным током потребления, режимы чтения и записи обеспечиваются соответственно при положительном и отрицательном пере1386995

5 !

О !

5 формула изооретения ладах сигнала на входе 60 «Запись/чтение».

Соответственно при значении «1» меандра периода Т импульсы частотой 100 кГц инвертируются полусумматором 56 и обеспечивается режим чтения, а при значении «О»вЂ” режим записи в узел 62 памяти.

Следовател ьно, в первой части каждой фазы («1» или «О») меандра периода 2Т обеспечивается запись информации, а во второй — считывание. При нажатой кнопке переключателя 8 на адресном входе узла

62 памяти последовательно присутствуют сменяющиеся каждые 10 мкс все 16-разрядные коды, кроме нулевого. Следовательно, для всех ячеек, кроме нулевой, сначала последовательно производятся запись и считывание «1», а затем «О». Выход узла

62 памяти подключен к информационному выходу 47 блока 21 ассоциативной памяти.

На первый информационный вход 28 блока 18 индикации с первого информационного выхода 26 формирователя 16 тестовых сигналов самоконтроля поступает напряжение формы меандра периода 2Т, на второй информационный вход 29 с информационного выхода 47 блока 21 ассоциативной памяти — сигнал, считанный с узла 62 памяти блока 21 ассоциативной памяти, на синхровход 31 с второго тактового выхода 49 блока

21 ассоциативной памяти — импульсы частотой 100 кГц, на тактовый вход 30 с второго информационного выхода 27 формирователя

16 тестовых сигналов самоконтроля через вторую контактную группу четвертого переключателя 13 режима работы — напряжение формы меандра периода Т.

В блоке 18 индикации меандр периода

2Т с входа 28 и выходной сигнал блока 21 ассоциативной памяти с входа 29 поступают на входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ

63. На выход элемента ИСКЛЮЧАЮЩЕЕ

ИЛИ 63 сигналы с выхода блока 21 ассоциативной памяти проходят с инверсией или без инверсии соответственно при единичном и нулевом значениях меандра периода 2Т.

В результате, если запись и считывание в узле 62 памяти блока 21 проведены без ошибок, то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 присутствуют импульсы одинаковой (отрицательной) полярности независимо от того, записывалась в узел 62 памяти «1» или «О». Сигнал с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 поступает на вход элемента И 64, на выход которого проходят только те импульсы, которые совпадают со значением «1» меандра периода Т, поступающего с входа 30, и соответствующие интервалу считывания с узла

62 памяти блока 21. Эти импульсы поступают на информационный вход триггера-защелки 66, на синхровход которого поступают импульсы частотой 100 кГц. Фаза этих импульсов относительно сигналов, по ступающих с выхода блока 21 ассоциативной памяти, такова, что их активный пе20

55 репад, на который реагирует триггер 6(>, расположен внутри сигнала, считываемого с узла 62 памяти блока 21.

В результате, если запись и счнгымащ произведены без ошибок, то в триггер 66 записывается «О» и элемент 67 индикации не светится. При наличии ошибок полярность сигнала на выходе элемента ИСКЛ 1ОЧАЮЩЕЕ ИЛИ 63 изменяется, и триггер

66 устанавливается в «1», что приводит к засвечиванию элемента 67 индикации, индицируя неисправность узла 62 памяти блока 21. Формирователь 65 обеспечивает расширение коротких сигналов до 0,1 с.

Таким образом, более углубленный самоконтроль сигнатурного анализатора повышает достоверность проверки контролируемых устройств.

l. Сигнатурный анализатор, содержащий блок формирования измерительного строба, блок формирования и индикации сигнатур, мультиплексор, блок ассоциативной памяти, блок набора кодов адреса, генератор тактовых импульсов, два элемента

И, элемент ИЛИ, три переключателя режима работы и переключатель выбора области памяти, причем подвижный контакт первого переключателя режима работы соединен с входом разрешения блока формирования измерительного строба, первая группа информационных входов которого соединена с управляющими входами «Старт» и «Стоп» анализатора, вход начальной установки анализатора подключен к входам начальной установки блоков формирования измерительного строба и формирования и индикации сигнатур, выход блока формирования измерительного строба соединен с первым входом первого элемента И, вход синхронизации и информационный вход анализатора подключены соответственно к второму входу первого элемента И и к первому размыкающему контакту второго переключателя режима работы, первый подвижный контакт которого подключен к информационному входу блока формирования и индикации сигнатур, второй подвижный контакт второго переключателя режима работы соединен с входом управления мультиплексора, третьим входом первого элемента И и первым синхровходом блока ассоциативной памяти, выход первого элемента И соединен с первым входом элемента ИЛИ, второй вход которого соединен с тактовым выходом блока набора кодов адреса, информационный выход которого соединен с первым замыкающим контактом второго переключателя режима работы, выход генератора тактовых импульсов соединен с первым входом второго элемента

И, выход которого подключен к третьему входу элемента ИЛИ, выход которого соединен с синхровходом блока формирования

1386995 и индикации сигнатур, группа информацион-! ных выходов которого соединена с пер вой группой информационных входов ! . мультиплексора, вторая группа информацион,ных входов которого является группой ад ресных входов анализатора, группа выхо, дов мультиплексора соединена с группой, .адресных входов блока ассоциативной па, мяти, замыкающий контакт первого переключателя режима работы, второй замыкающий контакт второго переключателя ре- 10 жома работы к ракмыкаюпекй контакт переключателя выбора области памяти подключены к шине нулевого потенциала анализатора, размыкающий контакт первого переключателя режима работы, второй размыкающий контакт второго переключателя режима работы и замыкающий контакт пе: реключателя выбора области памяти под ключены к шине единичного потенциала анализатора, первый размыкающий кон-! такт третьего переключателя режима работы э0

,соединен с разрешающим входом блока фор мирования и индикации сигнатур и с шиной единичного потенциала анализатора, подвижный контакт переключателя выбора области памяти подключен к дополнительному входу первой группы информационных входов мультиплексора, группа информационных выходов блока ассоциативной памяти соединена с второй группой информационных входов блока формирования измерительного строба, отличающийся тем, что, с целью повышения достоверности контроля, анализатор содержит блок индикации, формирователь тестовых сигналов самоконтроля и четвертый переключатель режима работы, причем выход блока формирования измерительного строба подключен к дополнительному входу второй группы информационных входов мультиплексора и первому информационному входу блока ассоциативной памяти, второй информационный вход которого подключен к первому информационному выходу формирователя тестовых сиг- 40 налов самоконтроля и первому информационному входу блока индикации, второй информационный и тактовый входы которого подключены соответственно к информационному и второму тактовому выходам блока ассоциативной памяти, синхровход блока 45 индикации соединен с четвертым синхровходом блока ассоциативной памяти и первым подвижным контактом четвертого переключателя режима работы, второй подвижный контакт которого подключен к входу запуска формирователя тестовых сигналов самоконтроля и к третьему информационному входу блока ассоциативной памяти, второй синхровход которого подключен к входу синхронизации анализатора и синхровходу блока формирования измерительного строба, третий синхровход блока ассоциативной памяти соединен с выходом генератора тактовых импульсов, вход запуска которого подключен к первому тактовому выходу блока ассоциативной памяти, первому замыкаюшему и второму подвижному контактам третьего переключателя режима работы, второй размыкающий контакт которого подключен к второму входу второго элемента И и шине единичного потенциала анализатора, первый и второй размыкаюшие контакты четвертого переключателя режима работы подключены к шине нулевого потенциала анализатора, первый и второй замыкаюгцие контакты четвертого переключателя режима работы подключены соответственно к шине питания анализатора и второму информационному выходу формирователя тестовых сигналов самоконтроля, второй подвижный контакт второго переключателя режима работы соединен с первым подвижным контактом третьего переключателя режима работы, выходы «Синхро», «Старт», «Стоп», данные формирователя тестовых сигналов самоконтроля являются контрольными выходами «Синхро», «Старт», «Стол», «Данные» анализатора соответственно.

2. Анализатор по п. 1, отличающийся тем, что блок индикации содержит элемент

ИСКЛЮЧАЮШЕЕ ИЛИ, элемент И, триггер, формирователь импульса и элемент индикации, включенный между выходом формирователя импульса и шиной питания анализатора, выход элемента ИСКЛЮЧАЮ1ЦЕЕ ИЛИ соединен с первым входом элемента И, выход которого подключен к информационному входу триггера, выход которого подключен к входу формирователя импульса, первый, второй информационные, тактовые и синхровходы блока подключены соответственно к первому и второму входам элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второму входу элемента И и синхровходу триггера.

muz l

euz z

g7uz 5

Составитель С. Старчихин

Редактор А. Козориз Техред И. Верес Корректор А. Зимокосов

Заказ 1223/48 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4, 5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Сигнатурный анализатор Сигнатурный анализатор Сигнатурный анализатор Сигнатурный анализатор Сигнатурный анализатор Сигнатурный анализатор Сигнатурный анализатор 

 

Похожие патенты:

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля и диагностики логических -блоков, в которых наиболее вероятными являются одиночные ошибки

Изобретение относится к вычислительной технике и предназначено для контроля и локализации неисправностей в многовходовых логических блоках

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств методом сигнатурного анализа

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано для контроля цифровых блоков радиоэлектронной аппаратуры

Изобретение относится к вычислительной технике и может быть использовано при наладке сложных цифровых устройств

Изобретение относится к вычислительной технике и может быть исполь зовано для поиска неисправностей в цифровых узлах

Изобретение относится к цифровой

Изобретение относится к вычислительной технике и может быть использовано в контрольно-испытательной аппаратуре цифровых объектов

Изобретение относится к вычислительной технике и может быть использовано для контроля функционирования цифровых устройств

Изобретение относится к вь мислительной технике и может быть использовано для контроля и локализации неисправностей в цифровых схемах

Изобретение относится к нычис.пггельной технике и может быть исиоль:и)1, для контроля и диагностики циф)оны устройств

Изобретение относится к вычислительной технике и может быть использовано в система.х тестового диагностирования цифровых устройств в качестве анализатора выходных реакций

Изобретение относится к вычислительной технике и предназначено для комплексной отладки устройств, построенных на БИС и микропроцессорных БИС

Изобретение относится к вычислительной технике и может быть использовано для контроля цифровых узлов

Изобретение относится к вычислительной технике и может быть использовано в контрольно-диагностической аппаратуре для контроля функционирования и локализации неисправностей цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано для регистрации сигналов неисправности от логических блоков
Наверх