Устройство для контроля логических блоков

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (5)) 4 С 06 F 11/26

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4119335/24-24 (22) 16.09,86 (46) 15.04.88. Бюл. Р 14 (72) Ю.Л.Нуров, В.A.Ïoíoìàðåâ, В.В.Черенков и А.В.Господынько (53) 681.3 (088.8) (56) Авторское свидетельство СССР

У 1049839, кл. С 01 R 31/28, 1982, Авторское свидетельство СССР

)Ф 830391, кл. G 06 F 11/26, 1979. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ БЛОКОВ (57) Изобретение относится к измерительной технике и может быть использовано для функционального контроля . микросхем эмиттерно-связанной логики.

Цель — упрощение устройства. Устройство содержит дешифратор 1, генератор 2, распределитель 3, генератор 4, группу триггеров 5, анализатор 6, контролируемый блок 7, блок согласования 8, блок индикации 9. Исключение устройств коммутации позволяет . повысить эффективность контроля ЭСЛ микросхем за счет генерации тестов на предельных частотах, а также упростить аппаратуру устройства. 1 ил.

1388873

Изобретение относится к измерительной технике и.может быть использовано для функционального контроля микросхем эмиттерно-связанной логики (ЭСЛ).

Целью изобретения является упрощение устройства °

На чертеже схематично изображено устройство контроля, 10

Устройство содержит дешифратор 1, генератор тактовых импульсов 2, распределитель 3 импульсов, генератор

4 тестов, группу триггеров 5; сигнатурный анализатор 6, контролируемый блок 7, блок 8 потенциального согласования, блок 9 индикации.

Устройство для контроля блоков с

ЭСЛ работает следующим образом.

При включении устройства устанавливаются в исходное состояние распределитель 3 импульсов, группа триггеров 5, генератор 4, сигнатурный анализатор 6 (цепи установки в ис- 25 ходное состояние не показаны). На дешифратор 1 с гейератора 4 подается исходная комбинация, состоящая в ре-, зультате установки полностью из ециниц. Дешифратор 1, получив исходный тестовый набор, вырабатывает сигнал разрешения работы генератора 2 и запрещает работу блока 9 индикации, Генератор 2 вырабатывает сигналы синхронизации распределителя 3 импульсов и сигнатурного анализатора

6, сдвинутые по фазе относительно друг друга на один период. Исходное состояние распределителя импульсов нули на выходах 3.1-3,и и единица на 40 выходе З.n+i. С приходом на синхровход распределителя 3 импульсов сигналов генератора 2 единица последовательно сдвигается и, оказываясь на синхровходах группы триггеров 5, син- 45 хронизирует его работу. Таким образом, информация с выходов счетчика, выполняющего роль генератора 4 тестов, переписывается в группу триггеров 5 поразрядно и, изменяясь в

50 кажДом такте всего в одном разряде, подается непосредственно на выводы испытуемой микросхемы 7. К этим же точкам подключены входы блока потенциального согласования.

Цепи коммутации между счетчиком

4, испытуемым блоком 7 и сигнатурным анализатором 6 отсутствуют, т.е, с генератора 4 тестов сигналы подаются на выводы испытуемой микросхемы 7 не- зависимо от того, являются ли эти выводы входами или выходами. С этих же точек снимается информация, поступающая через блок 8 на сигнатурный анализатор 6. Исходя из того, что само устройство должно быть собрано на основе ЭСЛ микросхем, видно, что ситуация, при которой стимулирующее воздействие подается на выход микросхемы, представляет собой способ включения, известный как "монтажное ИЛИ" одного из выходов регистра 5 и выхода испытуемой микросхемы 7.

Когда воздействие подается на вход испытуемого блока 7, помимо того, что оно переводит микросхему в новое состояние, данное воздействие также попадает через блок 8 сигнала на вход сигнатурного анализатора 6, что обеспечивает возможность самоконтроля.

Изменение информации, подаваемой непосредственно на блок 7, происходит в каждом такте лишь в одном разряде. Такой прием гарантирует отсутствие ситуаций, когда фронты стимулирующих воздействий подаются на несколько входов синхронизации испытуемого блока 7 одновременно.

Другой класс несовместимых входов — входы установки в исходное состояние. Так, если. на входах сбро са и установки ЭСЛ триггера присутствует "i", то на выходе возникает пороговый уровень напряжения, равньгй для ЭСЛ -1,3 R. Если этот сигнал подать непосредственно на вход сигнатурного анализатора 6, то неоднозначное срабатывание последнего можно гарантировать. Для исключения таких ситуаций предусмотрено преобразование порогового уровня в однозначное логическое состояние (в данном случае в "1"). В этих цепях устройство содержит блок 8, который может быть выполнен как приемник с линии. Задав опорное напряжение -1,5 В, пороговое напряжение можно преобразовать в напряжение "1". Логические уровни "0" и "1" преобразуются в блоке 8 однозначно и поступают на входы сигнатурного анализатора 6 без изменений.

В конце п-ro такта исходный двоичный вектор с генератора 4 переписывается в группу триггеров 5. Частота, с которой переписывается информация с генератора 4 в группу

1388873

Составитель В.Леонеко

Техред А.Кравчук Корректор A. Обруч ар

Редактор Е.Копча

Заказ 1581/50 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 триггеров 5, — это частота функционального контроля, т.е. с такой частотой переключается испытуемый блок и синхронизируется сигнатурный ана5 лизатор 6. Изменение тестовых векторов на выходе счетчика 4 происходит с частотой F/n, так как происходит через каждые п тактов (вход синхронизации генератора 4 соединен с выходом З.n+1 распределителя импульсов).

Изменение состояний на выходах генератора 4 происходит до тех пор, пока не будет снова получена исходная комбинация, состоящая полностью из .

h-2 единиц (это произойдет на п ?. такте). В этом случае дешифратор 1 вырабатывает сигнал запрета работы генератора и разрешает работу блока 0

9 индикации, который индицирует полученную сигнатуру. На этом работа устройства заканчивается.

В режиме самоконтроля испытуемый блок изымается из контактного уст- 25 . ройства и стимулирующие воздействия поступают с генератора 4 через группу триггеров 5 и блок 8 на сигнатурный анализатор 6. Сравнение получаемой сигнатуры с заведомо известной, характерной для исправного устройства, дает возможность сделать вывод о его работоспособности. .Формула изобретения

Устройство для контроля логических 35 блоков, содержащее генератор тактовых импульсов, генератор тестов, сигнатурный анализатор, о т л и ч а ю— щ е е с я тем, что, с целью упрощения устройства, в него гведены группа триггеров, распределитель импульсов, блок потенциального согласования, дешифратор и блок индикации, причем выходы генератора тестов соединены с информационными входами триггеров группы и информационными входами дешифратора, первый выход которого соединен с входом разрешения блока индикации, второй выход дешифратора соедйиен с входом запрета генератора тактовых импульсов, первый выход которого соединен с синхровходом сигнатурного анализатора, второй выход генератора тактовых импульсов соединен с синхровходом распределителя импульсов, разрядные выходы которого соединены с синхровходами триггеров группы, выходы которых соединены с входами блока потенциального согласования и с выходами устройства для подключения к входам-выходам контролируемого логического блока, группа выходов блока потенциального согласования соединена с группой информационных входов сигнатурного анализатора, группа выходов которого соединена с группой информационных входов блока индикации, синхровход генератора тестов соединен с выходом старшего разряда распределителя импульсов.

Устройство для контроля логических блоков Устройство для контроля логических блоков Устройство для контроля логических блоков 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении тестовой аппаратуры

Изобретение относится к автоматике и вычислительной технике и может быть использовано ДЛЯ контроля логических блоков самого широкого назначения

Изобретение относится к вычислительной технике и может использоваться при контроле и диагностике логических блоков в качестве генератора тестовых последовательностей

Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре контроля цифровых объектов

Изобретение относится к области автоматики и вычислительной техники и м.б

Изобретение относится к автоматике и вычислительной технике, а именно к устройствам формирования тестовых воздействий

Изобретение относится к контрольно-измерительной технике и может быть использовано для контроля и диагностики многоразрядных цифровых узлов радиоэлектронной аппаратуры

Изобретение относится к вычислительной технике и может быть использовано для автоматизированной проверки функционирования и нахождения неисправностей в цифровых узлах И блоках в условиях их производства

Изобретение относится к вычислительной технике и может быть использовано в аппаратуре контроля и настройки цифровых узлов

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации

Изобретение относится к системам управления телевидением и радиовещанием

Изобретение относится к цифровой вычислительной технике и может быть использовано в автоматизированных системах для контроля ЭВМ

Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области автоматики и цифровой вычислительной техники

Изобретение относится к испытательной технике и может быть использовано для диагностики функционирования микросхем оперативной памяти во всех отраслях микроэлектроники и радиотехники

Изобретение относится к средствам построения модели состояния технического объекта
Наверх