Устройство для контроля последовательности чередования импульсных сигналов

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля импульсных последовательностей в автоматизированных системах управления. Цель изобретения - расширение функцио нальнах возможностей - достигается за счет контроля появления ложных импульсных сигналов во время действия очередного контролируемого сигнала. Для этого в устройство введены группа элементов И 4, второй элемент ИЛИ 7, дешифратор 8 и соответствующие функциональные связи. Кроме того, устройство содержит многоканальный коммутатор 1, первый элемент ИЛИ 2, элемент НЕ 3, счетчик 5, элемент И 6, входные шины (9-1) -

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

А2

„„SU 1413711 (59 4 Н 03 К 5/19

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (61) 1256184 (21) 4193924/24-2) (22) 05;01.87 (46) 30.07.88.. Бюл. У 28 (72) В.П.Ремезов и Э.P.Ëåñíåâñêêé, (533 621.374 ° 2(088.8) (56) Авторское свидетепьство СССР

Ф 1256184, кл. Н 03 К 5/ l9, 1985. (54) устРОЙстВО zoHTpona EEoczzgoВАТЕЛЬНОСТИ ЧЕРЕДОВАНИЯ ИМПУЛЬСНЫХ

СИГНАЛОВ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля импульсных последовательностей в автоматизированных системах управления.

Цель изобретения — расширение функциональных вбзможностей достигается за счет контроля появления ложных импульсных сигналов во время действия очередного контролируемого сигнала. Для этого в устройство введены группа элементов И 4, второй элемент ИЛИ 7, дешифратор 8 и соответствующие функциональные связи.

Кроме того, устройство содержит многоканальный коммутатор I первый элемент ИЛИ 2, элемент НЕ 3, счетчик 5, элемент И 6, входные шины (9-1) (9-и) и выходные шины 10 u El. Устройство контролирует порядок чередования асинхронных сигналов и формирует сигнал сбоя на выходных шинах в случае нарушения порядка поступления асинхронных сигналов на входные шины.

1413711

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля импульсных последовательностей в автоматизированных системах управления и является усовершенствованием изобретения по авт. св. Ф 1256184.

Цель изобретения — расширение функциональнык возможностей за счет 10 контроля появления ложных импульсных сигналов во время действия очередного контролируемого сигнала.

Поставленная цель достигается за счет введения группы элементов И, 15 второго элемента ИЛИ, дешифратора и новых связей.

На чертеже приведена структурная схема устройства.

Устройство для контроля последова- 20 тельности чередования импульсных сигналов содержит многоканальный коммутатор 1, элемент ИЛИ 2, элемент НЕ .3, группу элементов И 4, счетчик 5, элемент И 6, элемент ИЛИ 7, дешифратор 8, входные шины (9-1) — (9-n), выходные шины 10 и 11. .Входные шины (9-1) — (9-и) устройства соединены с информационными входами многоканального коммутатора 1, входами элемента ИЛИ 1 и первыми входами элементов И группы 4. Управляющая группа входов многоканального " коммутатора 1 соединена с выходами счетчика 5 и входами дешифратора 8,. выходы которого соединены со вторыми входами элементов И группы 4. Выходы элементов И группы 4 соединены со входами элемента ИЛИ 7, выход которого соединен с BblxopHoH IIIHBQH 11 40 устройства. Выход. многоканального коммутатора l соединен со входом счетчика 5 и входом элемента НЕ 3, с выход которого соединен с первым входом элемента И 6. Выход элемента 45

ИПИ 2 соединяется со вторым входом элемента И 6, выход которого соединяется с выходной шиной 10 устройства.

Устройство работает следующим образом.

Перед началом работы счетчик 5 устанавливается в нулевое состояние любым известным способом (цепи сброса не показаны). Выходы счетчика 5, подключенные к второй управляющей группе входов коммутатора 1, задают номер опрашиваемой входной шины. При установке счетчика 5 в нулевое состояние к выходу коммутатора 1 подключается первая входная шина. Сигнал, поступивший на первый вход коммутатора 1, проходит на его выход и вход счетчика 5. По окончании входного сигнала счетчик 5 изменяет свое- состояние на последующее и тем самым к выходу коммутатора l подключается следующая, т.е. вторая входная шина.

При правильном чередовании входных сигналов процесс повторяется. Каждый иэ поступающих на входные шины (9-1)(9-n) сигналов также поступает на вход элемента ИЛИ 2 и с его выхода на второй вход элемента И 6. Элемент

И 6 первым входом подключен к выходу коммутатора 1 чере инвертор 3 и поэтому при отсутствии сигнала на выходе коммутатора 1 элемент И 6 открыва" ется по первому входу и наоборот при наличии сигнала на выходе коммутатора 1 элемент И 6 закрывается по первому входу. При правильном чередовании сигналов на входных шинах (9-1)— (9-n) устройства элемент И 6 открывается по второму входу и закрывается по первому, т.е. на выходе элемента И 6 и на выходной шине 10 сигнал отсутствует.

При нарушении порядка чередования сигналов на входных шинах (9-1) (9-n), например, после прихода сигнала на входную шину 9-1 поступает сигнал на входную шину 9-3, на выход коммутатора 1 сигнал не проходит, так как код на второй управляющей группе входов коммутатора 1 подключает к его выходу входную шину 9-2. При отсутствии сигнала на выходе коммутатора 1 открывается Iro первому входу элемент И 6 и сигнал с входной шины

9-3 через элемент ИЛИ 2 проходит че- . рез элемент И 6 на выходную шину 10.

Наличие сигнала на выходной шине 10 свидетельствует о нарушении порядка чередования входных импульсов.

При поступлении на любой из входов двух импульсов вместо одного устройство формирует на выходной шине

10 сигнал нарушения порядка чередования следующим образом.

По окончании входного сигнала счетчик 5 устанавливается в его следующее положение и подключает к выходу коммутатора 1 следующую входную шину. Сигнал, поступивший вторично на ту же входную шину, не поступает на выход коммутатора 1 и не закрыва14

Формула изобретения

Составитель А,Очеретяный

Редактор Н.Горват, Техред M.Дидык

Корректор Э.Лончакова

Заказ 3793/56 Тираж 928

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

f13035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 ет по первому входу элемент И 6, но проходит через элемент ИЛИ 2 на второй вход элемента И 6. Так как элемент И 6 оказывается открыт по двум входам, то на его выходе и на выходной шине 10 появляется сигнал нарушения порядка чередования.

При наличии на контролируемой входной шине постоянного сигнала счетчик 5 не изменяет своего состояния, так как он работает по опаду входного сигнала и, следовательно, не подключает к выходу коммутатора .I следующую входную шину.. Поступление сигнала на следующую входную шину приводит к формированию сигнала нарушения порядка чередования входных сигналов аналогично.

Контроль одновременного появления на входных шинах (9-1) — (9-n) stoaных сигналов во время действия очередного контролируемого сигнала осуществляется следующим образом.

Дешифратор 8 формирует низкий уровень сигнала на выходе, соответствующем состоянию счетчика 5. Низкий уровень с выхода дешифратора 8 поступа- ет на первый вход соответствующего элемента И группы 4, тем самам блокиРуя прохождение сигнала, поступающего на второй вход этого элемента И.

Таким образом, на входы элемента

ИЛИ 7 через группу 4 элементов И поступают сигналы с входных шин (9-1)(9-n), кроме блокированного очередного сигнала, номер которого определяется состоянием счетчика 5. Поэтому сигнал, поступивший на любую входную шину (9-1) - (9-n), кроме очередной, вызывает появление сигнала на выходе элемента ИЛИ 7 и соответственно на выходной шине 11 устройства.

13711 4.

Наличие двух выходных шин 10 и 11 позволяет анализировать характер ошибки чередования импульсных сигналов.

Предлагаемое устройство контролирует порядок чередования. асинхронных сигналов и формирует сигнал сбоя на выходных шинах 10 и 11 в случае нарушения порядка поступления асинхронных сигналов на входные шины, при поступлении нескольких сигналов вместо одного (прерывающийся сигнал), 15 при наличии на входных шинах постоянного сигнала, а также формирует сиг" нал сбоя только на выходной шине 11 при наличии ложных сигналов на входных шинах во время действия очередного контролируемого сигнала.

Устройство для контроля последова"

25 тельности чередования импульсных сигналов по авт. св. Ф 1256184, о т л ич а ю щ е е с я тем, что, с целью расширения функциональных возможностей эа счет контроля появления ложных импульсных сигналов во время действия очередного контролируемого сигнала, оно дополнительно содержит группу элементов И, второй элемент

ИЛИ и дешифратор, входы которого соединены с выходами счетчика, выход я дешифратора соединены с первыми входами соответствующих элементов И группы, вторые входы которых соединены с соответствующими входными шина40 ми устройства, выходы элементов И группы соединены с входами второго . элемента ИЛИ, выход которого является вторым выходом устройства.

Устройство для контроля последовательности чередования импульсных сигналов Устройство для контроля последовательности чередования импульсных сигналов Устройство для контроля последовательности чередования импульсных сигналов 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в приемных оконечных устройствах волоконно-оптических линий связи, а также в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано для обнаружения потери импульса в последовательностйх импульсов, например в исполнительных органах резервированных генераторов импульсов

Изобретение относится к измерительным устройствам системы слежения середины строб-импульса за временным положением импульсного сигнала

Изобретение относится к импульсной технике и может быть использовано для контроля импульсных последовательностей цифровых блоков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах коммутации сигналов электрических цепей, содержащих электромеханические контакты

Изобретение относится к импульсной технике и может быть использовано для контроля импульсных последовательностей , в частности для обнаружения потери выходных импульсов с магнитного носителя информации, например с магнитофона

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх