Устройство для деления на три

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„143785

rm 4 6 06 F 7/52

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ 1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ 13, К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4210451/24-24 (22) 16.03.87 (46) 15. 11.88. Бюл. V- 42 .(71) Таганрогский радиотехнический институт им. В.Д.Калмыкова (72) В.Е .Золотовский, P.Â. Коробков и В.Ф.Гузик (53) 681.325.5(088.8) (56) Авторское свидетельство СССР

Р 1062690, кл. Г 06 F 7/52, 1982.

Авторское свидетельство СССР

Р 506853, кл. Г 06 F 7/52, 1974. (54) УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ НА ТРИ (57) Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах различного назначения.

Целью изобретения является упрощение и повышение быстродействия устройства. Устройство содержит регистр (n-2)

i, дешифратор 2, --у в блоков 3 формирования разрядов чнстного, причем каждый блок 3 содержит два элемента

НЕ, тринадцать элементов И, четыре элемента ИЛИ. 2 ил. а

1437856

Изобретение относится к вычтлслительной технике и ппедна.значено лля использования !! тти»пповы » вычислитР.пт ньтх MB EILIHax пязличного назначения.

Пепью изобпетРния янляетгя упро— шение и IEOI!btmP HFEP б-петро.тействия уст.»o;=..с пвя, la tt!я-."i. . показа.ня схема устройс,—

Ва. делеHFtH t!a ттти ня дтиг 2 схема блока фопмтлпования пязр"цов аст-кого.

Устройство соттепяит пегистр де!.!ид)пятор 2. блоки 3 Жопмировантля рязр;тдов чяс пногo Hf EI- oIEHbtå шинь!

IL!FtH!. O,CтЯтт»Я, каждый блок 3 солет.жит вхо Ib! 6-11, выходы 12-15„ элементы НЕ 16, 17 элементы И 18-30, эI!PIEPHTb! ИЛИ 31-34.

Чттсло х„ которое необходимо

Паэпядиттз НЯ ТРИ ЗЯНОСИТГЯ В ПЕГИСТР

I(дву,л с. япшим, пязоядям рег Ec Tpa пот-т» 10 тР н пРшифпятор 2 . Второй Ft третий вьл»оцы пРштт»оратора 2 со динены с птинямтт 4, 5 старшего блока 3 форми- 25 ропяния частного. Остa EIHF!ble пязрялы пеги..-Тря 1 тзязбиты на папы. Ирямые и инвРDснтяе выхоцбт IcяжHОЙ паobl рязрbl до 3 пегистгя 1 coåtlèíåtlb! с входами

8-1! соответствуюптего блока 3 »корми- 30

po.-.tRF!HEI рязряцов час-.íîãî. .Выходы

15 кятждого старшего бпака соепинены с входами 6„ ? Cncp,EIHp",o млалшего блока 3, BbtxoIIbl 14, 15 млапшРго блока

3 соецинены с шинами 5„ на которых формируется остаток оТ деления на три (вычет). Bbtxop дешифратора 2 и выхоцы 1?, 1 3 кяжпого бпокя 3 соединены с шиттями 4, ня которых формируется ча тное„ округленное с недостатком.

На фиг„2 показана схема бпокя 3 формирования разрядов частного. Входы

6, 7 блока 3 соединены с входами элементов НЕ 16. 17. Входы блока 6-11

45 и выходы элементов НЕ 16, 17 соедине ны с входами элементов И 18-30. выходы которых соединены с вхоцами элементов ИЛИ 31-34, выходы которых соединены с выходами 12-15 блока

5 Я

Рассмотрим работу устройства.

В регистр 1 записывается аргумент х. Старший разряд частного всегда равен единице„ еспи два старших разряда регистра 1 содепх»ят код

11 (т.е. второй разряд частного равен х„g х ).

Если д R старших разряда пе есть

ttt wtl то остаток о деления их на три пепедяетгя в старший блок 3. Иричем ог.шаток "10" (тттовой выход дешифрятооя 21 передаетгя с весом "8", остятот(О! (третий выход) Г ЯРсом

1 .Tanï.IEFl блок 3 фопмирует лва разряда частноrn (выход 12 — OTRð!!EFII ря.-,ряц лары и выход 13 — младший

oRзрЯл! и ocTRToK (нз ВыхГ)ле 14 ос-,яток "01" и ня выходе 15 — остаток "10"), Лнялогично паботяют и все бт оки 3. На шинах 4 Формируе- ся чягт— ное, ня шинах 5 — ннчет, Формуляизпбретени

Устройство для деления ня три, годержяшее регистр, дешифратор и ,r —,,,,--,.--)tблОков формирования разрядов

I час »ного, причем входы дешифряторя соРдипены с прямыми выходами первого и второго рязряттов регистра. первый выход детпифрятора и первые и вторые выходы блоков формирования разрядов чястHoгo соединены с вьтхолнымтт шиня— ми vc TiooAc TBB. второй и третий Hb!xG ды цешифрятора подключены соотве,— ственно к первому и второму входам первого блока формирования разрядов частного, первый и второй входы т»аждогп последуюшего блока формирования разрядов частного поцключены соответг.твенно к третьему и четвертому выходам препуцьштего блока формирования рязряпов частного, третий и четвептый выходы гослепнего блока формированин разпядоя частного соединены с шинами остатка устройства, причем каждый блок »пормировяния разрядов частного содержит элементы И„ ИЛИ, HF.t входы первого и второго элементов НЕ гоепинены с первым и вторым входами блока, первый вход первого элемента ИЛИ соединен с вторым входом блока. а второй вход — с выходом первого элемента И, первый вход <оторого соединен с первым вхолом блока, выходы второго, третьего и четвептot о элементов Исоецинены соответcTRpHHo с пепвым. вторым и третьим Вхо дами втoDOI о элемента ИЛИ, выходы первого и второго элементов ИЛИ соединены с соответствующими выходами блока,. первый вход второго элемента И, соединен с первым входом блока, пепвый вход третьего элемента И соединен с вторь»м

1<3 iR входом блока, первый вход четвертого элемента И соединен с Выходом пер ного элемента НР, а второй вход с третьим входом блока, выходы пято5 го, шестого и сепьмого элементов И соединены соответственно с первым„ вторым и третьим входами третьего элемента ИЛИ, первый вход пятого элемента И соединен с первым входом

10 блока., первый вход шестого, элемента

И соединен с вторым входом блока, первый и второй входы седьмого элемента И соединены с выходами соответствующих элементов НЕ, выходы восьмого, девятого и десятого элементов И соецинены соответственно с первым, вторым и третьим входами четвертого элемента ИЛИ„ первый вход восьмого элемента И соединен с вторым входом блока, первый вход девятого элемента

И соединен с первым входом блока, первый и второй входы десятого элемента И соединены с выходами соответствующих элементов HE выходы 25 третьего и четвертого элементов И соединены с соответствующими выходами блока, о т л и ч а ю ш е е с я тем, что, с целью упрощения и повышения быстродействия, входы с третье- gg го по шестой i-го блока формирования разрядов частного (i = 1, 3

d и-2 — " -=) ссепинены с прямыми ?> инверс2 ными. выходами (2i + 1)-го и (21 + 2)— го разрядов регистра. а в каждом блоке формирования разрядов частного третий вход соединен с вторыми входами первого, третьего, шестого, третьим вхопом десятого и первыми входами одиннадцатого и двенгдаатого элементов И, четвертый вход блока подключен к вторым входам второго, пятого, восьмого, девятого и третьим входам седьмого элементов И, пятый вход блока подключен к первому входу тринадцатого, вторым входам один— надцатого, двенадцатого, третьим входам четвертого, девятого и четвертому входу седьмого элементов И, шестой вход блока подключен к третьим входам пятого, шестого, восьмого и четвертому входу десятого элементов И, второй вход тринадцатого элемента И соединен с вторым входом блока, третьи входы одиннадцатого и двенадцатого элементов И соединены соответственно с первым и вторым входами блока, выходы одиннадцатого двенадцатого и тринаццатого элементов

И соединены с четвертыми входами соответственно третьего, четвертого и второго элементов KIH. I 43 7856

Составитель В. Березкин

: Редактор О. Спесивых Техред A.Кравчук Корректор И. Муска

Тираж 704 Подписное

ВНИИПИ Государственноro комитета СССР по делан изобретений и открьтий

Il3035, Москва, Ж-35, Раушская наб., д, 4/5

Заказ 5894/48

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная,

Устройство для деления на три Устройство для деления на три Устройство для деления на три Устройство для деления на три 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных устройствах

Изобретение относится к вычислит льной технике, в частности к умножителям , и является усовершенствованием изобретения по авт.св.№ 1305666

Изобретение относится к вычислительной технике и может быть использовано в ЦВМ для быстрого умножения, деления и преобразования

Изобретение относится к области вычислительной техники и может быть применено в быстродействующих вычислительных устройствах для вьтолнения операции деления чисел

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах и устройствах

Изобретение относится к вычислительной технике и может быть использованй в системах автоматики и в измерительных приборах

Изобретение относится к арифметическим устройства с контролем цифровых вычислительных машин, позволяет вычислять, контролировать и исправлять приближенные значения обратной величины нормализованной двоичной дроби

Изобретение относится к вычислительной технике и может быть использовано при построении цифровых вычислительных машин специального и общего назначения

Изобретение относится к вычислительной технике

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх