Последовательный сумматор кодов с иррациональными основаниями

 

Изобретение относится к вычислительной технике и может быть использовано для сложения двух многоразрядных последовательных кодов с иррациональными основаниями. Цель изобретения - расширение функциональньгх возможностей сумматора за счет сложения дополнительных кодов с иррациональными основаниями. Сумматор содержит пять D-триггеров, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, три элемента НЕ, тринадцать элементов ИЛИ, сорок три элемента И, вход начальной установки, тактовый вход, входы последовательных g слагаемых, стробирующий вход дополнительного кода, выход результата. 2 ил., 1 табл. (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (51) 4 С 06 Р 7/49

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО.ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4241943/24-24 (22) 12.05.87 (46) 23,11.88. В. ¹- 43 (72) А.П.Стахов, А.А.Козак, В.А. Лужецкий, А.И.Черняк, В.П.Малиночка и А.Е.Андреев ,(53) 681.325.5(088.8) (56) Авторское свидетельство СССР

¹ 696452, кл. G 06 F 7/49, 1977.

Авторское свидетельство СССР

¹ 1170449, кл. G 06 Р 7/49, 1983.

„„80„„1439577 А 1 (54) ПОСЛЕДОВАТЕЛЬНЫЙ СУММАТОР КОДОВ

С ИРРАЦИОНАЛЬНЫМИ ОСНОВАНИЯМИ (57) Изобретение относится к вычислительной технике и может быть использовано для сложения двух многоразрядных последовательных кодов с иррациональными основаниями. Цель изобретения — расширение функциональных возможностей сумматора за счет сложения дополнительных кодов с иррациональными основаниями. Сумматор содержит пять D-триггеров, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, три элемента НЕ, тринадцать элементов ИЛИ, сорок три элемента И, вход начальной установки, тактовый вход, входы последовательных Ж слагаемых, стробирующий вход дополни- в тельного кода, выход результата.

2 ил., 1 табл. С:

14 39577

11оложительный код+ 1 О 0 1 1 О 1 О 1 1 1 0 1 0 будет представлен следуюшим образом:

0 О 0 0 1 0 0 1 1 0 1 О 1 1 1 0 1 0

Ф

Знако- Допол — Основные разряды вый нительразряд ные разряды

Изобретение относится к вычислительной технике и может быть использовано для суммирования многоразрядных последовательных дополнительных

5 кодов с иррациональными основаниями.

Целью изобретения является расширение функциональных возможностей за счет сложения дополнительных кодов с иррациональными основаниями. 10

На фиг.1 и 2 представлена функциональная схема последовательного сумматора кодов с иррациональными основаниями.

Последовательный сумматор кодов с иррациональными основаниями содержит элементы ИЛИ 1, И 2-8, ИЛИ 9, 10, И 11912>НЕ 13-15,Э--три геры 16 и 17, элементы ИЛИ 18„Б 19--22, ИЛИ

23-26, И 27-36, ИЛИ 37-39, И 40-42, ИЛИ 43 О-т1)иггеры 44-46, злемен

ИСКЛЮЧАЮЩЕЕ ИЛИ 47, элементы И 8--51, элемент ИСКЛ10ЧАЮЩЕЕ ИЛИ 52, элементы

И 53-65, ИЛИ 66, выход 57 результата, вход 68 первого слагаемого, вход 69 25 второго слагаемого, стробирующий вход

70, тактовый вход 71, вход 7? началь-. ной установки„связи 73-107 между элементами устройства., Элементы ИЛИ }, 9, :О., 18„ 23-26, 30

37-39 и 43, элементы И 2-8, 11, .12, 19-22, 27-36, 40-42,. 48 5 1, 53-62„ элементы ИСКЛЮЧА10ЩЕЕ ИЛИ 47, 52, НЕ

13-15 предназначены для формирования промежуточных значений алгебраичес кой . суммы, D-триггеры 16, 44 предназначены для запоминания младших разрядов промежуточных значений алгебраиче< кой суммы, D-триггеры 17 45 46 прецназначены для заломинания старших разрядов промежуточных значений алгебраической суммы, элементы И 63-65, ИЛИ 66 предназначены для формирования выходных значений алгебраической суммы о

Сущность и физическая возможность реализации сумматора заключаются в

« д едующем „

В кодах с иррационал:ьными основаниями, к которым относятся коды Фибоначчи и золотой пропорции, существует множество форм представления одного числа. Из всего этого множества существует одна форма представления, в которой после каждой единицы может быть не менее одного нуля, т.е. минимальная форма представления.

Дополнительным кодом числа А называется код, полученный при вычитании А> из D, где D — число, заве-. домо большее любого А, т.е ° D > А1,.

Число А в коде с иррациональными основаниями можно представить в виде н-

А = ) Ьg, =0 где «С вЂ” основание системы счисления;

N — разрядность представления кода;

Ь, — значение i-го разряда, b = 0,1; — номер разряда кода, i = О, 1, 2, ., N1.

Б кодах с иррациональными основаниями N- ,Г ««)

1=« . 1=0

m+1

Р> качестве 0 пы с« и дополнительный код отрицательного числа образуется путем вычитания из единицы веса N+1 разряда модуля отрицательного числа. Дополнительный код получается (11+2)-разрядный, а в (N+3)-м разряде записывается знак прямого кода числа.

Для перевода положительного числа в дополнительный код в начале прямого кода добавляются три нулевых разряда, старший из которых является знаковым.

Для обнаружения переполнения вводится еще четвертый дополнительный разряд. Таким образом, дополнительный код числа А> будет представляться И+4 разрядами, старший из которых является знаковым.

Рассмотрим пример представления положительных и отрицательных чисел в дополнительном коде с иррациональными основанияьаю. з 1439577

Отрицательный код - 1 0 0 1 1 0 1 0 1 1 1 0 1 О будет представлен следующим образом:

1 0 1 0 0 0 0 0 0 1 0 1 0 0 1 0 0 1

Знако- ДополОсновные разряды нительразряд ные разряды

20

В результате вычислений в старших четырех разрядах положительного кода могут получаться также кодовые комбинации 1 0 1 1, 1 1 0 О. Эти кодовые комбинации в дальнейших вычислениях участвуют как характеристики положительных чисел. Таким образом, возможны четыре кодовые комбинации в старших четырех разрядах дополнительного кода: О О О 0; 1 О 1 О, 1 О 1 1; .1 1 0 О. Появление других комбинаций в этих разрядах свидетельствует о переполнении разрядной сетки прямого представления числа.

Сложение дополнительных кодов с иррациональными основаниями производится, начиная со старших разрядов, согласно правилам Фибоначчиевой арифметики.

Чтобы исключить выход единицы за формат дополнительного кода со стороны старших разрядов, необходим управляющий сигнал, который приходит на период знакового и первого дополнительного разряда. Этот сигнал называется стробирующим сигналом. Во время его действия запрещается перенос в (i+1)-й разряд, а в (i+2)-й разряд записывается ноль.

Последовательный сумматор производит сложение как прямых, так и дополнительных кодов с иррациональными основаниями.

В дополнительных кодах с иррационапьными основаниями, так же как и в дополнительных кодах классической двоичной системы счисления, знак числа представляется перед старшим разрядом кода и участвует в операции сложения.

Последовательный сумматор кодов с иррациональными основаниями работает следующим образом.

При поступлении сигнапа на вход 72 начальной установки D-триггеры 16, 17, 44, 45, 46 устанавливаются в нулевое состояние, при этом на выходах всех элементов И, всех элементов ИЛИ, всех элементов ИСКЛЮЧАЮЩЕЕ ИЛИ уста1 навливаются также нулевые значения.

Поступление слагаемых на входы 68 и

69 для алгебраического сложения кодов с иррациональными основаниями начинается со старших разрядов после снятия сигнала начальной установки. При сложении прямых кодов с иррациональными основаниями на стробирующий вход 70 подается постоянный нулевой сигнал, а при сложении дополнительных кодов — в течение первых двух стариих разрядов последовательного кода единичный сигнал, в остальное время также нулевой сигнал.

Единичный сигнал на стробирующем входе 70 устанавливает на первых входах элементов И 2, 3 и на вторых входах элементов И 11, 35, 40, 42 нулевон потенциал, werr запрещается прохождение сигналов по другим входам указанных элементов. На вторых входах элементов И 4, t 2 36 и на первом входе элемента И 41 присутствуют единичные потенциалы, разрешающие участие в формировании промежуточных значений алгебраической суммы элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ 47 и элемента И 48.

В третьем такте на стробирующий вход 70 приходит нулевой сигнал, при этом на первых входах элементов И 2, 3 и на вторых входах элементов И 11, 35, 40, 42 устанавливается единичный потенциал, чем разрешается выполнение операции сложения с помощью элементов

И 2, 3, 5-8, 19-22, 27-34, 48-51, 45 53-64, элементов ИЛИ 1, 9, 10, 23-26, 37, 38, 66, элементов ИСКЛЮЧАЮЩЕЕ HIIH

47, 52. Одновременно запрещается прохождение сигналов с выходов элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ 47 и элемента И 48

50 через элементы И 4, 12, 36, 41.

Рассмотрим более подробно процесс последовательного сложения дополнительных кодов с иррациональными основаниями на следующем примере: х = 1 0 1 0 1 0 1 0 0 1 0 1 0;

y = 1 0 1 0 1 0 0 1 0 0 1 0 1.

Перед поступлением кодов на входы

68 и 69 слагаемых на вход 72 начальной установки его поступает сигнал

5 14 начальной jjcTB HoBKH и устанавливает все D-триггеры в нулевое состояние.

Одновременно с подачей старших значащих разрядов в течение первых двух тактов на стробирующий вход 70 поступает единичный потенциал. По каждому тактовому импульсу поступают следующие разряды кодов слагаемых, начиная со старших разрядов.

Единичные значения старших разрядов в первый такт поступают на входы 68 и 69 слагаемых, на стробирующий вход 70 поступает также единичный потенциал . На выходе элемента HE i5 устанавливается нулевой потенциал, который, поступая на первые входыэлементов И 2, 3 и вторые входы элементов И 11 35, 40, 42, подтверждает на их выходах нулевой потенциал.

Единичные сигналы поступают на входы элемента ИСКЛЮЧА10ЩЕЕ ИЛИ 47 и элемента И 48, при этом на выходе элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ 47 подтверждается нулевой потенциал, а на выходе элемента И 48 устанавливается единичный по,тенциал. Этот единичный потенциал поступает на первый вход элемента И 36, на втором входе которого присутстгует единичный потенциал со стробирующего входа 70, и через элемент ИЛИ 39 поступает на D-вход триггера 44.

С приходом второго тактового импульса на вход 71 в триггер 44 записывается единица, и на входах 68 и

69 слагаемых устанавливаются значения вторых разрядов слагаемых (в нашем случае нулевые потенциалы), Единичный потенциал прямого выхода триггера 44 поступает на. первый вход элемента И

4, на втором входе которого присутствует единичный потенциал со стробирующего входа 70, и через элемент ИЛИ

9 поступает на D-вход триггера 16 °

С приходом третьего тактового импульса на вход 71 триггер 16 устанавливается в единичное состояние, а триггер 44 устанавливается в нулевое состояние. На входах 68„ 69 слагаемых устанавливаются значения третьих разрядов слагаемых (в нашем случае единицы), на стробирующем входе 70 устанавливается нулевой потенциал, а на выходе элемента НЕ 15 — единичный потенциал. На первых входах элементов

И 2, 3 и на вторых входах элементов

И 11, 35„ 40, 42 устанавливается единичный потенциал, а на вторых входах элементов И 4, 12, 36 и на первом

39577 6 входе элемента И 41 устанавливается нулевой потенциал.

На выходах элементов И 48, 49 устанавливаются единичные потенциалы, 5 так как на обоих входах элемента И 48 присутствуют единичные значения разрядов слагаемых, а на входах элемента И 49 присутствуют единичные потен10 циалы с прямого выхода триггера 16 и инверсных выходов триггеров 17 и 44.

Единичный потенциал с выхода элемента И 48 поступает на первый вход элемента И 21, на другом входе которого присутствует единичный потенциал с прямого выхода триггера 16, и через элемент ИЛИ 26, элемент И 35 и элемент ИЛИ 39 г;оступает íà D-вход триггера 44, 20 Единичный потенциал с выхода элемента И 49 через элемент ИЛИ 25 поступает на первый вход элемента И 30, на втором входе которого присутствует единичный потенциал с выхода элемен25 та И 48. С выхода элемента И 30 единичный потенциал через элемент ИЛИ

38 и элемент И 42 поступает íà D-вход триггера 46.

С приходом чеч"вертого тактового

3Q импульса триггерь 44 и 46 устанавливаютсл в единичное состояние, а триггер 16 — в нулевое состояние, Единичный потенциал с прямого выхода триггера 46, прохода через эле3,. мент ИЛИ 66, устанавливается на вы6 ходе 67 и является старшим разрядом результата алгебраического сложения.

На входы 68 и 69 слагаемых поступают нулевые значения разрядов слагаемых.

<р На выходах элементов НЕ 13 и 14 устанавливаются единичные потенциалы, которые поступают на входы элемента

И 51.

На первом входе элемента ИСКЛ10ЧАЮ5 ЩЕЕ ИЛИ 52 присутствует нулевой потенциал, а на втором входе — единичный потенциал с прямого выхода триггера 46, который и устанавливается в на выходе элемента ИСКЛ10ЧА10ЩЕЕ ИЛИ 52.

На первом входе элемента И ? присутствует единичный потенциал с выхода элемента НЕ 15, на втором входе — единичный потенциал с выхода элемента И 51, на третьем входе единичный потенциал с прямого выхода триггера 44„ а на четвертом входе единичный потенциал с выхода элемента ИСКЛЮЧА10ЩЕЕ ИЛИ 52. На выходе элемента И 2 устанавливается единичный

7 14395 потенциал, который через элемент ИЛИ

9 поступает íà D-вход триггера 16.

С приходом пятого тактового импульса триггер 16 устанавливается в единичное состояние, а триггеры 44

5 и 46 — в нулевое состояние.

На входах 68 и 69 слагаемых устанавливаются значения пятых разрядов слагаемых (в нашем случае устанавли- 10 ваются единичные потенциалы).

На выходе 67 устанавливается нулевой потенциал, который является вторым разрядом результата алгебраического сложения. На выходах элементов

И 48 и 49 устанавливаются единичные потенциалы. Как и во время третьего такта, на D-входах триггеров 44 и 46 устанавливаются единичные потенциалы.

С приходом шестого тактового им- 20 пульса происходят переключения, такие же как и во время четвертого тактового импульса. На выходе 73 устанавливается единичный потенциал, который является третьим разрядом результата 25 алгебраического сложения.

С приходом седьмого тактового импульса триггер 16 устанавливается в единичное состояние, а триггеры 44 и 46 — в нулевое состояние. На входах gp

68 и 69 слагаемых устанавливаются значения седьмых разрядов слагаемых (на выходе 68 устанавливается единичный потенциал, на входе 69 устанавливается нулевой потенциал) .

На выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ

47 устанавливается единичный потенциал, который поступает на первый вход элемента И 19 ° На первом входе элемента И 49 присутствует единичный потенциал с инверсного выхода триггера 17, на втором входе — с прямого выхода триггера 16, на третьем входе— с инверсного выхода триггера 44 и единичный потенциал с выхода элемента И 49 поступает на второй вход элемента И 19, Единичный потенциал с выхода элемента И 19 через элемент ИЛИ

26, элемент И 35 и элемент ИЛИ 39 поступает на D-вход триггера 44.

На выходе 67 устанавливается нулевой потенциал, который является

77 8 четвертым разрядом результата алгебраического сложения.

Единичный потенциал с выхода элемента И 49 проходит через элемент ИЛИ

Z3 и поступает на первый вход элемента

И 27, на второй вход которого поступает единичный потенциал с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 47. Единичный потенциал с выхода элемента И 27 через элемент ИЛИ 37, элемент И 40, элемент ИЛИ 43 поступает íà D-вход триггера 45.

С приходом восьмого тактового импульса триггеры 44 и 45 устанавливаются в единичное состояние, на входы

68 и 69 слагаемых поступают значения восьмых разрядов слагаемых (на входе

68 устанавливается нулевой потенциал, на входе 69 устанавливается единичный потенциал).

На выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ

47 поддерживается единичный потенциал, который поступает на второй вход элемента И 63. На первом входе элемента И 59 присутствует единичный потенциал с прямого выхода триггера

44, на втором входе — с прямого выхода триггера 45, на третьем входе— с инверсного выхода триггера 46. Единичный потенциал с выхода элемента

И 59 поступает на первый вход элемента И 63.

На выходе 67 устанавливается единичный потенциал, который является пятым разрядом результата алгебраического сложения.

Результаты процесса спожения представлены в таблице.

Сложение прямых последовательных, кодов с иррациональными основаниями производится при постоянном нулевом потенциале на стробирукицем входе 70 аналогично рассмотренному процессу, начиная с третьего такта.

Положительные значения в дополнительном коде представляются путем прибавления со стороны старших разрядов прямого кода четырех нулевых разрядов, старший из которых является знаковым. и+ 3 у и+2 и+ 1 у и у и-1 у и-2 у п 3 у ° е ° ° 4 ° 3 р 2 у 11,О у

Дополнительные разряды Основные разряды прямого кода

Дополнительный код

9577 0 ления числа.

50 5

9 143

Отрицательные значения в дополнительном коде представляются пу-тем ,вычитания из единицы (и+4)-го разряда прямого кода отрицательного числа.

Старший разряд из четырех дополнительных имеет единичное значение и представляет отрицательный знак, В четырех дополнительных разрядах отрицательного числа будет представлен код 1010.

В результате выполнения сложения положительного и отрицательного чисел в дополнительном коде в старших четырех разрядах положительного кода могут получаться также кодовые комбинации 1011, 1100. Эти кодовые комбинации в дальнейших вычислениях уча твуют как характеристики положитель-ных чисел. В дополнительном коде с иррациональными основаниями возможпы четыре кодовые комбинации в старших четырех разрядах: 0000, 1010, 1011, 1100 °

Появление других комбинаций в этих разрядах свидетельствует о переполнении разрядной сетки прямого представФормула изобретения

Последовательный сумматор кодов с иррациональными основаниями, содержащий с первого по пятый D-триггеры, с первого но семнадцатый элементы И, с первого по шестой элементы ИЛИ, с первого по третий элементы НЕ, причем выходы с первого по шестой элементов И соединены соответственно с первыми входами с первого по шестой элементов ИЛИ, выходы с седьмого по одиннадцатый элементов И соединены соответственно с вторыми входами с первого по шестой элементов ИЛИ, выходы с тринадцатого по пятнадцатый элементов И соединены соответственно с третьими входами с четвертого по шестой элементов ИЛИ, выход шестнадцатого элемента И соединен с четвертым входом пятого элемента ИЛИ, выход второго элемента ИЛИ соединен с Dвходом первого D-триггера, входы синхронизации всех D-триггеров соединены с тактовым входом устройства, R-входы всех D-триггеров соединены с входом начальной установки сумматора, прямой выход второго D-триггера соединен с четвертым входом шестого элемента ИЛИ, выход первого элемента

НЕ соединен с первым входом второго элемента И, выход шестого элемента

ИЛИ соединен с выходом результата сумматора, отличающийся тем, что, с целью расширения функциональных возможностей за счет сложения дополнительных кодов с иррациональными основаниями, в него дополнительно введены с восемнадцатого по сорок третий элементы И, с седьмого по тринадцатый элементы ИЛИ, первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, причем выход третьего Л-триггера соединен с первыми входами семнадцатого, восемнадцатого, девятнадцатого, .двадцатого, двадцать первого, двадцать второго элементов И, вторым входом второго элемента И, инверсный выход третьего Л-триггера соединен с первыми входами двадцать третьего, двадцать четвертого, двадцать пятого элементов И, выход первого элемента ИСКЛ10ЧАЮЩЕЕ ИЛИ соединеH с первыми входами первого, одиннаццатого, дваццать шестого элементов И, вторыми входами третьего, четвертого, шестого, двадцать седьмого элементов И, выход тридцатого элемента И соединен с первыми входами седьмого, двенадцатого, пятнадцатого, двадцать восьмого, двадцать девятого, пятого, тринадцатого, трцццатого, тридцать первого элементов И и с вторым входом двадцать второго элемента И, выход двадцать пятого элемента И соединен с вторыми входами триццатого элемента

И, первым входом седьмого элемента

ИЛИ, первого элемента И, восьмого элемента ИЛИ, выход тридцать второго элемента И соединен с первыми входами девятого, десятого элементов ИЛИ, вторым входом двадцать восьмого элемента И, выход тридцать третьего элемента И соединен с первыми входами десятого, восьмого, девятого, четырнадцатого, шестнадцатого элементов И, третьим входом второго элемента И, прямой выход первого D-триггера соединен с первым входом тридцать четвертого элемента И,, вторыми входами седьмого, двадцать пятого, девятнадцатого элементов И,, инверсный выход первого D-триггера соединен с первым входом тридцать пятого элемента И, вторыми входами восемнадцатого, двадцать третьего элементов И, выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с четвертым входом второго эле39577 12

55

11

14 мента И, выход восемнадцатого элемента И соединен с вторым входом восьмого элемента ИЛИ, вторыми входами восьмого элемента И, одиннадцатого элемента ИЛИ, выход двадцать третьего элемента И соединен с вторыми входами девятого, десятого элементов ИЛИ, выход девятнадцатого элемента И соединен с третьими входами девятого, десятого элементов ИЛИ, выход двадцать четвертого элемента И соединен с первым входом двадцать седьмого элемента И, четвертым входом девятого элемента ИЛИ, прямой выход четвертого D-триггера соединен с первыми входами тридцать второго, тридцать шестого, тридцать седьмого элементов И, вторыми входами тридцать четвертого, тридцать пятого элементов И, инверсный выход четвертого 0-триггера соединен с третьим входом двадцать пятого первым входом тридцать восьмого элементов И, вторым входом двадцать четвертого элемента И, третьими входами двадцать второго, двадцать третьего элементов И, выход тридцать четвертого элемента И соединен с первым входом тридцатого, вторым входом шестнадцатого элементов И, пятым входом девятого элемента ИЛИ, выход тридцать шестого элемента И соединен с вторым входом тридцатого элемента

И, вторым входом одиннадцатого элемента И, выход двадцатого элемента И соединен с вторыми входами шестого, тридцать первого элементов И, выход двадцать первого элемента И соединен с третьими входами восьмого, седьмого элементов ИЛИ, выход тридцать пятого элемента И соединен с вторым входом десятого элемента И, четвертым входом седьмого элемента ИЛИ, выход тридцать восьмого элемента И соединен с вторыми входами четырнадцатого и пятнадцатого элементов И, прямой выход пятого D-триггера соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ

ИЛИ, вторыми входами тридцать второго, двадцатого, тридцать восьмого элементов И, третьим входом двадцать четвертого элемента И, инверсный выход пятого D-триггера соединен с вторым входом тридцать шестого элемента

И, третьими входами восемнадцатого, тридцать пятого элементов И, четвертым входом двадцать третьего элемента И, выход второго элемента НЕ соединен с первым входом триццать тре5

45 тьего элемента И, вход первого oneра а сумматора соединен с первыми входами первого элемента ИСКЛЮЧАЮЩЕЕ

ИЛИ, тридцать девятого элемента И, выход третьего элемента НЕ соединен с вторым входом тридцать третьего элемента И, вход второго операнда сумматора соединен с входом третьего элемента НЕ, вторыми входами первого элемента ИСКЛ10ЧАЮЩЕЕ ИЛИ, тридцать девятого элемента И, выход первого элемента НЕ соединен с первыми входами сорокового, сорок первого, сорок второго, сорок третьего элементов И, тактовый вход сумматора соединен с входом первого элемента НЕ, первым входом тридцать седьмого элемента И, вторыми входами семнадцатого, двадцать шестого, двадцать девятого элементов И, прямой выход второго Dтриггера соединен с вторыми входами второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, двадцать первого элемента И, инверсный выход второго D-триггера соединен с третьими входами девятнадцатого, двадцатого элементов И, четвертым входом восемнадцатого элемента И, выходы двадцать второго и двадцать восьмого элементов И соединены соответственно с третьим и четвертым входами первого элемента ИЛИ, выход семнадцатого элемента И соединен с третьим входом второго элемента ИЛИ, выход девятого элемента ИЛИ соединен с BTopbBf,входом третьего элемента И, выходы тридцатого и тридцать первого элементов И соединены соответственно с третьим и четвертым входами тре- . тьего элемента ИЛИ, выход восьмого элемента ИЛИ соединен с вторым входом четвертого элемента И, выход десятого элемента ИЛИ соединен с первым входом тринадцатого элемента И, выход седьмого элемента ИЛИ соединен с вторым входом пятого элемента И, выход двадцать седьмого элемента И соединен с пятым входом пятого элемента ИЛИ, выходы первого, третьего, четвертого, пятого элементов ИЛИ соединены соответственно с вторыми входами сорок первого, сорокового, сорок второго, сорок третьего элементов И, выходы сорок первого, двадцать девятого элементов И соединены соответственно с первым и вторым входами одиннадцатого элемента ИЛИ, выход которого соединен с D-входом третьего D-триггера, выходы сорокового и двадцать шес1439577

13 того элементов И соединены соответственно с первым и вторым входами двенадцатого элемента ИЛИ, выход которого соединен с D-входом четверто5 го D-триггера, выходы сорок второго и тридцать седьмого элементов И соеВыходы элементо

ИЛИ

Такт Строби рующий вход

Выходы триггеро

Вход слагаемог

И ульат первого второг

ГTÃ1

68 69 43 18 9 39 66

46 45 17 16 44 73

О О О О О О О 0 О О О О О 0 0 0

1 О 0 0 1 О О О О О О О 0

0 О О 1 0 О О О О О О 1 О

1 О О 0 1 О 1 О О О 1 О О

О О О 1 О 1 0 1 О О О 1 1

1 О 0 О 1 О 1 О О О 1 О О

О О О 1 0 1 О 1 0 О О 1 1

О .1 О О 1 0 О О 0 О 1 О О

1 О О 0 О 1 О О 1 О О 1 1

О

0 О О О О О О О О О О О 0

О О 1 О О О 0 О О О О О О

1 О О 0 О 0 1 0 0 1 О О 0

О О 1 О О 1 О 1 0 0 О О 1

1 О О О О О 1 О 0 1 О О О

О 0 0 О О 1 О 1 0 0 О О 1

О 0 О О 0 О О О О О О О О

О О О О О О О О О О 0 О О

О

1 1

2 1

3 О

4 0

5 0

Ь О

7 О

8 0

9 0

10 О

11 - О

12 О

13 0

14 О

15 0

16 0 динены соответственно с первым и вторым входами тринадцатого элемента

ИЛИ, выход которого соединен с D-входом пятого D-триггера, выход сорок третьего элемента И соединен с D-входом второго D-триггера. !

1439577

Составитель M.Åñåíèíà

Техрец М. Ходанич КорректорВ.Гирняк

Редактор С.Пекарь

Заказ 6078/48

Тираж 704 Подпис ное

ВПКНИ Государственного комитета СССР по делам изобретений и открытий!

13035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Последовательный сумматор кодов с иррациональными основаниями Последовательный сумматор кодов с иррациональными основаниями Последовательный сумматор кодов с иррациональными основаниями Последовательный сумматор кодов с иррациональными основаниями Последовательный сумматор кодов с иррациональными основаниями Последовательный сумматор кодов с иррациональными основаниями Последовательный сумматор кодов с иррациональными основаниями Последовательный сумматор кодов с иррациональными основаниями Последовательный сумматор кодов с иррациональными основаниями 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении систем передачи и переработки дискретной информации

Изобретение относится к вычислительной технике и предназначено для деления многоразрядных чисел в двоичной системе счисления

Изобретение относится к вычислительной технике и может быть использовано при построении специализированных и универсальных арифметико-логических устройств

Изобретение относится к области вычислительной техники и может быть использовано для суммирования кодов Фибоначчи с представлением результата суммирования в минимальной форме

Изобретение относится к вычислительной технике и может быть использовано в вычислительных процессорах для обработки графической информации, а также при создании специализированных векторных вычислительных машин

Изобретение относится к вычислительной технике и может быть использовано при конвейерной обработке знакоразрядных чисел, позволяющей представлять операнды и получать результат их обработки последовательно старшими разрядами вперед

Изобретение относится к области вычислительной техники и может быть использовано для построения устройств передачи и переработки дискретно

Изобретение относится к вычислительной технике и может быть использовано для суммирования чисел, представленных в классической системе счисления, 1-м коде Фибоначчи, двоичной избыточной и модифицированной системах счисления.

Изобретение относится к вычислительной .технике и может быть использовано при построении систем передачи и переработки дискретной информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных структурах, функционирующих в модулярной системе счисления

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к вычислительной техникe и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в многоступенчатой системе остаточных классов

Изобретение относится к вычислительной технике, а именно к цифровой обработке сигналов и данных и решению задач математической физики, и может найти применение в конвейерных потоковых машинах и многопроцессорных вычислительных машинах
Наверх