Умножитель частоты

 

Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки частотной информации. Целью изобретения является расширение области применения за счет обеспечения возможности одновременной коррекции характеристик преобразования первичных и вторичных измерительных преобразователей. Умножитель частоты содержит узел 1 управления, первый счетчик 2, первый регистр 3, сумматор 4, второй счетчик 5, элемент 6 задержки, генератор 7 тактовых импульсов, делитель 8 частоты, блок 9 формирования кода коррекции, второй регистр 10 и блок 11 памяти, соединенные между собой функционально. Узел 1 управления содержит два формирователя 12, 13 импульсов, два элемента И 14, 15, элемент 16 задержки и элемент ИЛИ 17 с соответствующими функциональными связями. 1 з.п. ф-лы, 2 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

O9l (!1) А1 (g))g G 06 F 7/68

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ HOMHTET

ПО ИЗОБРЕТЕНИЯМ И О 1НРЫТИЯМ

ПРИ ГКНТ СССР (21) 4467138/24-24 (22) 29.07.88 (46) 07.05.90. Бюл. У 17 (71) Пензенский политехнический институт (72) В.Н.Попов (53) 681.325(088.8) (56) Авторское свидетельство СССР

Р 781832, кл. С 06 G 7/16, 1980.

Авторское свидетельство СССР

Ф 141 0027, кл. С 06 F 7/68, 1 986. (54) УМНОЖИТЕСЬ ЧАСТОТЫ (57)Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки частотной информации. Белью изобретения является расширение области

2 применения эа счет обеспечения возможности одновременной коррекции характеристик преобразования первичных и вторичных измерительных преобразователей. Умножитель частоты содержит узел 1 управления, первый счетчик 2, первый регистр 3, сумматор 4, второй счетчик 5, элемент 6 задержки, генератор 7 тактовых импульсов, делитель 8 частоты, блок 9 формирования кода коррекции, второй регистр 10 и блок 1! памяти, соединенные между собой функционально. Узел 1 управления содержит два формирователя 12, 13 импульсов, два элемента И 14, 15, элемент 16 задержки и элемент ИЛИ 17 с соответствующими функциональными связями. 1 з.п.ф-лы, 2 ил.

l 562908

Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки частотной информации.

Белью изобретения является расширение области применения за счет возможности одновременной коррекции характеристик преобразования первичных и вторичных измерительных преобразо- 10 вателей.

На Фиг. 1 представлена Функцио:нальная схема умножителя частоты; на

Фиг. 2 - Функциональная схема блока формирования кода коррекции. 1» умножитель содержит узел 1 управления, первый счетчик 2, первый регистр 3, сумматор 4, второй счетчик

5, элемент 6 задержки, генератор 7 тактовых импульсов, делитель 8 частоты, блок 9 Формирования кода коррекции, второй регистр 10 и блок 11 памяти, соединенные между собой функ- ционально, причем узел 1 управления содержит первый 1.2 и второй 13 Фор- 25 мирователи импульсов, первый 14 и второй 1 5 элементы И, элемент 1 6 задержки и элемент ИЛИ 17 с соответствующими функциональными связями.

Блок 9 Формирования кода коррекцйи содержит первый счетчик 1 8, Формирователь .1 9 импульсов, второй счетчик

20, элемент ИЛИ 21, ш дешифраторов

v делитель 23 4&cToTbI соединенные между собой Функционально.

Умножитель частоты работает следующим образом.

Импульсы входной последовательности Р„ приходят на первый вход узла 1 управления, где подаются на вход Фор" мирователя 12 импульсов, который Формирует импульсы по переднему Фронту импульсов входной последовательности

F„. Формирователь 13 импульсов обес- 4» печивает Формирование импульсов на его выходе с некоторой задержкой Ф, относительно импульсов с выхода Формирователя 12 импульсов, т.е, импульсьг на выходах Формирователей сдвинуты „.

»О один относительно другого на интервал времени, равный,. Это необходимо для того, чтобы K моменту Формирования второго управляющего юптульса успел закончиться переходный процесс

»» в соответствующих элементах и узлах, т.е. для обеспечения надежной работы устройства (исключение "гонок" в цепях управления) .

Элементы И 14 и 15, элемент 16 задержки, а также элемент ИЛИ 17 обеспечивают синхронизацию управляющих им" пульсных последовательностей с выхода Формирователя 12 импульсов с импульсами блока 9 формирования кода коррекции, поступающими на второй вход .узла 1 управления. Такая синхронизация необходима для того, чтобы исключить возможность нарушения работы умножителя. В том случае, когда импульсы с выхода Формирователя 12 импульсов и выхода синхронизации блока 9 Формирования кода коррекции фор ируются одновременно, элемент 14 эакрыт (по инверсному входу)„ а элемент И 15 открыт. При этом импульс, который формируется на выходе элемента И 15, проходит через элемент

16 задержки и далее через элемент

ИЛИ .17 на выход узла 1 управления. В любых других случаях открыт элемент

И 14, а элемент И 15 закрыт и, следовательно, сигнал с выхода Формирователя 1 2 импульсов проходит через элементы И 14 и, ИЛИ 17 на выход. узла l управления.

Задержка С, обеспечиваемая элементом 16 задержки, и временной ин-, тервал С 1 выбираются исхоця из условий л, г» . л. . л а ) > )1 2- »1 (1) ф» / б» где ь, = (е„о+ Б„„, ) — суммаРное б время переключения регистра 10 и блока 11 памяти

Когда условия (1) выполняются, сигнал на управляющем входе сумматора 4 появляется лишь после того, как закончится переходный процесс (время переключения соответствующих элементов) в дополнительном регистре 10 и блоке ll памяти.

В счетчике 2 (числа импульсов) в течение интервала времени, равного периоду Т„ следования импульсов последовательности F„, Формируется код, опРеделяемый как где F -. частота на выходе генера1 тора 7 тактовых импульсов;

М вЂ” коэффициент деления делителя 8 частоты.

Сигнал с второго выхода узла 1 óïравления поступает на управляющий вход сумматора 4, и в сумматоре формируется сумма N — двух кодов — ко562908

5 l дового эквивалента Ь периода слеTX дования импульсов входного сигнала и кода коррекции N„, поступающего на сумматор с выходов блока 11 памяти, т.е.

Nx

Затем импульсом с первого выхода узла l управления содержимое сумматора 4 переписывается в регистр 3.

Код из регистра 3 переписывается в

1 счетчик 5 каждым импульсом, Формирующимся на выходе старшего разряда счетчика. Период появления импульсов на выходе счетчика 5 определяется как

Т = (И + Я)-Т,, Импульсы с выхода счетчика 5 поступают на выход умножителя, а также проходят через элемент 6 задержки и обеспечивают перепись содержимого регистра 3 в счетчик 5. Таким образом, частота следования импульсов на выходе умножителя определяется выражением

Fo 1 NT + NK

Так как N = NT + М„(где N откорректированное значение кодового эквивалента периода Т следования импульсов входного сигнала), то спра ведлива запись

И - Т„ Г, И где T > — откорректнрованный с заданK ной точностью период следования импульсов (без систематической погрешности) входной последовательности

F„ при заданном значении входной влияющей величины (температуры).

Таким образом, частота следования импульсов на выходе умножителя равна

F М

Коды коррекции формируются следующим образом.

Частотно-импульсный сигнал, несущий информацию о дестабилизирующей величине (например, температуре), влияние которой необходимо скомпенсировать, поступает от соответствующего датчика на вход блока 9 формирования кода коррекции. В течение заданного интервала времени Тц, определяемого коэффициентом пересчета делителя 23 частоты, импульсы входного сигнала поступают на вход счетчика 18 (числа импульсов). Состояние счетчика 18 контролируется рядом дешифраторов

22„...22 каждый из которых настроен на соответствующий участок зависимости датчика температуры (температура — частота следования импульсов) .

Если в течение заданного Т срабатыи

BBYò 1 дешифраторов, то на вход счетчика 20 (импульсов) через элемент

ИЛИ 21 поступают i импульсов. Код, 15 Формирующийся в счетчике 20 (импульсов) в течение Ти, определяет номер участка коррекции. Данный код поступает на 1зыходы блока 9 Формирователя кода коррекции, которые лодключены к информационным входам регистра 10.

Первый импульс., Формирующийся на выходе формирователя 19, в момент окончания Т и обеспечивает перепись содержимого счетчика 20 (импульсов) в ре25 гистр 10 умножителя. Второй импульс, появляющийся на выходе Формирователя

l9 с некоторой задержкой, выбираемой из условия надежнои переписи информации из счетчика 20 (им30 пульсов) в регистр 10 умножителя, устанавливает счетчики 18 и 20 импульсов в нулевое состояние, т.е. подготавливает их к очередному циклу работы.

Выходы регистра 10 подключены к адресным входам блока 11 памяти, в ячейки которого записаны соответствующие коды коррекции N . Каждому

i-му участку соответствует свой код

4p N рассчитываемый из условия обеспечения минимальной (допустимой) погрешности умножения внутри каждого из участков коррекции. Следовательно, коррекция выполняется на основе ме45 тода кусочно--ступенчатой аппроксимации. Объем V блока ll памяти зависит от числа m участков коррекции и кодов коррекции N, т.е. V = K N Вводя

5 поправки; можно обеспечить высокую точность умножения в широком диапазоне влияющих величин (температуры) .

Таким образом, умножитель частоты выполняет коррекцию характеристики преобразования первичных и вторичных измерительных преобразователей, выходным сигналом которых является частота следования импульсов. Это существенно расширяет область применения

l 562908 предлагаемого умножителя по сравнению .с известным. Умножитель выполняет предпроцессорную обработку информации, что определяет его более высокие технико-экономические показатели.

Формула и э о б р е т е н и я

Умножитель частоты, содержащий генератор .тактовых импульсов, делитель частоты, первый и второй счетчики, первый регистр, элемент задержки и блок памяти, причем выход генератора тактовых импульсов соединен с инФормационным входом делителя частоты и счетным входом второго счетчика, ус гановочные входы которого соединены соОтветственно с разрядными выходами первого регистра, выход второго счет- 0 чика соединен с выходом умножителя и входом элемента задержки, выход которого соединен с входом разрешения параллельной записи второго счетчика, выход делителя частоты соединен со 25 счетным входом первого счетчика, о тл и ч а ю шийся тем, что, с целью расширения области применения за счет возможности одновременной коррекции характеристики преобразования g0 первичных и вторичных измерительных преобразователей, в него введены блок

: Формирования кода коррекции, второй . регистр, сумматор и узел управления, содержащий первый Формирователь импульсов, вход которого соединен с информационным входом узла управления, выход первого Формирователя импульсов соединен с входом второго Формирователя импульсов и первыми входами пер- 40 вого н второго элементов И, вторые входы которых соединены.с управляющим вхоцом узла управления, выход второго Формирователя импульсов соедннен с первым выходом узла управления, выход первого элемента И соединен с первым входом элемента ИЛИ, выход второго элемента И соединен с входом элемента задержки, выход которого соединен с вторым входом элемента ИЛИ, выход которого соединен с вторым выходом узла управления, при- . чем информационный вход узла управления соединен с первым информационньи входом умножителя, второй информаци1 онный вход которого соединен с информационным входом блока формирования кода коррекции, разрядные выходы которого соединены соответственно с информационными входами второго регистра, разрядные выходы, которого соединень1 соответственно с ацресными входами блока памяти, выходы которого соединены соответственно с входами первой группь. сумматора, входы второй группы которого соединены соответственно с разрядными выходами пер" вого счетчика, разрядные выходы сумматора соединены соответственно с информационными входами первого регистра, вход разрешения записи которого соединен с входами установки в "0" первого счетчика и делителя частоты и с первым выходом узла управления, второй выход которого соединен с управляющим входом сумматора, выход генератора тактовых импульсов соединен с тактовым входом блока Формирования кода коррекции, выход синхронизации которого соединен с входом разрешения зanиси второго perистра и управляющим входом узла управления.

2. Умножитель по п . 1, о т л и " ч а ю шийся тем, что блок Формирования кода коррекции содержит первый и второй счетчики, m дешифраторов (где m 1,2,3,...), элемент

ИЛИ, делитель частоты и Формирователь импульсов, причем счетный вход первого счетчика соединен с информационным входом блока Формирования кода коррекции, тактовый вход которого соединеи с входом делителя частоты, выход которого соединен с входом формирователя импульсов, первый выход которого соединен с выходом синхронизации блока формирования кода коррекции, второй выход Формирователя импульсов соединен с входами установки в "0" первого и второго счетчиков, разрядные выходы первого счетчика соединены соответственно с входами ш дешифраторов, выходы которых соединены с входами элемента ИЛИ, выход которого соединен со счетным входом второго счетчика, разрядные выходы которого являются разрядными выходами блока формирования кода коррекции.

1 562908

Фиг2

Составитель В. Гусев

Техред Л. Сердюкова

Корректор; Н. Король

Редактор И. Шулла

Заказ 1065 Тираж 558 Подписное

ВНИИПИ Государственного комитета по изобретениям и открьггиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Проиэводственноиздательский комбинат "Патент", r Ужгород, ул. Гагарина, 1О1

Умножитель частоты Умножитель частоты Умножитель частоты Умножитель частоты Умножитель частоты 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах синхронизации устройств вычислительного комплекса, работающего с различными операционными скоростями

Изобретение относится к вычислительной технике и может быть использовано в устройствах и системах автоматического управления

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в устройствах автоматического управления

Изобретение относится к вычислительной технике, а также может быть использовано в генераторах и цифровых синтезаторах частот (,в частности, в дробных синтезаторах частот)

Изобретение относится к вычислительной технике и может быть использовано в системах автоматического управления

Изобретение относится к измерительной и вычислительной технике и может быть использовано для суммирования импульсных последовательностей в цифровых синтезаторах частот с любым дискретом изменения выходной синтезируемой частоты

Изобретение относится к информационно-измерительной технике и может быть использовано в системах f автоматического управления

Изобретение относится к вычислительной технике и может быть использовано для построения управляющих устройств в накопителях на магнитных дисках

Изобретение относится к области вычислительной техники и может быть использовано при построении устройств, умножающих частоту последовательности импульсов типа меандр

Изобретение относится к вычислительной технике н может быть использовано при построении автоматизированных систем управления различными технологическими процесс мИо Цепь изобретения - повьшение точности перемножения частот

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к вычислительной технике и может использоваться в устройствах, обрабатывающих операнды, представленные в широтно-импульсной, частотной и кодовой формах

Изобретение относится к автоматике и вычислительной технике, а также к системам автоматического управления и может найти применение в системах числового программного управления, в измерительных и вычислительных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для цифроаналогового преобразования знакопеременного кода в частоту с возможностью цифровой коррекции, а также в вычислительных устройствах для умножения частоты следования импульсных сигналов на параллельный двоичный код

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении функциональных преобразователей, а также в специализированных вычислительных устройствах для умножения частоты следования импульсных сигналов на параллельный двоичный код

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах управления производственными процессами

Изобретение относится к автоматике и вычислительной технике, а также к системам автоматического управления и может найти применение в системах числового программного управления, в измерительных и вычислительных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть применено, в частности, для умножения частоты следования импульсных сигналов, искаженных случайными помехами

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах обработки сигналов частотных датчиков и при синхронизации сигналов в бесфильтровых анализаторах спектра
Наверх