Запоминающее устройство с сохранением информации при отключении питания

 

Изобретение относится к вычислительной технике и может быть использовано при построении различных запоминающих устройств. Цель изобретения - повышение надежности устройства. Устройство содержит источник 13 опорного напряжения, делитель напряжения на резисторах 15, 16, два нагрузочных элемента на резисторах 11, 12, второй компаратор 8. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (505 G 11 С 29/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ ,ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ .К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

СССР

СССР

fume

ЦОЯ (21) 4430186/24-24 (22) 09.03.88 (46) 15.06,90. Бюл. М 22 (72) С,П.Постников (53) 681.327.6(088,8) (56) Авто рское свидетельство

М 807388, кл. G 11 С 11/34, 1977.

Авторское свидетельство

В 1285537, кл. 6 11 С 29/00,1980...Ы2 1571684 А1 (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С

СОХРАНЕНИЕМ ИНФОРМАЦИИ ПРИ ОТ

КЛЮЧЕНИИ ПИТАНИЯ (57) Изобретение относится к вычислительной технике и может быть использовано при построении различных запоминающих уст. ройств. Цель изобретения — повышение надежности устройства. Устройство содержит источник 13 опорного напряжения, делитель напряжения на резисторах 15 и 16, два нагрузочных элемента на резисторах 11 и

12, второй компаратор 8. 1 ил.

1571684

Изобретение относится к вычислитель ной технике и можеть быть использовано при построении различных запоминающих устройств.

Цель изобретения — повышение надеж- 5 ности устройства.

На чертеже представлена электрическая схема запоминающего устройства, Устройство содержит основной источник 1 питания, накопитель 2, резервный источник 3 питания, раэвязывающие 10 элементы на диодах 4 и 5, накопительный, элемент на конденсаторе 6, первый и второй компараторы 7 и 8, формирователь выборки, состоящий из инвертора 9 и элемента И-НЕ 10, нагрузочные элементы .на резисторах 11 и 12, источник опорного " напряжения на стабилитроне 13 и резисто, ре 14 и делитель напряжения на резисторах 15и16, В качестве резервного источника 3 мажет быть использован конденсатор боль, шой емкости, аккумуляторная батарея или блок ионистаров.

Устройство работает следующим обра.. зом, При отключении источника 1 начинается относительно медленное снижение на- 25 пряжения на его выходе и при достиженли минимально допустимого уровня для гарантированной работы схем формирования сигналов управления йакопителем 2 (например, 4, 5 В при использовании ТТЛ элементов) срабатывает кампаратор 7 (на его 30 выходе появляется высокий уровень), Порог срабатывания кампаратара определяется уровнем опорного напряжения стабилитрана 13 и делителем на резисторах 15 и 15.

Подключение неинвертирующего входа к источнику опорного напряжения, а ин верти- 3 рующего — к контролируемой цепи определяет формирование уровня лог, "1" на выходе компаратара 7 в момент срабатывания защиты. Поскольку уровень лог. "1" (высокий) определяется резистором 11, подключенным к резервному источнику 3

40 питания, высокий уровень имеет место как при срабатывании защиты, так и при отсутствии питания компаратора 7. Поэтому переключение на выходе компаратора 7 после снижения основного питания ниже допусти- 45 мого уровня отсутствует, что обеспечивает надежную блокировку.

Сигнал с выхода инвертара 9 переводит элемент 10 в отключенное состояние, предотвращая поступление сигналов выборки в накопитель 2. 50

Если за время отключения сети произо-. шел разряд резервного источника 3 ниже уровня опорного напряжения (котарае следует выбрать равным или несколько большим минимально допустимого напряжения питания накопителя), то в момент включения сети выходное напряжение компаратора 8 будет иметь низкий уровень до тех пор, пока HB произойдет падзаряд конденсатора

6. Увеличить длительность этого сигнала можно, включив последааате:.ьча с диодам

4 небольшой резистор или переключив неинвертирующий вход компаратора непосредственно к выходу резервного источника

3 (анод диода 5).

Выходной сигнал компаратора 8 может быть использован не только для стирания информации в накапителе,,на и для индикации аварийнагo cGcTQAHNB cvcTet49, 38АрВТ8 отключения устройства до окончания подзаряда резервного источника 3 и т,п.

Компараторы 8 и 7 требуют питания на

1,5 — 2 В выше уровня сравниваемых напряжений, поэтому целесообразно осуществлять их питание с выхода источника 1.

Формула изобретения

Запоминающее устройство с сохранением информации при отключении питания, содержащее накопитель, основной и резервный источники питания, два развязывающих элемента на диодах, накопительный элемент на конденсаторе, формирователь выборки, первый кампаратар, выход которого соединен с первым формирователем выборки, второй вход которого является входом разрешения выборки накопителя, а выход соединен с входом выборки накопителя. вход питания которого соединен с входам питания формирователя выборки и с катодами диодов первого и второго развязывающих элементов, аноды которых соединены с выходами основного и резервного источников питания соответственно, первая обкладка конденсатора накопительнаго элемента подключена к шине нулевагс потенциала устройства, а т л и ч а ю щ е е с я тем, чта, с целью повышения надежности устройства, ана садержлт источник опорного напряжения, делитель напряжения, два нагрузочных элемента на резисторах. втарай кампарэтар, неинвертирующий вход которого соединен с входом питания накопителя, вход питания второго кампаратора соединен с входом питания первого кампаратора и с выходам основного источника питания, а инвертирующий вход соединен с выходом исто, ника апарнага напряжения и неинвертирующим входом первого кампаратара, инвертирующий вход которога соединен с выходам делителя напряжения, вход которого соединен с входам источника опорного напряжения и выходом аснавнага

1571684

Составитель С. Королев

Техред ММоргентал Корректор А.Обручар

Редактор М.Петрова

Заказ 1517 Тираж 485 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб.. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101 источника питания, первые выводы резисторов нагрузочных элементов соединены с выходами первого и второго компараторов соответственно, а вторые выходы — с второй

1 обкладкой накопительного конденсатора и с входом питания накопителя, вход сброса которого соединен с выходом второго компаратора.

Запоминающее устройство с сохранением информации при отключении питания Запоминающее устройство с сохранением информации при отключении питания Запоминающее устройство с сохранением информации при отключении питания 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может использоваться при построении постоянной памяти с последовательной выборкой информации массивами

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано для программирования ПЗУ различных типов

Изобретение относится к вычислительной технике и может быть использовано в микропроцессорных системах повышенной надежности и быстродействия

Изобретение относится к вычислительной технике и может быть использовано при отладке и функциональном контроле блоков памяти

Изобретение относится к вычислительной технике и может быть использовано для функционального контроля и определения области устойчивой работы блоков оперативной памяти

Изобретение относится к вычислительной технике и может быть использовано в основных запоминающих устройствах цифровых ЭВМ и специализированных вычислителей

Изобретение относится к вычислительной технике и может быть использовано для контроля функционирования постоянных запоминающих устройств в процессе работы

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств высоконадежных вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано для выявления дефектных накопительных регистров при контроле запоминающих устройств на цилиндрических магнитных доменах

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и наиболее эффективно может быть использовано при создании оперативных запоминающих устройств в интегральном исполнении

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх