Устройство для контроля однотипных блоков

 

Изобретение относится к вычислительной технике и может использоваться в системах тестового диагностирования цифровых устройств. Цель изобретения - упрощение и увеличение быстродействия. Устройство содержит генератор импульсов 1, три счетчика 2,3,4, дешифратор 5, мультиплексор 7, блок сравнения 8, блок индикации 10. Цель изобретения достигается за счет введения дешифратора 6 и блока хранения результатов 9. 2 з.п. ф-лы, 3 ил.

союз сооетсних

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

А1 (19) (В (51)5 С 06 F 11/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMV СВИДЕТЕЛЬСТВУ

QO

Сд

ГОСУДАРСТВЕННЫЙ ИОМИТЕТ пО изоБРетениям и 07нРьп иям

flPH ГКНТ СССР (21) 4406542/24-24 (22) 08.04.88. (46) 15.10 ° 90. Бюл. Я 38 (72) В.И. Кафизов (53) 681. 326. 7 (088 . 8) (56) Авторское свидетельство СССР .. Р 1262500, кл. С 06 F 11/00, 1985.

Авторское свидетельство. СССР

9. 1451781, кл. С 11 С 29/00, 1987. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ОДНОТИПHbIX БЛОКОВ

2 (57) Изобретение относится к вычислительной технике и может использоваться в системах тестового диагностиро. вания цифровых устройств ° Цель изобретения — упрощение и увеличение быстродействия. Устройство содержит генератор 1 импульсов, три счетчика

2-4, дешифратор 5, мультиплексор 7, блок 8 сравнения, блок 10 индикации.

Цель изобретения достигается за счет введения дешифратора 6 и блока 9 хранения результатов.2 з.п. ф-лы. 3 ил. — ..

1599859

Изобретение относится к вы.. тельной технике и может быть использовано в системах тестового диагностирования.

Целью изобретения является упрощение и увеличение быстродействия устройства.

На фиг.1 приведена функциональная схема устройства; на фиг.2 — логическая схема блока хранения результатов; на фиг.3 — схема блока сравне- ния °

Устройство (фиг. 1) содержит генератор 1 импульсов, счетчик 2, счетчик 3, счетчик 4, дешифратор 5, дешифратор 6, мультиплексор 7, блок

8 сравнения, блок 9 хранения результатов, блок 10 индикации, объект

11 контроля, входы сброса 12 и разрешения 13.

Блок 9 хранения результатов (фиг.2) содержит первую группу 14 элементов

И-HF. первую группу 15 триггеров, вторую группу 16 элементов И-НЕ,вто- 25 рую группу 17 триггеров, k-ю группу

18 .элементов И-HH, k-ю группу 19 триггеров, (k+1)-ю группу 20 элементов И-ИЕ, (k+1)-ю группу 21 триггеров; j-e триггеры групп с первой по

k-ю включительно образуют m регистров сдвига, (k+1)-я группа триггеров образует 1 m-разрядных регистров, k ш-2.

Блок 8 сравнения (фиг.3) состоит из регистра 22, элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 23, количество которых равно максимальному количеству п выходов контролируемых блоков, элемента ИЛИ-НЕ 24 и элемента И 25.

Предположим, что объект 11 содер40 жит 1 групп блоков по тп блоков с одинаковым содержанием информации в каждой группе. Причем m 3. Работу устройства рассмотрим на примере контроля 1 групп микросхем памяти се45 рии 556 по m микросхем в каждой группе.

Устройство работает следующим образом.

Перед началом работы по входу 12 блок 9 устанавливается в исходное состояние. Импульсы генератора подсчитываются счетчиками 2-4. По состоянию счетчика 4. спрашиваются адреса всех 1m микросхем (МС) памяти объекта 11. Сигналами с выхода дешифратора 5 выбирается для контроля очередная группа МС, а по состоянию счетчика 2 сигналами с вых л дешифратора 6 из этой группы вьйирается нужная МС памяти. Информационные сигналы выбранной МС памяти поступают с выхода объекта 11 на вход блока 8. По состояниям счетчиков

2 и 3 с помощью дешифратора 6 и мультиплексора 7 формируется импульсный сигнал, который поступает на вход разрешения приема блока 8. Через второй вход блока 8 проходят сигналы с выходов одной из тп МС группы и поочередно сравниваются с сигналами с выходов других (m-1) МС той же группы. Процесс фиксации сигналов неравенства блоком 9 осуществляется после появления в старшем разряде счетчика 3 сигнала лог."1". В первом цикле пересчета счетчика 2 блок

9 находится в исходном состоянии, а во втбром цикле сигналом лог. "1" с выхода старшего разряда счетчика

2 блоку 9 дается разрешение на фиксацию сигналов неравенства. Это делается для того, чтобы по текущему адресу процессом сравнения были охвачены все контролируемые данные.

Если в проверяемой группе данных комбинация сигналов сравниваемого кода отличается от остальных сигналов данных (m-1) раз, то этот код является недостоверным. Поэтому каждое появление сигнала неравенства на выходе блока 8 фиксируется в блоке 9. Как только в блок 9 поступит количество сигналов неравенства (m-1) раз, то он сформирует сигнал недостоверности соответствующих кон- . тролируемых данных в группе. Под действием постоянного сигнала недостоверности блок 10 осуществляет индицирование этих данных. Процесс фиксации сигналов неравенства прекращается после появления в старшем разряде счетчика 3 сигнала лог. "0".

Этот сигнал поступает на вход разрешения выдачи блока 8 и изменяет. состояние счетчика 4. Теперь до появления в старших разрядах счетчиков

2 и 3 сигнала лог."1." блок 9 очищается от результатов предыдущей фиксации неравенства. Причем запоминаемые и индицируемые недостоверные данные остаются до тех пор, пока на вход

12 не поступит сигнал сброса.

Блок 9 работает следующим образом.

При поступлении на вход 12 сигнала лог,"0" все триггеры устанавливаются в "0". В режиме приема сигналов неравенства на входы одной из

1 групп элементов 20 с дешифратора 5 поступает сигнал лог. 1, на входы элементов 14 и входы элементов 16, 18 и 20 со старшего разряда счетчика 2 также поступает сигнал лог."1".

Одновременно с появлением сигнала неравенства на D-входы триггеров

15, 17 и 19 на входы элементов 14 и входы элементов 16, 18 и 20 с дешифратора 6 поступают импульсные сигналы опроса соответствующих даннкх. В одном из m сдвиговых регистров в первом цикле сравнения после окончания импульсного сигнала опроса окажется код 10...0. Во втором цикле сравнения после окончания импульсного сигнала произойдет очередной сдвиг на один разряд и в регистре установится код 11...0. В (m-2)-м цикле сравнения импульсный сигнал установит код 11... 1. Наконец, по окончании (m-1)-го цикла сравнения триггер 21 приемного регистра соответствующей группы установится в единичное состояние. Это состояние остается запомненным. С появлением сигнала лог. "0" на D-входах триггеров 15, 17 и 19 и импульсных сигналов опроса триггеры 15, 17, 19 устанавливаются в исходные состояния.

Блок 8 работает следующим образом.

При появлении сигнала лог. "1" на входе разрешения регистра 22 в его разряды записывается двоичный код с выхода МС памяти. На элементе 23 осуществляется сравнение с кодами, снимаемыми с выходов других (m-1) МС памяти. Если коды равны, на выходах элементов 23 присутствует сигнал лог. ",0", на выходе элемента 24 — сигнал лог. "1". Если коды не равны, то на выходе элемента 24 — сигнал лог. "0", который приводит к появлению сигнала лог. "0" на выходе блока 8 сравнения.

Таким образом, положительный эф— фект от использования изобретения заключается в упрощении и увеличении быстродействия устройства за счет исключения режима получения эталонных контрольных кодов, 1. Устройство для контроля однотипных блоков, содержащее три счетчика, генератор импульсов, первый дешифратор, блок сравнения, блок индикации, мультиплексор, причем первая группа разрядных выходов первого счетчика соединена с группой вхо5 !

О дов первого дешиифратора, выход генератора импульсов соединен с тактовым входом второго счетчика, 1 выходов первого дешифратора образуют первую группу адресных выходов устройства для подключения к входам выбора контролируемых блоков соответствующих групп объекта контроля, где 1 — число групп контролируемых блоков, о т л и\ ч ающ ее с я тем, что, с целью упрощения и увеличения быстродействия устройства, оно содержит второй дешифратор и блок хранения результатов, группа информационных выходов которого соединена с группой информационных входов блока индикации, вход разрешения которого образует вход разрешения устройства, вторая группа разрядных выходов первого счетчика образует вторую группу à peeных

30 выходов устройства для подключения к группам одноименных входов контролируемых блоков, вход сброса бло- ка хранения результатов образует вход сброса устройства, группа разрядных выходов второго счетчика соединена с группой входов второго дешифратора, j-e выходы которого подключены к 1-м информационным входам мультиплексора, к j-м входам пер35

40 вой группы адресных входов блока хранения результатов и образуют j-e выходы третьей группы адресных выходов устройства для подключения к входам

4 выбора j-го контролируемого блока каждой из 1 групп, где j = 1,т, m— число блоков в группе, выход старшего разряда второго счетчика соединен с тактовым входом третьего счетчика и входом запрета блока хранения результатов, группа разрядных выходов третьего счетчика соединена с группой адресных входов мультиплексора, выход которого соединен с входом разрешения приема блока срав-, нения, вход разрешения выдачи которого соединен с тактовым входом первого счетчика и подключен к выходу старшего разряда третьего счетчика, вы"

99859

Формул,изоСретения

1 599859 ход блока сравнения соединен с входом разрешения блока хранения результа- тов, i-e входы второй группы адресных входов блока хранения результа5 тов подключены к -м выходам первого дешифратора, где i = 1,1, группа ,информационных входов блока сравнения образует группу одноименных входов устройства для подключения к выходам контролируемых блоков.

2. Устройство по п.1, о т л и ч а ю щ е е с я тем, что блок хранения результатов содержит k групп из

m элементов И-НЕ, (k+1) -ю группу из

Lm элементов И-НЕ, группу из m триг,геров, В+1)-ю группу из 1ш триггеров, входы сброса триггеров групп объединены и образуют вход сброса 20 блока, первые входы элементов И-НЕ ,групп объединены и образуют вход за" . прета блока, D-входы триггеров первых k групп объединены и образуют вход разрешения блока, вторые входы, 25

j x элементов И-НЕ первых k групп и вторые входы (j+mh)""х элементов

И-HE (k+1)-й группы объединены и образуют j-е входы первой группы адресных входов блока, где О ф h (k- gp

-1), j = 1,ш, третьи входы элементов

И-НЕ (К+1)-й группы с (i-1)m+1(-го по im-й объединены и образуют i-евходы второй группы адресных входов блока, выходы j-x элементов И-НЕ

i-й группы соединены с тактовыми вхо-, дами j-x триггерор i-й группы, выходы

j-х триггеров и-й группы, где и

1(1-1), соединены с третьими входами

З-х элементов И-НЕ (и+1)-й группы, четвертые входы элементов И-НЕ (k +

+ 1)-й группы с P(i-1)ш+1 1 -ro по

im-й объединены и подключены к выходам 1-х триггеров к-й группы, тактовые входы j-x триггеров i-й группы соединены с выходами )-х элементов

И-НЕ, i-й группы, выходы элементов

И-НЕ (1+1)-й группы соединены с тактовыми входами триггеров (k+1)-й группы, выходы которых образуют груп-, пу информационных .выходов блока, где k m-2.

3. Устройство по п.1, о т л ич а ю щ е е с я тем,,что блок сравнения содержит регистр, группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ по числу вы- ходов контролируемых блоков, элемент

ИЛИ-НЕ и элемент И, выход и первый вход которого образуют. соответственно выход и вход разрешения выдачи блока, тактовый вход регистра образует вход разрешения приема блока,первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы подключены к соответствующим информационным входам регистра и образуют группу информационных входов блока, вторые входы и выходы элементов ИСИПОЧАЮЩЕЕ ИЛИ группы подключены соответственно к выходам регистра и входам элемента ИЛИ«НЕ, выход которого соединен с втррым входом элемента И. 599859

17.2

С

О/УУ 1

ZGm 2

208m

«Л 1

2f. tm

ГО Ел ц И <81 f9. 1

2f.1

Р

И8л

1599859

Составитель И.Иванов

Редактор А.Маковская Техред М.Дидык Корректор Т. Пал,й

Заказ 3144 Тираж 566 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5 . Производственно-издательский комбинат "Цатент", г. Ужгород, ул. Гагарина, 101

Устройство для контроля однотипных блоков Устройство для контроля однотипных блоков Устройство для контроля однотипных блоков Устройство для контроля однотипных блоков Устройство для контроля однотипных блоков Устройство для контроля однотипных блоков 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля и диагностики цифровых схем

Изобретение относится к вычислительной технике, в частности к устройствам сопряжения и коммутации, и может быть использовано при проектировании многомашинных вычислительных комплексов повышенной надежности

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дуплексных синхронных микропроцессорных системах, обеспечивающих безопасность технологических процессов

Изобретение относится к вычислительной технике и предназначено для управления внешними устройствами (ВУ) вычислительной системы

Изобретение относится к цифровой вычислительной технике и может использоваться в системах тестового диагностирования ЭВМ

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре тестового контроля и настройки цифровых узлов и блоков

Изобретение относится к вычислительной технике и может использоваться в системах встроенного диагностирования конвейерных цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано в узлах контроля интегральный микросхем

Изобретение относится к области вычислительной техники и может быть использовано для фиксации неустойчивых сбоев в процессе циклической работы цифровых объектов исследования

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике

Изобретение относится к области испытания и контроля цифровых полупроводниковых интегральных микросхем (ИС) и может быть использовано в сборочном производстве электронных средств при входном контроле показателей радиационной стойкости ИС, содержащих запоминающие устройства (ЗУ)

Изобретение относится к ремонтному обслуживанию персональных компьютеров, а именно к диагностике работоспособности аппаратных средств и программного обеспечения

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места потенциально неисправного устройства, входящего в состав цифрового блока

Изобретение относится к области диагностики технических систем и может быть использовано при диагностике состояния технических систем различной степени сложности

Изобретение относится к средствам тестирования взаимосвязанных больших интегральных микросхем (БИС) на уровне плат в реальных условиях эксплуатации
Наверх