Стековое запоминающее устройство

 

Изобретение относится к вычислительной технике и может быть использовано в системах обработки информации. Цель изобретения - расширение области применения устройства за счет возможности одновременной записи и считывания. Устройство содержит сдвигающие регистры 1, 6, буферные регистры 3, 5, оперативный накопитель 4, блок 8 управления, счетчик 9, генератор 10 импульсов, триггер 11 с соответствующими связями. 1 з.п. ф-лы, 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК.(53)5 G 11 С 21/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4481127/24-24 (22) 13.09.88 (46) 30.10.90. Бюл. М 40 (72) А.А.Мягков (53) 681.327.6 (088.8) (56) Курочкин С,С. Многоканальные счетные системы и коррелометры. М.: Энергия, 1972, с. 265.

Авторское свидетельство СССР

М 788179, кл. 6 11 С 21/00, 1980. (54) СТЕКОВ0Е ЗАПОМИНАЮЩЕЕ УСТ. РОЙСТВО,.,!Ж,, 1603438 А1 (57) Изобретение относится к вычислительной технике и может быть использовано в системах обработки информации. Цель изобретения — расширение области применения устройства за счет возможности одновременной записи и считывания. Устройство содержит сдвигающие регистры 1, 6, буферные регистры 3, 5, оперативный накопитель 4, блок 8 управления, счетчик

9, генератор 10 импульсов, триггер. 11 с соответствующими связями. 1 з.п. ф-лы, 2 ил, 1603438

Изобретение относится к вычислительной технике и может быть использовано в системах обработки информации.

Цель изобретения — расширение области применения путем обеспеченя возможности одновременной записи и считывания.

На фиг,1 приведена схема стековаго

Запоминающего устройства; на фиг.2 — схема блока управления.

Устройство содержит (фиг.1 и 2) первый сдвигающий регистр 1, информационный вход 2, первый буферный регистр 3, оперативный накопитель 4, второй буферный регистр 5, второй сдвигающий регистр 6, информационный выход 7, блок 8 управления, счетчик 9, генератор 10 импульсов, триггер 11, вход 12 начала работы, вход 13 останова,первый 14, второй 15 и третий 16 счетчики-делители, первый элемент 17 задержки, элемент ИЛИ-НЕ 18, второй элемент 19 задержки и конденсатор 20.

Разрядность сдвигающих регистров (n)

1 и 6 определяется как частное от деления частоты работы оперативного накопителя и частоты поступления входной информации.

Частота оаботы оперативного накопителя определяется из

1

1зп + тсч где tcч — время, необходимое для считывания информации;

Ьл — время, необходимое для записи информации.

Устройство работает следующим образом.

B исходном состоянии генератор 10 выключен, счетчики-делители 14 — 16, счетчик 9, триггер 11, первый сдвигающий регистр 1, первый буферный регистр 3, оперативный накопитель 4, второй буферный регистр 5 и второй сдвигающий регистр 6 обнулены (шина сброс условно не показана), При поступлении на вход 12 импульса запуска на выходе триггера 11 появляется единичный уровень, запускающий генератор 10 импульсов, При поступлении импульсов синхронизации на соответствующий вход первого сдвигающего регистра 1 поступающая на его вход информация сдвигается на один разряд, При поступлении импульсов синхронизации на соответствую-щий вход второго сдвигающего регистра 6 записанная в нем информация сдвигается на один разряд и выдается на выход 7 устройства. При поступлении на вход блока 8 управления п/2 импульсов (где и — разрядность сдвигающих регистров 1 и 6) на выходе счетчика-делителя 14 появляется сигнал, который поступает на вход обращения one10 ферный регистр 5.

50 менно записи и считывания, в него введены блок управления, первый и второй буферные регистры, первый и второй сдвигающие регистры, информационный вход первого сдвигающего регистра является одноимен55

40 ративного накопителя 4, В этот момент на втором выходе блока 8 управления присутствует сигнал "0", чта определяет режим считывания из оперативного накопителя 4 по нулевому адресу, поступающему с выходов счетчика 9. При этом на пятом выходе. блока управления имеется сигнал "1", т,е. происходит перезапись информации из оперативного накопителя 4 ва второй буПри поступлении на вход блока 8 управления и/2 импульсов на входе синхронизации первого счетчика-делителя 14, а следовательно, и на третьем выходе блока 8 управления появляется сигнал "0", на выходе второго счетчика-делителя 15 — сигнал

"1", а на пятом выходе блока 8 управления — сигнал "0". При поступлении на вход синхронизации блока 8 управления и/4 +

+ и/2 импульсов на третьем выходе блока 8 управления появляется сигнал "1", т.е. происходит перезапись информации из первого буферного регистра 3 в оперативный накопитель 4.

При поступлении на вход синхронизации блока 8 управления и импульсов на третьем выходе блока 8 управления появляется сигнал "0", на четвертом выходе блока

Яуправления — сигнал "1", нэ первом выходе блока 8 управления — сигнал "1", на втором выходе блока управления — сигнал "0", а на пятом выходе блока управления — сигнал "1".Таким образом, во время второй половины периода и-га импульса происходит перезапись информации из второго буферного регистра 5 во второй сдвигающий регистр 6 и из первого сдвигающего регистра 1 в первый буферный регистр 3.

Формула изобретения

1. Стековое запоминающее устройство, содержащее триггер, прямой выход которого соединен с входом задания режима генератора импульсов, счетчик, оперативный накопитель, о т л и ч а ю щ е е с я тем, что, с целью расширения области-применения устройства за счет обеспечения одновреным входом устройства, выходы первого сдвигающего регистра соединены с инфармационнclìè входами первого буферного регистра, эы,îäû которого соединены с информационными входами операционного накопителя, выходы которого соединены с

1603438

Составитель Ю.Сычев

Техред M.Ìîðãåíòàë Корректор В.Гирняк

Редактор А.Лежнина

Заказ 3389 Тираж 483 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101 информационными входами второго буферного регистра, выходы которого соединены с информационными входами второго сдвигающего регистра, выход которого является информационным выходом устройства, выход генератора импульсов соединен с входами синхронизации первого и второго сдвигаащих.регистров, первый выход блока управления соединен с входами задания режима первого и второго буферных регистров и второго сдвигающего регистра, второй вы. ад блока управления соединен с входом синхронизации первого буферного регистра и входом "Запись — чтение" оперативного накопителя, третий выход блока управления соединен с входом обращения оперативного накопителя, четвертый выход блока управления соединен с входом синхронизации счетчика, пятый выход блока управления соединен с входом синхронизации второго буферного регистра, выходы счетчика соединены с соответствующими адресными входами оперативного накопителя, вход установки в "1" триггера является входом начала работы устройства, а вход установки в "0" — входом останова работы устройства.

2. Устройство по п.1, о т л и ч а ю щ е ес я тем, что блок управления содержит эле5:мент ИЛИ-НЕ, первый и второй элементы задержки, первый, второй и третий счетчики-делители, входы синхронизации счетчиков-делителей объединены и являются входом синхронизации блока управления, 10 выход первого счетчика-делителя является третьим выходом блока управления, выход второго счетчика-делителя соединен с входом первого элемента задержки, выход которого является вторым выходом блока

15 управления, выход третьего счетчика-делителя соединен с входом второго элемента задержки и вторым входом элемента ИЛИНЕ и являетсч четвертым выходом блока управления, выход второго счетчика-дели20 теля соединен с первым входом элемента

ИЛИ-НЕ, выход которого является пятым выходом блока управления, выход второго элем-.нта задержки соединен с входом установкл в "0" третьего счетчика-делителя и яв25 ляется первым выходом блока управления.

Стековое запоминающее устройство Стековое запоминающее устройство Стековое запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и позволяет упростить устройство записи и хранения импульсных потоков /ИП/

Изобретение относится к измерительной технике и может быть использовано для регистрации нестационарных потоков импульсов

Изобретение относится к запоминающим устройствам, в частности, к оперативным запоминающим устройствам динамического типа

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на основе элементов полупроводниковой динамической памяти

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на основе полупроводниковых микросхем памяти динамического типа

Изобретение относится к импульсной технике и может быть использовано для запоминания случайных последовательностей импульсов и определения интервалов времени между импульсами при считывании

Изобретение относится к вычислительной технике и может быть использовано для управления регенерацией информации в динамической памяти

Изобретение относится к измерительной технике и может быть использовано для запоминания и хранения формы и величины импульсов при регистрации однократных быстропротекающих процессов

Изобретение относится к динамическим запоминающим устройствам и может быть использовано для передачи данных в устройствах автоматики и вычислительной техники с синхронной произвольно-последовательной выборкой

Изобретение относится к запоминающим устройствам и может быть использовано в аппаратуре передачи данных устройств автоматики и вычислительной техники

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано при положении запоминающих устройств на полупроводниковых микросхемах динамического типа

Изобретение относится к импульсной технике и может быть использовано для запоминания случайных последовательностей импульсов и определения интервалов времени между ними при считывании

Изобретение относится к измерительной технике и может быть использовано в системах регистрации нестационарных потоков импульсов

Изобретение относится к области вычислительной техники и может быть использовано при построении запоминающих устройств на микросхемах динамической

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на микросхемах динамической памяти

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на основе элементов полупроводниковой динамической памяти

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на микросхемах динамической памяти
Наверх