Двоично-десятичный счетчик

 

Изобретение относится к импульсной и вычислительной технике, в частности к синхронным счетчикам, и может быть использовано в устройствах промышленной автоматики и вычислительной техники. Целью изобретения является повышение эксплуатационной отказоустойчивости . Двоично-десятичный счетчик реализован по многоразрядной схеме на триггерах 15„3-15,7, элементах И, И/К-НГ, И-НЕ, 2-2И-ИЛИ, ИЛИ, НЕ и содержит четыре основных 3-6 и- 0 ю to & оэ Фис7

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (51) 5 Н 03 К 23/72

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНСМЪ(СВИДЕТЕЛЬСТВУ

Ф

° °

° Ю

МЮ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4645892/21 (22) 03.02.89 (46) 23.01.91. Бюл,. Р 3 (72) А.Н ° Пархоменко, В.В. Голубцов, В.С. Харламов и А.E. Корняков (53) 621.374.323 (088.8) (56) Авторское свидетелд.ство ГССР

У 1370784, кл. Н 03 К 23/72, 1988.

Применение интегральных микросхем в электронной вычислительной технике.

Справочник./Под ред. Б„.Н, Файзулаева, Б.В. Тарабрина, — М„: Радио и связь, 1987, с. 38, рис. 3 29.

„„SU„„1622946 А 1

2 (54) ДВОИЧНО- ЕСЯТИЧНИЙ СЧЕТЧИК (57) Изобретение относится к импульсной и вычислительной технике, в частности к синхронным сЧетчикам, и может быть использовано в устройствах промьппленной автоматики и вычислительной техники. Пелью изобретения является повьппение эксплуатационной отказоустойчивости. цвоично-десятичный счетчик реализован по многоразрядной схеме на триггерах 15.3-15.7, элементах И, И/f, -HI., И-НЕ, 2-2И-ИЛИ, ИЛИ, HF. и содержит четыре основных 3-6 и1622946

10

» < «< »>1«п>llf рл «ря;и», Пр»» отка «е Одного

С>С II(<«l!f 1Õ Р 1 «РЯДОВ ДВОИЧ1»О-ЛЕСЯТИЧ

IIAI с »с I и»кл предоставляется возмс>ж11<ч 1, «с..тлпс в»»ть работоспособность

II, т«м Iioilcf»я»<>1(п»11 вход 24, 3-24, 6 нулевогo по>с «»с«лил, Нр<1 этом происходит lFToMB т»»ч (с кл Я р е.конд>1»гура ция раб отоспос об, (й гтр,ктуры устройства методом

И:«Обрс т(. »Вlе ОтнОситсЯ к импульс»<ой и «(г(1»г.<11»тс.льно».» технике, В част(«я.ти к <,fifõðo«1»biì счетчикам, и может

<><»т», 1»с пол».зовлно в устройствах про>1«1«1« " «ой л«томлтики и вычислитель«о 1 тех»п»ки, Нелью изобретения является повы«

Нл «r 1 представлена структур<(ля «х<-:мл пред:<лглемого двоично,I c.<. >f T« IIIor n счетчика; на фиг. 2

1«1>е»»енпл>1 дилгрлмма его работы (I — «c xoIIIIne состояние Выходов в

<1;-.l ñ; 2 — предварительная установка и;1 »<хоп:»х 1> 2, D. 3, D, 4-7) ., I«<>IIчпО-десятичньи» счетчик содер«ит (<1>I»I, 1) первый элемент НЕ 1 .:< тройст«л, первый элемент ИЛИ 2 гтройгт«а, основные разряды 3-6, рс з< р«н»111 разряд 7, второй элемент

HI, 8, перья>й 9, второй 10, третий

1 ->де>»е»»ты И, второй элемент ИЛИ 12 угтройгтвл, четвертьп» элемент И 13

<гтр<11«гт»«л, элементы И/И-HF. 14.1 — 14.3 10 и 14,4 рлзрядов, триггеры 15.1-! 5. > рл:«рядо«, первые 16 ° 1 — 16.3 и

16 .4 - лс менты 2 — 2И-ИЛИ разрядов, элемгнты И 17 1 — 17.5 разрядов, вторые

><1гlf< II Tbf ?-?И-И. П1 18. 1-18. 3 рл зрЯДОВ °

1<»>1«1,«o>iåìåif I bi И-HF. 19. 1 — 19. 5 разря, (О«, «тсрые шлеме>»ты И-НГ 20. 1-20. 5

»>.«зрядо«, третьи элементы 2-?И-ИЛИ

21. 1-21.4 разрядов четвертьп» элемент . -2И-И(П! 22. 1 первого разряда.

Еонтр<>.-(ьны>«1«ход 23 устройства гоеппне«с Входом элемента HF. 1, вы.;ОД которого гоепинен с первь»м»» вхо,<,«ми эдеме«тпв И-НF, 19.1 — 19,5 и 20.1?О, 5. Входы 24, 1 — 24,4 разрешения работы рл.«рядов г эединены cooTBPтствен55

lIn с 11 ep f«f lf«» Вх Одами элементов И/И:1I 1- .4, 14 1 — 14< 3. Вход ?5 ус Tà»loâ

<1 ><

В»п «с «ения из нее неигпрл«но(О разряда -, Ллнное техническое ре»пение позв<>ляет повысить экгплулта»»ио»»ную отклзоусто»»чивость базовых компонентов устройств промышленной автоматики и вычислительной техники, а также значительно сократить расход интегральных микросхем на этапе эксплуатации этих счетчиков. 2 ил, элемента ИЛИ 2, Выход которого соединен с R-входами триггеров 15, 1-15. 5 разрядов. Информационный вход 26. 1 предустанова первого разряда 3 соединен с вторым входом «торо»» группы входов элемента 2-?И вЂ” ИЛИ 16.4 и с перВым Входом первой группы входов элемента 2-2И-ИЛИ 16, 1, Информационный вход ?6.2 предустанова второго разряда 4 соединен с вторым входом второй группы входов элемента 2 — 2И вЂ” ИЛИ 16. 1 с первым входом первой группы Входов элемента 2-2И-ИЛИ 16 ° 2. Информационный Вход 26,3 предустанова третьего разряда 5 соединен с вторым входом второй группы входов элемента

2-?И-ИЛИ 16. 2 и с первым Входом первой группы входов элемента 2-2И-ИЛИ

16.3„Информационный вход 26„4 предустанова четвертого разряда соединен с вторым входом Второй группы входов элемента 2-2И-ИЛИ 16.3 и с вторым входом элемента И-НГ 20.4. Си»»хровход 27 устройства соединен с Входом элемента НЕ 8, выход которого соединен с инверсными входами элементов

И 17.1 — 17.4„Входы 28 и 29 определения режимов работы устройства соединены соответственно с первым входом элемента И 9, с вторым входом элемента И 9 и с третьим входом элемента И 13.

Инверсный выход элемента И/И-HF.

14.4 соединен с первым входом второй группы входов элемента 2-2И-ИЛИ 16.4, с первым входом элемента И 17„5 и с вторым входом первой группы входов элемента 2-И-ИЛИ 21.1. Прямой выход элемента И/И-НЕ 14,4 соеди> .и r первым входом первой группы входов элемента 2-2И-ИЛИ 16, 4 и с первым Входом Второй группы входов элемента

2-2И-ИЛИ ?1.1.

5 162294

Инверсный выход элемента И/И-HF.

14.1 соединен с первым входом второй группы входов элемента 2-2И-ИЛИ 16.1, с первым входом второй группы входов

5 элемента 2-2И-ИЛИ 18. 1 и с вторым входом первой группы входов элемента

2-2И-ИЛИ 21„2. Прямой выход элемента И/И-HF. 14.1 соединен с вторым входом элемента И/И-НЕ 14.4 резервного разряда 7, с вторым входом первой группы входов элемента 2-2И-ИЛИ 16.1, с вторым входом первой группы входов элемента 2-2И-ИЛИ 18.1 и с первым входом второй группы входов элемента 2-2И-И.ЛИ 21.2.

Инверсный выход элемента И/И-HF.

14.2 соединен с первым входом второй группы входов элемента 2-2И-ИЛИ 16.2, с первым входом второй группы входов 20 элемента 2-2И-ИЛИ 18.2 и с вторым входом первой группы входов элемента

2-2И-ИЛИ 21.3. Прямой выход элемента

И/И-НЕ 14 .2 соединен с вторым входом элемента И/И-HE 14.1, с вторым нходом 25 первой группы входов элемента

2-2И-HJIH 16.2, с вторым входом первой группы входов элемента 2-2И-ИЛИ

18.2 и с первым входом второй группы входов элемента 2-2И-ИЛИ ?1.3. 3С

Прямой выход элемента И/И-HF. 14.3 соединен с вторым входом элемента

И/И-HF. 14.2, с вторым входом первой группы входон элемента 2-2И-ИЛИ 16.3, с вторым входом первой группы входов элемента

2-2И-ИЛИ 18,3 и с первым входом второй группы входов элемента 2-2И-ИЛИ

21.4. Инверсный выход элемента

И/И-НЕ 14.3 соединен с первым входом второй группы входов элемента 4

2-2И-ИЛИ 22.2, с первым входом второй группы входов элемента 2-2И-ИЛИ

16.3, с первым входом второй группы входов элемента 2-2И-ИЛИ 18.3 и с вторьач входом первой группы входов элемента 2-2И-ИЛИ 21.4, Выход элемента 2-2И-ИЛИ 16.4 резервного разряда 7 соединен с вторым входом элемента И-НЕ 20.5. Выход элемента 2-2И-ИЛИ 16.1 соединен с вторым входом элемента И-НЕ 20.1.

Выход элемента 2-2И-ИЛИ 22.1 соединен с вторым входом элемента И 17.2, Выход элемента 2-2И-ИЛИ 16.2 соединен с вторыч входом элемента И-HE

20.2. Выход элемента 2-2И"ИЛИ 16.3

55 соединен с вторым входом элемента

И-НЕ 20.3. Выход элемента- И 9 соединен с первым входом элемента

6 6

И !7. 1, с третьим входом элемента

И 17.2, с третьим входом элемента

И 17.3, с четвертым входом элемента

И 10 и с первым входом элемента И 11.

Выход элемента И 17.1 соединен с первым входом первой группы входов элемента 2-2И-ИЛИ 18.1 и с вторым входом элемента И 17.5, выход которого соединен со счетным входом триггера 15.5. Выход элемента И 17.2 соединен с вторым входом второй группы входов элемента 2-2И-ИЛИ 18.1 и с первым входом первой группы входов элемента 2-2И-ИЛИ 18. 2. Выход элемента И 17.3 соединен с вторым входом второй группы входов элемента

2-2И-ИЛИ !8.2 и с первым входом первой группы входов элемента 2-2И-ИЛИ

18.3. Выход элемента И 17.4 соединен с вторым входом второй группы входов элемента 2-2И-ИЛИ 18.3 и со счетным входом триггера 15.4. Выходы элементов 2-2И-ИЛИ 18.1-18.3 соединены соответственно со счетными входами триггеров 15.1-15.3.

Выходы элементов И-НЕ 19.1-19.5 соединены с I-âõîäàèè соответствующих им триггеров 15.4-15.5. Выходы элементов И-НЕ 20.1-20.5 соединены соответственно с вторыми нходами . элементов И-HF. 19. 1-19. 5 и с К-входами соответствующих им триггеров

15.1-15.5.

Прямой выход триггера t5.5 соединен с первым входом первой группы входов элемента 2-2И-ИЛИ 21.1. Прямой выход триггера 15.1 соединен с вторым входом второй группы входов элемента 2-2И-ИЛИ 21.1 и с первым входом первой группы входов элемента 2-2И-ИЛИ 21.2. Прямой ныход триггера 15.2 соединен с вторьач входом второй группы входов элемента 2-2И-ИЛИ

21,2 и с первым входом первой .группы нходов элемента 2-2И-ИЛИ 21 3.

ПРчмой выход тРиггеРа !5 3 сое нен с вторым входом второй группы входов элемента 2-2И-ИЛИ 21.3 и с первым входом первой группы входов элемента 2-2И-ИЛИ 21.4. Инверснъ1й выход триггера 15.3 соединен с вторым входом второй группы входов элемента 2-2И-ИЛИ 22.2.

Прямой выход триггера 15.4 соединен с вторым входом второй группы входов элемента 2-2И-ИЛИ 21.4, Инверсный выход триггера 15.4 соединен с

1622946

r t <)(>btÌ НХОДОМ П ЕРНОй ГР УПГгы ВХОДОВ лс мента 2-2И-ИЛИ 22, 1, Вггхол элемента 2-2И-ИЛИ 21 „1 является информационным ньмодом 30.1

5 верного разряда 3 устройства и соедигг и с первыми входами элементов И

17.2 и 17,3, с третьим входом элемента И 10 с вторым нходом элемента

И 11 и с вторым входом элемента И 13. 10

Выход элемента 2-2И-ИЛИ 21,2 является информационным выходом 30.2 второго разряда 4 устройства и соединен с вторым входом элемента И 17.3 и с вторым входом элемента И 10. 15

Выход элемента 2-2И-ИЛИ 21.3 является информационным вьмодом 30.3 третьего разряда 5 устройства и соединен с первым входом элемента И 10.

Выход элемента 2-2И-ИЛИ 21.4 явля- « 0 ется информационным выходом 30.4 четвертого разряда 6 устройства и соединен с третьим входом элемента И 11 и с первым входом элемента И 13.

Выходы элементов И 10 и 11 соеди- 25 нены соответственно с первым и вторым входами элемента ИЛИ 12, выход которого соединен с вторым входом элемента И 17.6„ Выход элемента И 13 является выходом переноса значения в 30 старший разряд счетчика устройства.

Рассмотрим функциональное назначение элементов логической структуры предлагаемого дноично-десятичного счетчика, Элемент HE 1 осуществляет инверсию сигнала на контрольном входе 23 разрешения предустанова устройства и открывает или закрывает элементы

И-НЕ 19„1-19„.5 и 20.1-20.5.

Элемент ИЛИ 2 принимает сигнал на входе 25 устройства и согласует его со стандартным значением логического "0" или логической "1" внутри интегральной микросхемы. 45

Разряды 3-6 являются основньии разрядами дноично-десятичного счетчика, реализующими его основное функгнгональное назначение в устройствах промышленной автоматики и вычисли50 тельной техники °

Разряд 7 является резервным разрядом дноично-десятичиого счетчика и предназначен для восстановления его работоспособности при отказе одного из основных разрядов 3-6.

Элемент НЕ 8 осуществляет инвер- . тиронание сигнала на синхронходе 27 устройства и преобразует его реальное значение н номинальные значения логической "1" или логического "0" внутри интегральной микросхемы.

Элементы И 9-11, 13 и ИЛИ 12 реализуют схему управления режимами работы дноично-десятичного счетчика.

Элементы И/И-HE 14.1-14.3 и 14,4 осуществляют ныработку сигналов настроечной Функции, управляющей работоспособной структурой двоично-десятичного счетчика, н зависимости от исправного (неиспранного) состояния его разрядов 3-6.

Триггеры 15,.1 — 15„5 предназначены для хранения числа накопленных импульсов, поступивших на синхровход

27 устройства при разрешении их счета.

Элементы 2-2И-ИЛИ 16.1-16.3 и

16.4 осуществляют коммутацию сигналов с информационных входов 26.126.4 предустанова устройства на Iи К-входы триггеров 15.1 — 15.5, в зависимости от исправного (неисправного) состояния соответствующих основных разрядон 3-6.

Элементы И 17„1-17. Ъ совместно с элементами 2-2И-ИЛИ 18.1-18.3 осуществляют коммутацию синхросигналон, поступающих на синхровход 27 устройства, и изменений на прямьм выходах триггеров 15.1-15.5 на счетные входы триггеров последующего исправного разряда, Элементы И-НЕ 19.1-19,5 и 20.1—

20,5 осуществляют подачу разнополярных сигналов на I- и К-входы триггеров 15.1-15.5.

Элементы 2-2И-ИЛИ 21.1-21.4 осуществляют коммутацию сигналов с триггеров 15. 1-15. 5 на выходы 30. 1-30.4 устройства в зависимости от исправного (неисправного) состояния соответствующего разряда 3 7.

Элемент 2-2И-ИЛИ 22.1 осуществляет установку устройства н "0" после значения "1001" и коммутирует этот сигнал установки в первый 3 или во второй 4 разряды в зависимости от их работоспособного состояния.

Вход 23 разрешения предустанова устройства предназначен для управления режимом установки его в предварительное состояние, отличное от нуля. При наличии на входе 23 сигнала низкого логического уровня устройство устанавливается в состояние, соот16 22946 нетcl âóþùåå состояниям сигналон на входах 26. 1-?6 ..4 устройства.

Входы 24 !-24 4 устройства предназначены для разрешения (запрета) работы соответствующего основного разряда. При разрешении работы разряда на соответствующем входе ?6 присутствует сигнал высокого логического уровня. В случае запрета работы разряда на соответствующий ему вход

26 подается сигнал нулевого логического уровня, Вход 25 предназначен для установки устройства в нулевое состояние путем подачи на этот вход сигнала

t0 низкого логического уровня °

Входы 26. 1-26,4 устройства являются информационными входами предварительной установки его в состояние, 20 отличное от нулевого состояния.

Входы 28 и 29 в совокупно.ти с входом 23 являются входами, управляющими режимами работы устройства„

Счет импульсов происходит при наличии на входах 23, 28 и 29 сигналов высокого логического уровня. Наличие этих же игналов на входах 23, 28 и 29 обеспечивает перенос импульсов в следующий каскад цвоично-десятичного счетчика через э. емент П !3.

Двоично-десятичный счетчик работает следующим обра зом.

Для установки двоично — десятичного счетчика в нулевое состояние на вход

25 подается сигнал низкого логического уровня, который через элемент

ИЛИ 2 поступает на инверсные К-входы триггеров 15.1 — 15.5 и устанавливает их в нулевое состояние.

Для установки двоично-десятичного счетчика в состояние, отличное от нулевого, на вход 23 разрешения предустанова подается сигнал логического 45 нуля, а состояния сигналов на входах

28 и 29 могут быть любыми. В этом сл уча е эл еме нты И-НЕ 19 . 1-1 9 . 5 и

20.1-20.5 открываются сигналом с выхода элемента HE 1. Состояния сигна- 50 лов с входов 26.1-26.4 устройства ч ер ез эл еме нты 2-2И-ИЛИ 16 . 1-16 ° 3 и 16.4, И-HE 19.1-19.6 и 20.1-20.5 подаются на I- и К-входы триггеров

15.1-15.5, которые принимают идентичные состояния с приходом положительного перепада тактового импульса на вход 27 синхронизации устройства.

При исправном состоянии основных разрядов 3-6 устройства и режиме счета на входах 24 „1-?4,4 присутствуют сигналы логической единицы, В этом случае единичными разрешающими сигналами открьггы следующие логические элементы устройства: первые группы входов элементов 2-2И-ИЛИ 16 ° 1-16,3 и 16,4, вторые группы входов элементов 2-2И-ИЛИ 21. 1-21,4, первые группы входов элементов 2-2И-ИЛИ 18, t18.3. Элемент И 17.5 закрьгг нулевым логическим уровнем сигнала с инверсного выхода элемента И/И-НЕ 14 „4 „

Счет импульсов в устройстве производится по следующей логической ветви: со счетного входа 27 устройства через элемент HE 8, элемент И 17.1, первую группу входов элемента

2-2И-ИЛИ 18.1 — на счетный вход триггер", 15. 1, через вторУю группу входов эл емента 2-2И-ИЛИ 21 . 1 — на информационный выход 30.1 устройства, с приходом второго импульса изменение выхода триггера 15.1 через вторую группу входов элемента 2-2И-ИЛИ 21.1, элемент И 17 ° 2, первую группу входов элемента 2-2И-ИЛИ 18.2 — на счетный вход триггера 15 2 и через вторую группу входов элемента 2-2И-ИЛИ 21.2 на информационный выход 30.2 устройства. С приходом очередного импульса элементы И 17.2 и 17.3 будут закрьггы нулевым состоянием сигнала на прямом выходе триггера 15„1, и следовательно, в единичное состояние установится только триггер 15.1, так как элемент

И 17. 1 будет открыт. Четвертый импульс установит в единичное состояние триггер 15.3 и в нулевое состояние триггеры 15„1 и 15.2. Триггер

15,4 будет установлен в единичное состояние при предыдущем единичном состоянии триггеров 15.1, 15.2 и

15.3, так как только в этом случае откроется элемент И 17.4.

После состояния двоично-десятичного счетчика, равного "1001", открывается элемент И 13, который может передать по выходу 31 устройства единицу переноса в старший каскад многоразрядного двоично-десятичного счетчика. С приходом очередного vìпульса двоично-десятичный счетчик устанавливается в состояние в "0000".

Это обеспечивается тем, что элемент

И 17.1 открьгг для прохождения импульса на счетный вход триггера 15. 1, элемент

16229

И 17.2 закрыт сигналом с выхода элемента 2-2И-ИЛИ 22„1, элемент И 17,3закрьгг нулевым сигналом с выхода триггера 15.4 через элемент 2-2И-ИЛИ

21,2 и элемент И 17„4 открьгг для прохождения синхроимпульса на счетный вход триггера 15„2.

Состояние входов и выходов устройства при счете от 0 до 9 показано на временной диаграмме работы устройства (фиг. 2).

При неисправном состоянии одного из основных разрядов 3-6 на соответствующий управляющий вход 24.1-24.4 устройства подается сигнал логического нуля„

Рассмотрим принцип сохранения работоспособности устройства на примерах, когда произошел отказ первого 20

3 и третьего 5 разрядов.

При отказе триггера 15.1 первого разряда на управляющий вход 24.1 подается нулевой потенциал и данный разряд исключается из режима функцио- 25 нирования предлагаемого двоично-десятичного счетчика, Это производится следующим образом.

Нулевой потенциал на входе ?4.1 устройства приводит к смене сигналов 30 на прямом и инверсном выходах элемента И/И-НЕ 14.4, что, в свою очередь, приводит к открьгтию второй и закрьггию первой групп входов элемента 2-2И-ИЛИ 16.4, к открытию первой и закрытию второй групп входов элемента 2-2И-ИЛИ 21„1, а также к открытию элемента И 17.5„ Таким образом, при установке устройства в состояние, отличное от нулевого, сиг- 4р нал с входа 26„1 будет поступать через вторую группу входов элемента

2-2И-ИЛИ 16,4 на вход элемента И-HF.

20.5, а значение состояния сигнала на выходе триггера 15,5 через первую 45 группу входов элемента 2-2И-1ПИ

21,1 — на информационный выход 30.1 устройства. Выход триггера 15.1 в этом случае будет отключен от выхода

30Ä1 устройства закрытой второй группой входов элемента 2-2И-ИЛИ 21„1.

Подсчет импульсов в этом случае будет производиться по следующей логической ветви предлагаемого двоично-десятичного счетчика: с синхро- 55 входа 27 устройства через элемент

HF. 8, элементы И 17.1 и 17 5 — на счетный вход триггера 15. 5, значение состояний сигналов (и их изменения) !

2 на выходе триггера 15.5 через первую группу вхолон элемента 2-2И-ИЛИ

21. 1 — на инФормационный выход 30. 1 устройства и через элемент И 17.2, первую группу входов элемента

2-2И-ИЛИ 18.2 — на счетный вход триггера 15.2. Состояние сигнала на выходе триггера 15 2 (и его изменения) через вторую группу входов элемента 2-2И-ИЛИ 21, 2 поступает на информационный выход 30 „2 устройства и через элемент И 17,3, первую группу входов элемента 2-2И-ИЛИ 18.3— на счетный вход триггера 15.3. Состояние сигнала (и его изменения) на выходе триггера 15.3 через вторую группу входов элемента 2-2И-ИЛИ

21.3 поступает на информационный выход 30.3 устройства и через элементы И 10, ИЛИ 12, И 17.4 — на счетный вход триггера 15.4, состояние сигнала на выходе которого через вторую гр уппу входов эл емента

2-2И-ИЛИ 21.4 поступает на выход

30.4 устройства. Таким образои, в результате подачи нулевого потенциала на вход 24.1 происходит исключение триггера 15.1 из работоспособной структуры предлагаемого двоично-десятичного счетчика как в режиме его предустанова, так и в режиме подсчета импульсов.

При отказе триггера 15.3 на управляющий вход 24,3 устройства подается нулевой потенциал, который приводит к изменению состояний сигналов на прямых и инверсных выходах элементов И/И-HE 14„2, 14.1 и 14.4.

Единичными потенциалами с их инверсных выходов открываются следующие логические элементы устройства: вторая группа входов элемента 2-2И-ИЛИ

16.4 (разрешается прохождение сигнала с входа 26.1 устройства на Ти К-входы триггера 15.5), элемент

И 17.5 (разрешается прохождение синхроимпульсов на счетный вход триггера 15.5), первая группа входов элемента 2-2И-ИЛИ 21.1 (разрешается прохождение сигнала с выхода триггера 15.5 на информационный выход

30.1 устройства), вторая группа входов элемента 2-2И-ИЛИ 16.1 (разрешается прохождение сигнала с входа

26.2 на I- и К-входы триггера 15. 1), вторая группа входов элемента 2-2И-ИЛИ

18.1 (разрешается прохождение синхро- импульсов с выхода элемента И 17.2

1 ? Л 6

40 на вход С триго с ра 1 . 1), первая группа входов клемента 2-?И-ИЛ11 21 ? (разрешается прохождение сигнала с выхода триггера 15 1 на информационный выход 30 2 устройства), вторая группа входов элемента 2-2И-11ТП1 16. 2 (разрешается прохождение сигнала с входа 26.3 устройства íà I- u K-входы триггера 15.2), вторая группа входов элемента 2-2И-ИЛИ 18. 2 (разрешается прохождение синхроимпульса с выхода элемента И 17,3 на счетный вход триггера 15, 2), первая группа входов элемента 2-2И-ИЛИ 21.3 (разрешается прохождение сигнала с выхода триггера 15. 2 на информационный выход 30.3 устройства), Состояние логических элементов четвертого разряда 6 остается прежним. Таким образом, при подаче нулевого потенциала на вход 24.3 логическая структура двоично-десятичного счетчика перестраивается на работоспособную структуру, "вытесняя" отказавший триггер

15.3.

Замена отказавших триггеров

15.1 и 15.4 второго и четвертого разрядов производится аналогично рассмотренным примерам.

Таким образом, в двоично-десятичном счетчике осуществляется автоматическая реконфигурация его логической структуры при отказе одного из основных разрядов, что создает возможность обеспечения работоспособности этого устройства без замены, и, следовательно, повышается его эксплуатационная отказоустойчивость.

Фор мул а изобретения

Двоично-десятичный счетчик, содержащий два элемента HF., два элемента ИЛИ, четыре элемента И и разряды, каждый из которых содержит триггер, два элемента И-HE элемент

И, вход разрешения предустанова устройства соединен с входом первого элемента HE устройства, выход которого соединен с первыми входами первого и второго элементов И-НЕ каждого разряда, вход установки в "0" .устройства соединен с входом первого элемента ИЛИ устройства, выход которого соединен с R-входом триггера каждого разряда, синхровход устройства соединен с входом второго элемента HE устройства, выход которого

55 г О е (и н(н (и н в гp с яы ..я< Вхола! п л г и< итон II ка ;чо о ра пяла, P-> v< л

?гтройс ва;оелинен с пер выь1 нхс пом перво с элемента И устройств», второй вход которого сс елинен с T — нхопом устройства, коч орый дополнительно соединен с третьим входом четвертогo элемента II устрой-тва, выход первого лемента И-НГ каждого разряда соь.динен с Т-входом триггера одноименного разряда, выход второго элемента И-HF. каждого разряда соединен с вторым входом первого элемента И вЂ” НЕ и с К— входом триггера одноименного разряда, выход первого элемента И устройства соединен с пергым входом третьего и с четвертым входом второго элементов И устройства, с прямым входом элемента И первого разряда, с третьим входом элемента И второго разряда, с третьим входом элемента И третьего разряда, о т л и ч а ю— шийся тем, что, с целью повышения эксплуатационной отказоустойчивости, в него введены дополнительный разряд, содержащий триггер, элемент И/И-HF. элемент 2-?И-ИЛИ, элемент И и два элемента И-HE каждый, кроме резервного, разряд дополнительно содержит третий элемент

2-2И вЂ И, разряды, кроме резервного и четвертого, содержат элемент И/ИНЕ первый и второй элементы 2-2И-ИЛИ, второй разряд дополнительно содержит четвертый элемент 2-2И-ИЛИ, причем вход разрешения работы первого разряда соединен с первым входом элемента И/И-НЕ резервного разряда, вход разрешения работы второго Раэ ряда соединен с первым входом элемента И/II-НЕ первого разряда, вход разрешения работы третьего разряда соединен с первым входом элемента

И/И-НЕ второго разряда, вход разрешения работы четвертого разряда соединен с первым входом элемента

И/И-HF. третьего разряда, информационный вход предустанова первого разряда соединен с первым входом первой группы входов первого элемента

2-2И-ИЛИ одноименного и с вторым входом второй группы входов элемента

2-2И-ИЛИ резервного разрядов, информационный вход предустанова второго разряда соединен с первым входом первой группы входов первого элемента

2-2И-ИЛИ одноименного и с вторым входом второй группы входов первого эле15

1622946

55 мента 2-2И-ИЛИ первого разрялон, вход предустанова третьего разряда соединен с первым входом первой группы входов первого элемента ?-2И-ШП1 одноименного и с вторым входом второй группы входов второго разрядов, вход предустанона четвертого разряда соединен с вторым входом второго элемента И-HE одноименного и с вторым входом второй группы входов первого элемента 2-2И-ИЛИ третьего разрядов, выход первого элемента HF. устройства дополнительно соединен с первыми входами первого и второго элементов

И-НЕ резервного разряда, выход первого элемента ИЛИ устройства дополнительно соединен с R-входом триггера резервного разряда, инверсный выход элемента И/И-HF, резервного разряда соединен с первым входом второй группы входов элемента ?-2И-И П одноименного, с первым входом элемента И одноименного и с вторым входом первой группы входов третьего элемента 2-2И-ИЛИ первого разрядов, прямой выход элемента И/И-HE резервного разряда соединен с первым входом первой группы входов элемента 2-2И-ИЛИ одноименно и с первым входом второй группы входов третьего элемента

2-2И-ИЛИ первого разрядов, выход элемента 2-2И-ИЛИ резервного разряда соединен с вторым входом второго элемента И-НЕ одноименного разряда, выход которого соединен с вторым входом первого элемента И-HF. и с

К-входом триггера одноименного разряда, выход первого элемента И-HF. резервного разряда соединен с I-входом триггера одноименного разряда, синхровход которого соединен с выходом элемента И одноименного разряда, прямой выход триггера резервного разряда соединен с первым входом первой группы входов третьего элемента 2-2И-ИЛИ первого разряда, инверсный выход элемента И/И-НЕ первого разряда соединен с первым входом второй группы входов первого, с первым входом второй группы входов второго элементов 2-2И-ИЛИ одноименного и с вторым входом первой группы входов третьего элемента 2-2И-ИЛИ второго разрядов, прямой выход элемента И/И-HE первого разряда соединен с вторым входом элемента И/И-HF. резервного, с вторым входом первой группы входов первого, с вторым вхоlQ

Ю

50 дом первой группы входон второго элементов 2-2И-ИЛИ одноименного и с первым входом второй группы входов третьего элемента И-2И-ИЛИ второго разрядон, выход первого элемента

2-2И-ИЛИ первого разряда соединен с вторым входом второго элемента

И-HF. одноименного разряда, выход элемента И первого разряда соединен с вторым входом элемента И резервного разряда и с первым входом первой группы нходон второго элемента

2-2И-ИЛИ первого разряда, выход которого соединен со счетным входом триггера одноименного разряда, выход триггера первого разряда соединен с нторым входом второй группы входов третьего элемента 2-2И-ИЛИ одноименного и с первым входом первой группы входов третьего элемента 2-2И ИЛИ второго разрядон, вход разрешения работы четвертого разряда дополнительно соединен с первым входом первой группы входов четвертого элемента 2-2И вЂ И второго разряда, выход которого соединен с вторым входом элемента И одноименного разряда, выход которого соединен с первым входом первой группы входов второго элемента 2-211-ИЛИ одноименного и с вторым входом второй группы входов второго элемента 2-2И-ИЛИ первого разрядов, инверсный выход элемента

И/И-HE второго разряда соединен с первым входом второй группы входов первого, с первым входом нторой группы входов второго элементов 2-?И-ИЛИ одноименного и с вторым входом первой группы входов третьего элемента

2-2И-ИЛИ третьего разрядов, прямой выход элемента И/И-HE второго разряда соединен с вторым входом элемента И/И-HF. первого разряда, с вторым входом первой группы входов первого, с вторым входом первой группы входов второго элементов 2-2И-ИЛИ второго разрядов и с первым входом второй группы входов третьего элемента

2-2И-ИЛИ третьего разряда, выход первого элемента 2-2И-ИЛИ второго разряда соединен с вторым входом второго элемента И-НЕ одноименного разряда, выход второго элемента 2-2И-ИЛИ второго разряда соединен со счетным входом триггера одноименного разряда, выход которого соединен с вторым входом второй группы входов третьего элемента 2-2И-ИЛИ одноименного и с

1Г 22сз4 пгрн-.п| нхс дом пергзой I pylllIII вхозгсзгз третьего элементл ? 2И-!1Л!! третьего рлзрядс7в, ннгзерс.ный выход .злемептл

И/И-!IF. третьего разряда соединен с первым llxnIIOM второй группы входов четверзого элементл 2 — 2И-ИЛИ второго разряда, с первым входом второй группы входов первогo, с первым входом второй группы II?:oIIOII второг о элемен— тов 2-2И-ИЛИ третьего и с вторым входом первой гpvIIIIII входов третьего элеменз" 2-2И-ИЛИ;етвертого рл зрядов, ггряиой выхс элемента И/И вЂ” ?II третьего рл зрядл . Oc;IIIH»H o вторым входом элемента И/И-Н? . второго рлзряда, с вторым II?..здoM первой группы входов второго элемента 2-?11-И П! третьего разряда, с вторым входом первой групгты входов пс рвого элемента

2-2И-ИЛИ третьего рлзрядл и с серным входом второй группы вхолог т?.етьего элемента 2-2И-ИЛИ че в: ртсн о p,7 «pI!— дл, вьгхо,I первого элс мензл 2-2И-ИЛ!1 третьего рл зр яда со»дине с втсзрым входом второго ансис нч л И-11Г, одно,IIME HHoI разряд7, I7I г<од ззгсиентл И

l третьего рл зрядл соединен с первьпг входом первой г pyllIII входов второго элемент7 2-2И-ИЛИ OIIHHIIMeli«nr и с вторым входом втl7р, и группы входов

-зл еис H7 a ",- ?11-11 ll l втопог и

1злзрядон, выход второго злсMpHT7

;2-2И-Иг?И третьего рл эрялл со .дине и ! co сч»7 ным Входом тригг с г) 7 О сноимен ного ра.зрядл, вьгход которого соед»НГ и С ВТОРЫМ НХоДOM ВтОРОй ГРУППЫ входов трет ьег о элеи»нтл 2-?И-ИЛИ одноименного и с первым входои пер— вой группы входов третьего элемента

2-2И-ИЛИ чс тверто о рлзрядов, выход элемента И четвертого рл.зрядл соединен со с .етним II; n;IoM триггep7 одноимен:гог о ра.зря, »I с вторым входом второй группы гзходоп второго элеменщего каскада

5 !

0 !

40 та 2-?И-ИЛИ третьего рлз!?ядл, г1ьсхс л третьего элемента ?-211-И?П1 первого разряда является перphlì инфорилц;Ioíтзг гм выходе и устройгства и с оедигген с первым входом элемента И второго разряда, с первым входом элеиента

И третьего рлзряда, с третьим входом второго элемента И и с вторыми входами третьего и четвертого ээ.лементов И устройства, выход треть»гс элемента 2-2И-ИЛИ второго разряда является вторым информационньи вьгходом устройства и соединен с вторьг1 входом элемента И третьего разряда и с вторым входом второго элементл

И устройства, инверсный выход триггера третьего разряда соединен с вторым входом второй группы входов четвертого элемента 2-2И-ИЛИ второго разряда, инверсный выход триггера четвертого разряда соединен с вторим входом первой группы входов четвертого элемента 2-2И-ИЛИ второго разряда, выход третьего элемента 7.-?ИИЛИ третьего разряда является третг,и?с информационныи выходом устройства и соединен с первым входом второго элемента И устройства, выход треть»го элемента 2-2И-11ЧИ четвер I ol o рл ряда является с твертым инфорилционHh1M выходом устройства и соединен с третьим входом третьего и с первым входом четвертого элементов И устройства, выходы второго и третьего элементов И устройства соединены со— ответственно с первым и вторым входл— ми второго элемента ИЛИ устройства, выход которогo соединен с вторым вход и м э л е и е и т а I l ч е т в е p T o Г о р л 3 р JI JI л вьгход четвертогo леиентл И устройства является вьгходом переноса максимальногс значения в счетчик стар1622946

I

3стпрат счета

Счелв

0иг. 2

Составитель О, Скворцов

Техред М,Дидик. Корректор М. немчик

Редактор С. Пекарь

Заказ 115 Тираж Подписное

ВНИИПИ Государственного ко жтета по изобретениям и открытиям при ГКНТ СССР

I13Î35, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101

Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик 

 

Похожие патенты:

Изобретение относится к импульсной технике и может использоваться в измерительных и вычислительных устройствах

Изобретение относится к вычислительной техники, в частности к элементам электронных вычислительных устройств, и может быть использовано в устройствах управления

Изобретение относится к импульсной технике и может использоваться в измерительных устройствах

Изобретение относится к импульсной технике и может быть использовано в устройствах деления частоты импульсов на десять и управления ключевыми схемами в условиях высоких уровней наводок, помех, кратковременных изменений напряжения питания

Изобретение относится к импульсной технике и может быть использовано в вычислительных и измерительных устройствах

Изобретение относится к импульсной технике и может быть использовано в качестве счетчика импульсов с непосредственьшм вьшодом результата -счета на семисегментный индикатор

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам с фазоимпульсиым представлением информации

Изобретение относится к цифровой автоматике и вычислительной технике

Изобретение относится к вычислительной технике и используется для подсчета импульсов в двоично-десятичном коде, а также в коде Фибоначчи

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам с фазоимпульсным представлением информации, и может быть использовано в устройствах промышленной автоматики и вычислительной техники с повышенными характеристиками экономичности и надежности функционирования

Изобретение относится к импульсной и вычислительной технике, в частности к синхронным импульсным счетчикам, и может быть использовано в устройствах промышленной автоматики и вычислительной техники с улучшенными характеристиками экономичности и надежности функционирования

Изобретение относится к области вычислительной и дискретной техники и может быть использовано для построения счетчиков с малой функциональной сложностью и малым потреблением энергии
Наверх