Двоично-десятичный счетчик

 

Изобретение относится, в частности, к счетчикам и делителями частоты следования импульсов и может быть использовано в устройствах промышленной автоматики и вычислительной техники. Целью изобретения является повышение эксплуатационной отказоустойчивости устройства. Это достигается путем введения в его структурно-логическую организацию резервного разряда и логических элементов автоматический реконфигурации работоспособной структуры. Счетчик выполнен на триггерах и логических элементах и соединен конструктивными связями по многоразрядной схеме. В двоично-десятичном счетчике осуществляется автоматическая реконфигурация его структурно-логической организации при подаче соответствующего сигнала на управляющий вход. При отказе одного из основных разрядов обеспечивается возможность перехода на резервную работоспособную структуру, что создает возможность обеспечения работоспобности логического устройства автоматики и вычислительной техники без замены данного устройства. Таким образом повышается его эксплуатационная отказоустойчивость. 1 ил., 2 табл.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (50 4 Н 03 К 23/72

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

K А STOPCKOMY СВИДЕТЕЛЬСТВУ (21) 4424121/24-21 (22) 13.05.88 (46) 23 .10 .89 . Бюл . N 39 (72) А.Н.Пархоменко, В,В.Голубцов, E.Ã.Åðøîâà и В.С.Харламов (53) 621.374.32(088.8) (56) Матвеев В.В. и др. Приборы для измерения ионизирукщих излучений.—

М.: Атомиздат, 1972, с.546, рис.229(В) .

Применение интегральных микросхем в электронной вычислительной технике °

Справочник./Под ред.Б.Н.Файзулаева, Б.В. Тарабаринз — M. Радио и связь, 1987, с.40, рис.3.32. (54) ДВОИЧНО-ДЕСЯТИЧНЕ!Й СЧЕТЧИК (57) Изобретение относится, в частности, к счетчикам и делителям частоты следования импульсов и может быть использовано в устройствах промьппленной автоматики и вычислительной техники . Целью изобретения является повышение эксплуатационной отказоустойчивосИзобретение относится к импульсной и вычислительной технике, в частности к счетчикам, и может быть применено в устройствах промьппленной автоматики и вычислительной техники.

Цель изобретения — повьппение эксплуатационной отказоустойчивости двоично-десятичного счетчика, На чертеже приведена функциональная схема двоично-десятичного счетчика.

Двоично-десятичный счетчик содержит основные разряды 1-4, резервный

„„SU„„ I 517133 А 1

2 ти счетчика. Это достигается путем введения в его структурно-логическую органиэацию резервного разряда и логических элементов автоматической реконфигурации работоспособной структуры. Счетчик выполнен на триггерах и логических элементах и соединен конструктивными связями по многоразрядной схеме. В двоично-десятичном счет ике осуществляется автоматическая реконфигурация его структурнологической организации при подаче соответствующего сигнала на управляющий вход, При отказе одного из основных разрядов обеспечивается возможность перехода на резервную работоспособную структуру, что создает воз- ® можность обеспечения работоспособности логического устройства автома" тики и вычислительной техники без за- С мены данного устройства. Таким образом повышается его эксплуатационная 2 отказоустойчивость . 1 ил ., 2 табл

leak разряд 5, триггеры 6 .1-6 .5 разрядов, (,ф первые элементы И-НЕ 7.1-7.5 разря- 1 ф дов, элемент И-НЕ 8, элемент ИЛИ 9, третьи элементы 2И-ИЛИ 10,! — 10.4 разрядов, вторые элементы И-НЕ 11 1 — 1 !.5 разрядов, элементы И/И вЂ” HF 12.1-12.4 разрядов, первые элементы 2И-ИЛИ 13,2-13,4 разрядов, элементы ЗИ-ИЛИ 14,2,14,4 и Ф

14,5 второго, четвертого и резервного разрядов, вторые элементы 2И-ИЛИ

15.2-15 ° 4 разрядов, элементы HE 6.3 и 16.4 третьего и четвертого разрядов, элемент И 17 резервного разря1517133

20

30

50 дя, вход 18 рязреп)ения предварительной установки, вход 19 установки в

"0", первый 20 и второй 21 синхроВх ды, информапионные входы 22.1-22.4

Гf! ОД«ЯРитель))ОЙ JcTBIIo«KH > ВхО д f 23.1-23.4 запрещения работы рязр). дог и информационные выходы 24.)в

24,4 .

I).".Од ) 8 рязрег))ения предвярительвой .,;.òяновки соединен с первым

„)О«) .-)лементя И-НЕ 8, второй вход которого соединен с входом элемента

И П! 9 и входом 19 установки в 0".

Перв))й синхровход 20 соединен со счетным входом триггера 6 .1 и вхоГ) «) )ер«ой I руппы входов элемента

?".-)! В! ) 5,2, второй синхровход 21

) ::с)Г)))МИ ВТОРОЙ ГРУППЫ ВХОДОВ ЭЛЕт е)i f Ϋ? И-ИЛИ 1 5, 2 и 1 5 . 3, входом

)рс.тьей группы входов элемента

3iI--! .III! 14.4 ц со счетным входом тригр» 6.5. Вход 22 ° 1 предварительной установки первого разряда соединен е в: )дом элемента И-НЕ 7,1 и входом

i; l):îé группы входов элемента 2И-! IIIII 3,2, вход 22,2 предварительной

".f"f );i) -«ки второго разряда — с ВхоОр;)й группы входов элемента ;-! П! 13.2 и входом первой группы

) «с .Г) -)лементя 2И-ИЛИ )3,3, вход ! ):!)едвярптельной установки тре-, го рязрлдя — с Входом Второй групг ;ходов элемент;) 2И-ИЛИ 13.3 и

)::))до) Г;ервой группы вхс до« злемен35 т.. 2!! ИГ)П ) 34, я «ход 22.4 предварительной установки четвертого раз,)лдя — с входом Второй группы Входов элемента 2И-ИЛИ 13.4 и входом элемент;. I . 17. Вход 23.1 запрещения рябо- 40 т;);:ер«ого разряда соединен с Вхо"с«. э.-)ементя И/П-НЕ 12 .1, вход 23.2

: гп)) це )гл работы второго разряда с «торым ) ходом элемента И/И-НЕ 12. 2, )-.:Од 23 3 зяпреще)ия работы третьего 45 рязрлдя — B Topb)M входом элемента

)!/)! — НЕ )2.3 и Входом элемента НЕ 16.3, ?3.4 запрещения работы четверторязрлдя — с вторым входом элемен: я П/II-))Е 12 4 и входом элемента !

,;,.:n, лемента И-HE 8 устройства г е :) )Он с «ходами элементс)в И-HE

?, -7 .5 if 1 . ) — 11 .5 разрядов . Выход

:))св):;те )!. !И 9 соединен с вторыми

;. :с д) и;) -)с)е".)енто« И-HF. 7.1 — 7.5 раз")ЛДОР .

ы первых элементов И-HF 7 . 1—

/. 5:, I) 3 f)n)3 соединень) с инверсными

S-Входами триггеров 6.1-6.5 одноименHblx p я чрядО13 и с перВыми ВхОдями В тО рых элементов И-HI. 1 1 ° 1 — 1 1. 5 соответствук)цих разрядов, Выходы которых соединены с инверсными R-входами триггеров 6 .1-6.5 одноименных им разрядов.

Прямой выход элемента И/И-НЕ 12.1 соединен с входом первой группы входов элемента 2И-ИЛИ 10.1, входами второй группы входов элементов 2И-ИЛИ

15.2 и 13 ° 2 и входом элемента И/ИНЕ 12.2, а инверсный — с входом первой группы входов элемента 2И-ИЛИ

13.2, входом первой группы входов элемента ЗИ-ИЛИ 14.2, входом первой группы входов элемента 2И-ИЛИ 15.2 и входом второй группь) входов элемента 2И-ИЛИ 10 .1.

Прямой выход элемента И/И-НЕ 12.2, соединен с входами первой групггы входов элементов 2И-ИЛИ 10 .2 и )5.3, входом первой групггы входов элемента 2И-ИЛИ 25 .3, входом второй группы входов элемента 2И-ИЛИ 13,3 и входом элемента И/И-НЕ 12.3, а инверсный — с входами второй группы входов элементов 2И-ИЛИ 10.2 и 15.3, входом второй группы входов элемента

ЗИ-ИЛИ 14.4, входом первой групгг). входов элемента ЗИ-ИЛИ 14 .5, входом

«торой группы входов элемента 2ИИЛИ 25.3 и входом первсй группы входов элемента 2И-ИЛИ 13,3.

Прямой выход элемента И/И-НЕ 12.3 соединен с входами первой группы входов элементов 2И-ИЛИ 10.3, 15.4 и 25.4, входом второй групггы входов элемента 2И-ИЛИ 13.4 и входом элемента И/И- IE 12.4, я инверснь)й — с входами второй группы входов элементов 2ИHJIH 10.3, 15.4 и 25.4 и входом первой группы входов элемента 2И-ИЛИ 13.4.

Выход элемента НЕ 16.3 соединен с входом первой группы входов элемента

ЗИ-ИЛИ 14.4 и входом второй группы входов элемента ЗИ-ИЛИ 14.5.

Прямой выход элемента И/И-ИЛИ 12.4 соединен с входом первой группы входов элемента 2И-ИЛИ 10.4 и входами третьей группы входов элементов ЗИИЛИ 14.4 и 14.2, а инверсный — с входами второй группы входов элементов

2И-ИЛИ 10.4 и ЗИ-ИЛИ 14.2 и входом элемента И 17. Выход элемента HE 16 ° 4 соединен с входом третьей группы Входов элемента ЗИ-ИЛИ 14.5 °

35

5 15 171

Выходы элементов 2И-ИЛИ 13.2-13,4 соединены с первыми входами соответствующих им элементов И-HF, 7.2-7.4.

Выход элемента И 17 соединен с первым входом элемента И-НЕ 7.5, вы5 ход элемента ЗИ-ИЛИ 14.2 — с входами разрешения счета триггера 6,2, выход элемента 2И-ИЛИ 25.3 — с входами разрешения счета триггера 6.3, 10 выход элемента 2И-ИЛИ 25.4 — с первым входом разрешения счета триггера 6.4, выход элемента i 2И-ИЛИ 15.4— с вторым входом разрешения счета триггера 6 .4, выход элемента ЗИ- 15

Г

ИЛИ 14.5 — с первым входом разрешения счета триггера 6 .5, второй вход разрешения счета которого соединен с прямым выходом триггера 6.5.

Выход элемента 2И-ИЛИ 15,2 сое- 20 динен со счетным входом триггера 6.2, выход элемента 2И-ИЛИ 15.3 — со счетным входом триггера 6.3, выход элемента ЗИ-ИЛИ 14.4 — со счетным входом триггера 6.4.

Прямой выход триггера 6.1 соединен с входом первой группы входов элемента 2И-ИЛИ 10.1, прямой выход триггера 6.2 — с входом второй группы входов элемента 2И-ИЛИ 10. 1, 30 входами первой группы входов элементов 2И-ИЛИ 10.2, 15. 3, 25.4 и элемента ЗИ-ИЛИ 4.4 и входами второй и третьей групп входов элемента

ЗИ-ИЛИ 14. 5, прямой выход триггера 6.3 — с входом второй группы входов элемента 2И-ИЛИ 10.2, входами первой группы входов элементов

2И-ИЛИ 10.3 и 25.4, входом второй группы входов элемента ЗИ-ИЛИ 14 .4 40 и входами первой и третьей групп входов элемента ЗИ-ИЛИ 14 . 5 .

Прямой выход триггера 6.4 соединен с входом второй группы входов элемента 2И-ИЛИ 10 .3, входами первой 45 группы входов элементов 2И-ИЛИ

l5.4и 10.4 и с входами первой и второй групп входов элемента ЗИИЛИ 14.5, а инверсный — с входом третьей группы входов элемента ЗИ- 5р

ИЛИ 14.2.

33

Выходы элементов 2И-ИЛИ 10.1 — 10.4 являются соответствунщими информационными выходами 24.1 "24.4 счетчика.

Вход 18 разрешения предварительной установки позволяет начинать счет с произвольной цифры или от нуля до девяти. Такая органиэация дает возможность использовать двоично-десятичный счетчик в режиме 4-раэрядного регистра-защелки.

На входы 22 и 21 подаются импульсы счета, При использовании двоичнодесятичного счетчика по его назначению вход 21 соединяют с выходом 24.1.

При использовании счетчика в качестве делителя выход 24.1 используется для деления частоты на два, а по входу 22 производится деление частоты на пять и т.д, На входы 18 ° 1 — 18.4 подается код числа, в которое предварительно устанавливается двоично-десятичный счетчик перед началом счета.

Входы 23.1-23.4 используются для управления работоспособной структурой двоично-десятичного счетчика. При отказе какого-либо из основных разрядов на соответствующий вход подается сигнал логического "0". В случае ис правности на соответствующих управлянщих входах 23.1-23.4 присутствует сигнал логической "1".

Элементы И-HF. 8 и ИЛИ 9 предназначены для установки режимов работы двоично-десятичного счетчика при установке его в "0 и при предваритель" ной установке какого-либо числа пе-. ред началом счета.

Элементы И-НЕ 7.1-7.5 и 11.1-11.5 осуществляют реализацию функции входной логики при проведении установки в исходное состпяние счетчика.

Элементы 2И вЂ И 10.1 — 10.4 предназначены для коммутации сигналов с прямых выходов триггеров 6 .1-6 .4 на выходы 24.1-24.4 в соответствии с состоянием сигналов на управляющих входах

23.1-23.4, т.е. в соответствии с исправным (неисправным) состоянием основных разрядов счетчика.

Прямой выход триггера 6.5 соединен с входом второй группы входов элемента 2И-ИЛИ 10.4, вторым входом разрешения счета триггера 6 .5 и входом второй группы входов элемента 2И-ИЛИ

2И-ИЛИ 25. 3, а инверсный — с входом второй группы входов элемента ЗИ вЂ” ИЛИ 14. 2.

Элементы И/И-НЕ 12 .1 †12 .4 формируют управляющие сигналы для коммутации внутренних цепей счетчика в зависимости от состояний управлякщих сигналов на входах 23,1-23.4 .

Элементы 2И-ИЛИ 13,2-13.4 и элемент И 17 служат для осуществления

1517133 коммутации информационных цепей предустапсва с входов 22.1-22.4 на уста-, новочные входы триггеров 6.1-6.5. 1лементы 2И-ИЛИ 15.2, 15.3 и элемент ЗИ-ИЛИ 14.4 осуществляют коммута1ппо логической цепи счета импульса» R зависимости от исправного (Hp пспрапцсro) состояния основных разряgIn! счетчика, !О )лементы ЗИ-РЛИ 14. 2, 14.5 и 2И1 :.11И 25 .3, 25 .4 предназначены для формирования управляющих сигналов на входах разрешения счета триггеров 6 .2. 6.5 в зависимости от исправного (не- !5 исправного) состояния основных разрядов.

Ври этом элементы И/И-НЕ 12. J-l2.4 ф;р пируют на своих выходах функции ,.че rë исправного (неисправного) состо-, япия триггера одноименного и всех 20 пр е дыдуших р а зр ядов . На прямом и пцперсцом выходах элемента И/И-НЕ 12, 1 .о1мпруются соответственно функции

7..1 и 2.1 (где Z.1, имея значение ло1 пиеской "1" означает исправность т соответствующего триггера первого разряда, а Z 1, имея значение ло— гпческой "1" означает неисправность . то|о триггера) . Соответственно на выходах элемента И/И-HF 12.2 форми — 30 руются функции Z 1>Z. 2 и Z.1 V Z.7, на выходах элемента И/И-НЕ 1 2.3

7.1 7..2" 7.3 и Z.1VZ.2VZ.Ç,на выхо— дах элемента И/И-HE 1 2 . 4 — Z. 1A Z. 2Ф

?. 3AZ.4 и Z. 1YZ.2Y Z. 31 2.4. 35

С".етчик работает следующим образом.

Для установки двоично-десятичного счетчика в нулевое состояние на входы 18 и 19 подаются сигналы еди- 40

I!!!Híîãî логического уровня. В результате этого на выходе элемента И-НЕ 8 формируется сигнал нулевого логического уровня, который способствует выработке на выходах элементов И-НЕ 45

?.1-7.5 разрядов единичных логическ;,х уровней сигналов, которые, в спою очередь, устанавливают соответ< твующие им триггеры 6 .1-6 .5 в нулевое состояние. Состояния сигналов на пходах 22.1-22.4 предустанова в этом случае Hp влияют на состояния логич..ских уровней сигналов на выходах э п..ментов И-НЕ 7.1-7.4.

Дпя установки двоично-десятичного счетчика в состояние, отличное от нулевого, на вход 18 разрешения пред, стацова подается сигнал логического 0" (при этом на входе 19 должен быть сигнал логической "1"). В результате этого на двух входах элеI 1 ментов И-НЕ 7,1 — 7.5 присутствуют сигналы логическои "1" и значение, в которое устанавливаются триггеры 6,1—

6.5, зависит от значений сигналов на соответствующих входах 22.1-22.4 предустанова.

При исправном состоянии основных разрядов 1-4 и режиме счета на входах 23,1-23„4 присутствуют сигналы логической "1". В этом случае единичными разрешающими сигналами открыты следующие логические элементы счетчика: первые группы входов третьих элементов 2И-ИЛИ 10.1 — 10.4 (разрешается прохождение на информационные выходы 24.1-24,4 сигналов с прямых выходов триггеров 6.1-6.4 одноименных разрядов), вторые группы входов элементов 2И-ИЛИ 13.2-13 ° 4 (разрешается прохождение сигналов с входов

22.1-22.4 предустанова на установоч ные входы триггеров 6.1-6.4 одноименных разрядов), вторая группа входов элемента 2И-ИЛИ 15,2 (разрешается прохождение сигналов с входа 21 на, счетный вход триггера 6 .2), третья группа входов элемента ЗИ-ИЛИ 14.2 (разрешается режим счета триггером

6.2 при единичном состоянии сигнала на инверсном выходе триггера 6,4), первая группа входов элемента 2ИИЛИ 25.3 (разрешается режим счета триггера 6.3), первая группа элемента 2И-ИЛИ 15 .3 (разрешено прохождение импульсов счета с прямого выхода триггера 6.2), первая группа входов элемента 2И-ИЛИ 25.4 (разрешено про,хождение счетного режима триггера 6 <4 при единичных состояниях триггеров

6.2 и 6.3), первая группа входов элемента 2И-ИЛИ 15 .4 (разрешается счетный режим триггера 6.4 при его единичном состоянии),.третья группа входов элемента ЗИ-ИЛИ 14.4 (разрешается прохождение импульсов счета с входа 21 на счетный вход триггера

6.4), открытое или закрытое состояния групп входов элемента ЗИ-ИЛИ

14.5 значения в этом случае не имеют, так как прямой выход триггера 6 ° 5 отключен от выхода 24.4.

Остальные группы входов логических элементов 2И-ИЛИ 10.1-10.4, 13,213.4, 14,2, 14.4, 25.3, 25.4, 15.215.4 закрыты нулевыми логическими уровнями .

1517133

Счет импульсов производится по следующей логической ветви: с входа 20 на счетный вход триггера 6.1, через первую группу входов элемента 2И5

ИЛИ 10.1 на выход 24.1, через соединение выхода 24.1 с входом 21, через вторую группу входов элемента 2И-ИЛИ

15.2 на счетный вход триггера 6.2, через первую группу входов элемента

2И-ИЛИ 10.2 на выход 24.2, через первую группу входов элемента 2И-ИЛИ

15.3 на счетный вход триггера 6,3, через первую группу входов элемента

2И-HJIH 10.3 на выход 24.3, с прямого 15 выхода триггера 6,3 через первую группу входов элемента 2И-ИЛИ 25.4 на вход разрешения счетного режима триггера 6.4, с прямого выхода триггера 6.4 через первую группу входов 20 ,элемента 2И-ИЛИ 10.4 на выход 24.4..

В табл.1 приведено состояние вхо дов и выходов счетчика при счете от нуля до дегяти.

В табл.2 приведены значения состо- 25 яний счетчика при использовании входов 22.1-22.4 прсдустанова и исправ/ îé работе основных триггеров 6 .1-6,4, При неисправном состоянии одного из триггеров 6.1-6.4 на соответствую- 30 щий управляющий вход 23.1-23.4 подается сигнал логического "0".

Рассмотрим принцип перехода на работоспособную структуру счетчика на примерах, когда произошел отказ триг- 35 гера 6.1 или 6.3.

При отказе триггера 6 .1 на управляющий вход 23.1 подается нулевой потенциал и данный триггер исключается из режима функционирования дво- 40 ично-десятичного счетчика. Это производится следующим образом.

Функции учета исправного (неисправного) состояния Z.i u Z.i в этом случае изменяют значения состояний 45 на прямых и инверсных выходах элементов И/И-НЕ 12 .1 — 12.4 таким образом, что Z.I, Z.2,Z.З и Z.4 принимают значение нулевого логического сигнала, а Z.1, Z.2, Е.З, Z.4— значение "1". Вследствие этого закрываются первые группы входов элементов 2И-ИЛИ 10 .1-10 .4 и открываются их вторые группы входов, подключая тем самым к информационным выходам 24.1-24.4 прямые выходы тригге ров 6 .2-6.5 соответственно. Кроме

:того, закрываются первые группы входов элементов 2И-ИЛИ 13.2-13,4 и открываются их вторые группы входов,а также элемент И 17. В результате этого входы 22.1-22.4 предустанова подключаются к установочным входам триггеров 6.2-6.5 последующих разрядов.

Аналогично перестраивается и логическая ветвь подсчета импульсов в счетчике. Открытая в этом случае первая группа входов элемента 2ИИЛИ 15.2 позволяет поступать синхроимпульсам с входа 20 на счетный вход триггера 6.2. С прямого выхода триггера 6.2 информация поступает через вторую группу входов элемента 2ИИЛИ 10.1 на выход 24.1 и через соепинение 24.11 л 21, открытую в этом случае вторую группу входов элемента

2И-ИЛИ 15.3 на счетный вход триггера 6.3. С прямого выхода триггера 6.3 состояние сигнала (и его изменение) через вторую группу входов элемента

2И-ИЛИ 10.2 поступает на выход 24.2 и через вторую группу входов элемента ЗИ-ИЛИ 14.4 на счетный вход триггера 6 .4. С прямого выхода триггера 6.4 состояние сигнала (и его изменение) через вторую группу входов элемента 2И-HJIH 10.3 поступает на выход 24.3 и через вторую группу входов элемента 2И-ИЛИ на разрешающий вход режима счета триггера 6.5. С прямого выхода триггера 6 .5 состояние сигнала (и его изменение) через вторую группу входов элемента 2ИИЛИ 10 ° 4 поступает на выход 24.4.

Первые и вторые входы разрешения режима счета триггеров 6.4 и 6.5 соединены по принципу селектора, т.е. по схеме ИЛИ между собой и по схеме И индивидуально каждый со счетным входом.

Алгоритм работы двоично-десятичного счетчика в этом случае полностью ° подчиняется закону, описанному таблицами состояний входов и выходов, представленными в табл .! и 2 .

При отказе триггера 6.3 на управляющий вход 23.3 подается нулевой сигнал и данный триггер исключается из режима функционирования двоичнодесятичного счетчика. Сигнал, поступая с входа 23.3 на вход элемента

И/И-НЕ 12.3, приводит к тому, что на его прямом и инверсном выходах, а также на аналогичных выходах элемента

И/И-НЕ 12.4 функции учета исправного (неисправного) состояний изменяют свои логические значения на инверсные.

151713

С)едонател1, о, первый и второй разря;!l :> этс.., случае функционируют аналоI .-!l l.ln .,!yчаю исправности всех основ1U,lx р 1 1рядон, а третий и четвертый

5 р,l 1ояди — случаю неисправности триго 1. 6,1. Таким образом, логическая с р;кту1:а дноично-десятичного счетчика «, ре(траинается на работоспособную

r l:. .nly, у, "и .тесняя" отказавший тре- 1р триггер 6 .3, Прямые выходы триг1 с; н 6 . 1 и 6 .2 подключены на одном пые им выходы 24,1 и 24.2, а

;11,ямые v1.ходы триггеров 6.4 и 6,5 на выходы 24.3 и 24.4 соответственно. 15

ЗВМОНа ОтКаэанШИХ ВТОРОГО И ЧЕТВЕР !nl î TpHi ãLðîâ производится аналогичНО.

1 аким Образом, н предлагаемом двОичп О-де сят 1чном счетчике осуществляет-20 автоматическая реконфигурация его

in; пческой структуры при отказе одног из основных разрядов,, что создает но: . Ожнос1ь Обеспечения работоспособ«!nс ги этого счетчика без замены, сле- 25 до :ательно, повышается эксплуатационна 1 Отказоустойчивость предложенного счетчика.

Ъ

6ормулаизобретения ,"1ноично-десятичный счетчик, содер- 30 жащий элементы И-НЕ, ИЛИ и разряды > каждый пз которых содержит триггер, дна элемента И-HE вход разрешения преднар;1тельной установки устройства соединен с первым входом элемента

И-11L устройства, второй вход которого со динен с входом эпемента ИЛИ устРОНСтва И С ВХОДОМ УСтаНОВКИ В Оп устройства, выход элемента И-НЕ устройства соединен с вторыми входами 40 первого и второго элементов И-НЕ кн:,дого разряда, выход элемента ИЛИ ус ройстна соединен с третьим входом первого элемента И-НЕ каждого разряца1 ВхОд преднарительнОЙ устанОнки 45 первого разряда соединен с первым входом первого элемента И-НЕ одноименного разря а, выход первого элемента

11-НЕ каждого разряда соединен с ин нерс11 .:нl S-входом триггера и с пер50 г. м входом второго элемента И-НЕ одi!::и.".1енпого разряда, выход второго

-..;:. мент; 11-НЕ каждото разряда соедин ., .Верс ым R-входом триггера

Одп,".менного разряда первый синхроt

55 н:.Од устройстна соединен со счетным

В.,одом т1;»1- «ра первого разряда, стл l--l;1юшийсятем,что,с и "ль" 1п нышения эксплуатационной от12 казоустойчиности, в него введены резервный разряд, содержащий триггер, два элемента И-НЕ, элемент И и элемент ЗИ-ИЛИ, а каждый разряд дополнительно содержит элемент И/И-НЕ, третий элемент 2И-ИЛИ, разряды, кроме первого и резервного, дополнительно содержат первый и второй элементы 2И-ИЛИ, второй разряд содержит элемент ЗИ-ИЛИ, третий разряд содержит четвертый элемент 2И-ИЛИ и элемент

НЕ, четвертый разряд содержит четвертый элемент 2И-ИЛИ, элемент ЗИ-ИЛИ и элемент НЕ, выход элемента И-HE устройства соединен с третьим входом первого и с вторым входом второго элементов И-НЕ резервного разряда, выход элемента ИЛИ устройства соединен с вторым входом первого элемента И-НЕ резервноГО разряда, выход которого соединен с инверсным S-входом триггера и с первым входом второго элемента И-НЕ резервного разряда, выход которого соединен с инверсным R-входом триггера резервного разряда, первый синхронход устройства соединен е вторым входом первой группы входов второго элемента 2ИИЛИ второго разряда, второй синхровход устройства соединен с вторым >îÀ<ì второй группы входов вторых элементов 2И-ИЛИ второго и третьего разрядов, с первым входом третьей группы входов элемента ЗИ-ИЛИ четвертого разряда и со счетным входом триггера резервного разряда, вход запрета работы первого разряда соединен с входом элемента И/И-НЕ одноименного разряда, вход запрета работы второго разряда соединен,с вторым входом элемента И/И-НЕ одноименного разряда, вход запрета работы третьего разряда соединен с вторым входом элемента

И/И-НЕ и с входом элемента НЕ одноименного разряда, вход запрета работы четвертого разряда соединен с вторым входом элемента И/И-HE и с входом элемента НЕ одноименного разряда, вход предварительной установки второго разряда соединен с вторым входом второй группы входов первого элемента 2И-ИЛИ одноименного и с вторым входом первой группы входов первого элемента 2И-ИЛИ третьего разрядов, вход предварительной установки третьего разряда соединен с вторым входом второй группы входов первого элемента 2И-ИЛИ одноименного и с вто14

1517 13З рым входом первой группы нходон первого элемента 2И-ИЛИ четвертого разрядов, вход предварительной установки четвертого разряда соединен с вторым входом второй группы входов первого элемента 2И-HJIH одноименного и с вторым входом элемента И резервного разрядов, вход предварительной установки первого разряда дополнительно соединен с вторым входом первой группы входов первого элемента 2И-ИЛИ второго разряда, прямой выход элемента И/ИНЕ первого разряда соединен с вторым входом первой группы входов третьего

Г элемента 2И-ИЛИ одноименного, с первым входом второй группы входов вто- > рого элемента 2И-ИЛИ, с первы.. входом второй группы входов первого элемента 2И-ИЛИ и с первым входом эле- 2Q мента И/И-НЕ второго разрядов, инверсный выход элемента И/И-НЕ первого разряда соединен с первым входом второй группы входов третьего элемента

2И-ИЛИ одноименного, с первым входом 25 первой группы входов первого и второго элементов 2И-ИЛИ и с входом первой группы входов элемента ЗИ-ИЛИ второго разрядов, прямой выход элемента

И/И-НЕ второго разряда соединен с вто-30 рым входом первой группы входов третьего элемента 2И-ИЛИ одноименного, с вторым входом первой группы входов второго, с входом первой группы входов четвертого и с первым входом второй группы входов первого элементов 2И-ИЛИ, а также с п е рным входом элемента И/И-НЕ третьего разрядов, инверсный выход элемента И/И-НЕ второго разряда соединен с первым входом 4р второй группы входов третьего элемента 2И-ИЛИ одноименного, с первым входом первой группы входов первого, с первым входом второй группы входов четвертого, с первым входом второй 45 группы входов второго элементов 2ИИЛИ третьего, а также с вторым входом второй группы входов элемента

ЗИ-ИЛИ четвертого, с первым входом первой группы входов элемента ЗИ50

ИЛИ резервного разрядов, прямой выход элемента И/И-НЕ третьего разряда соединен с вторым входом первой группы входов третьего элемента 2ИИЛИ одноименнОгО, c BTopbIM входом первой группы входов второго, с третьим входом первой группы входов четвертого, с первым входом второй группы входов первого элементов 2И-ИЛИ и с первым входом элемента И/И-HF. четвертого разрядов, инверсный выход элемента И/И-HF. третьего разряда соединен с первым входом второй группы нходон третьего элемента 2И-ИЛИ одноименного, с входом второй группы входов второго, с входом второй группы входов четвертого и с первым входом второй группы входов первого элементов И/Ц-НЕ четвертого разрядов, выход элемента НЕ третьего Разряда соединен с вторым входом первой группы входов элемента ЗИ-ИЛИ четвертого и с третьим входом второй группы входон элемента ЗИ-ИЛИ резервного разрядов, прямой выход элемента И/И-HE четвертого разряда соединен с первым входом третьей группы входов элемента ЗИ-ИЛИ второго, с вторым входом третьей группы входов элемента ЗИ-ИЛИ и с вторым входом первой группы входов третьего элемента 2И-ИЛИ одноименного р азрядов, инвер сный выход элемента И/И-НЕ четвертого разряда ,соединен с первым входом первой группы входов элемента ЗИ-ИЛИ второго, с первым гходом второй группы входов третьего элемента 2И-ИЛИ одноименного и с первым входом элемента И резервного pasрядов, выход элемента НЕ четвертого разряда соединен с третьим входом третьей группы входов элемента ЗИ-ИЛИ резервного разряда, выход первых элементов 2И-ИЛИ вто.юго, третьего и четвертого разрядов соединен с первым входом первого элемента И-НЕ одноименного разряда, выход элемента И резервного разряда соединен с первым входом первого элемента И-НЕ одноименного разряда, прямой выход триггера первого разряда соединен с первым входом первой группы входов третьего элемента 2И-ИЛИ одноименного разряда, выход элемента ЗИ-ИЛИ второго разряда соединен с входами разрешения режима счета триггера одноименного разряда, выход второго элемента

2И-ИЛИ второго разряда соединен со счетным входом триггера одноименного разряда, прямой выход триггера второго разряда соединен с вторым входом второй группы входов третьего элемента 2И-ИЛИ первого разряда, с первым входом первой группы входов третьего элемента 2И-ИЛИ одноименного с первым нходом первой группы входов второго элемента 2И-ИЛИ третьего, с BTopbIM входом первой группы нхолов!

517!33 чс твертого элемента 2!1-1!ЛИ, с первым входом первой группы входов элемента

ЗИ-ИЛИ четвертого и с вторыми входами второй и третьей групп входов элемента ЗИ-ИЛИ резервного разрядов, выход четвертого элемента 2И-ИЛИ третьего разряда соединен с входами разре:; ения счета триггера одноименного разряд», выход второго элемента 2И- lð

ИЛИ третьего разряда соединен со счетным входом триггера одноименного разряда, прямой выход триггера тре-,üåãî разряда соединен с вторым входом второй группы входов третьего 15 элемента 2И-ИЛИ второго разряда, с первым входом первой группы входов третьего элемента 2И-ИЛИ третьего разряда, с первым входом первой группы входов четвертого элемента 2И- 20

ИЛИ четвертого разряда,с первым входом второй группы входов элемента

ЗИ--!ШИ четвертого разряда, с третьим

p:;îäoì первой группы входов и с первым входом третьей группы входов эле — 25

-1епта 311-И1И резервного разрядов, выхо четвертого элемента 2И-ИЛИ четпертого разряда соединен с первым вхоразряда, выход элемента ЗИ-ИЛИ четвертого разряда соединен со счетным входом триггера одноименного разряда, прямой выход которого соединен с вторым входом второй группы входов третьего элемента 2И-ИЛИ третьего разряда, с первым входом первой группы входов второго и третьего элементов 2ИИЛИ одноименного разряда, с первым входом второй группы входов элемента

ЗИ-ИЛИ резервного разряда, инверсный выход триггера четвертого разряда соединен с вторым входом третьей группы входов элемента ЗИ-ИЛИ второго разряда, выход элемента ЗИ-ИЛИ резервного разряда соединен с первым входом разРешения режима счета триггера одно. именного разряда, второй вход разрешения режима счета которого соединен со своим прямым выходом, с вторым входом второй группы входов третьего элемента 2И-ИЛИ четвертого разряда и с вторым входом второй группы входов ч твертого элемента 2И-ИЛИ третьего разряда, инверсный выход триггера резервного разряда соединен с вторым входом второй группы входов элемента ЗИ-ИЛИ второго разряда, выходы третьих элементов 2И-ИЛИ каждого основного разряда являются соответствующими информационными выходами устройства ° дом разрешения режима счета триггера одноименного разряда, выход второго 30 элемент» 2И-И!!И четвертого разряда.vf динен с вторым входом разрешения режима счета триггера одноименного

Т абли ца I

Входы

Выходы!

R E CI (Г2 22.1-22.4 23.1-23.4

24. 1 24.2 24. 3 24.4

Х

Х

Х

Х

X

Х

1 l Х

О О l

0 О О

О О 1

О О О

О О 1

О 0 О

О 0 1

О О О

О О 1

О О О

О О 1

О О О

О О 1

О О О

О 0

О О О

Р О

О !

0

О

1

О

О

1

О

О

1

О

О

О

1

О

О

1

О

О

1

О

О

1 !

О

О

О

О

О

1 !

1

О

О

О

О

1

1

О

О О

О О

О О

О О

О О

О О

О О

О О

1 0

1 С

l О

1 О

1 О

1 О

1 О о

О 1

17

1517133

Продолжение табл.1

Выходы

Входы (Г Г

24. 1 24.2 24. Э 24.4

0 О 1

0 0 1

О 0 0

П р и м е ч а н и е . Х любое состояние логического уровня.

Выход 24.1 при счете от нуля до девяти соединен с входом С2 и поэтому они имеют идентичные значения. Таблица 2

Выходы

24.1 24.2 24.3 24.4

R Е C) С2 22.1-22.4 23.1-23.4

0 0 0 1 X 1 1

0 0 1 ) Х J 1

0 0 0 0 Х 1 0 г

Входы ((I (R E Cl Ñ2 22.1 22.2 22,3 22.4 23.1-23.4

1 0 Х О

1 0 Х 1

1 0 Х 0

0 Х 1

0 Х 0

) 0 Х

1 0 X )

) 0 Х О

1 О Х 1

0

1

0

1

0 0

О 0

0 0

0 0

1 0

1 О

0 1

1517133

Составитель С Скворцов

Техред Л.Олийнык Корректор Т ° Малец

Редактор 11.Н!макова

Заказ 6400/5б Тираж 884 Подписное

ВН11ИПИ Государственного комитета ло изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб,, д. 4/5!

1роизводственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик Двоично-десятичный счетчик 

 

Похожие патенты:

Изобретение относится к вычислительной техники, в частности к элементам электронных вычислительных устройств, и может быть использовано в устройствах управления

Изобретение относится к импульсной технике и может использоваться в измерительных устройствах

Изобретение относится к импульсной технике и может быть использовано в устройствах деления частоты импульсов на десять и управления ключевыми схемами в условиях высоких уровней наводок, помех, кратковременных изменений напряжения питания

Изобретение относится к импульсной технике и может быть использовано в вычислительных и измерительных устройствах

Изобретение относится к импульсной технике и может быть использовано в качестве счетчика импульсов с непосредственьшм вьшодом результата -счета на семисегментный индикатор

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам с фазоимпульсиым представлением информации

Изобретение относится к цифровой автоматике и вычислительной технике

Изобретение относится к цифровой технике и может быть использовано в цифровых преобразователях и цифровых измерительных приборах различного типа, например в цифровых преобразователях, предназначенных для преобразования информации радиои светодальномеров в цифровой код с выходом на семисегментную индикацию в единицах измеряемого параметра

Изобретение относится к импульсной технике и может использоваться в измерительных и вычислительных устройствах

Изобретение относится к импульсной и вычислительной технике, в частности к синхронным счетчикам, и может быть использовано в устройствах промышленной автоматики и вычислительной техники

Изобретение относится к вычислительной технике и используется для подсчета импульсов в двоично-десятичном коде, а также в коде Фибоначчи

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам с фазоимпульсным представлением информации, и может быть использовано в устройствах промышленной автоматики и вычислительной техники с повышенными характеристиками экономичности и надежности функционирования

Изобретение относится к импульсной и вычислительной технике, в частности к синхронным импульсным счетчикам, и может быть использовано в устройствах промышленной автоматики и вычислительной техники с улучшенными характеристиками экономичности и надежности функционирования

Изобретение относится к области вычислительной и дискретной техники и может быть использовано для построения счетчиков с малой функциональной сложностью и малым потреблением энергии
Наверх