Элемент с тремя состояниями

 

Изобретение относится к вычислительной технике и электронике и можег быть использовано при создании больших интегральных схем (БИС) в качестве выходного усилителя на внешнюю емкостную нагрузку. Целью изобретения является повышение быстродействия и надежности элемента. Устройство содержит шину 1 информационного сигнала, шину 2 управляющего сигнала, общую шину 9,шину 1 0 питания, выходную шину 11 . Введение МДП-транзисторов 3-5,а также новых связей приводит к тому, что открывание МДП-транзистора 7 обусловлено максимальной разностью между напряжением единичного уровня на его затворе и напряжением на его истоке за счет ранее открытого МДП-транзистора 8. В результате разряд выходной шины 11 произойдет быстрее. 1 ил.

ссюз сснетсних социАлистичесних

РЕСПУБЛИК (Д1) H 03 К 19/094 с с . ° . с,» с %

ГОСУДАРСТВЕННЫЙ КОМИТЕТ пО изОБРетениям и ОтнРытиям

ПРИ ГКНТ СССР (21) 4691465/21 (22) !4.04.89 (46) 28.02.91. Бюл. Ф 8 (72) А.Г.Габсалямов, А.И.Сегаль, А.И.Цветков и Э.Б.Шейдин (53) 621.374 (088.8) (56) Авторское свидетельство СССР

Ф 1413721, кл. Н 03 К 19/08, 1988. (54) ЭЛЕМЕНТ С ТРЕМЯ СОСТОЯНИЯМИ (57) Изобретение относится к вычислительной технике и электронике и может быть использовано при создании боль— ших интегральных схем (БИС) в качестве выходного усилителя на внешнюю ем—

Изобретение относится к вычислительной технике и электронике и может быть использовано при создании больших интегральных схем (БИС) в качестве выходного усилителя на внешнюю емкостную нагрузку.

Целью изобретения является повы— шение быстродействия и надежности элемента.

На чертеже показан элемент с тремя состояниями.

На чертеже изображены шина 1 ин— формационного сигнала, шина 2 управляющего сигнала, и †ти ключевой транзистор 3, р †ти ключевой транзистор 4, р †ти транзистор 5 обратной связи, р-типа транзистор 6 вы— ходкого усилителя, первый и-типа транзистор 7 выходного усилителя,второй и-типа транзистор 8 выходного усилителя, общая 9 шина, шина 10 пи„„90„„1631716 костную нагрузку. Целью изобретения является повышение быстродействйя и надежности элемента. Устройство содержит шину 1 информационного сигнала, шину 2 управляющего сигнала, общую шину 9,шину 10 питания,выходнуюшину 11.

Введение МЛП-транзисторов 3-5,а также новых связей приводит к тому, что открывание МДП-транзистора 7 обусловлено максимальной разностью между напряжением единичного уровня на его затворе и напряжением на его истоке за счет ранее открытого МЦП-транзистора 8. В результате разряд выходной шипы 1 1 произойдет быстрее, 1 ил, тания, выходная шина 11 элемента.

Информационная шина 1 соединена с . истоком ключевого и-типа транзистора 3, стоки ключевых и-типа и р-типа транзисторов 3 и 4 и р-типа транзистора 5 соединены с затворами р-типа и и-типа транзисторов 6 и 8 выходного усилителя, истоки р-типа транзистторов 4, 5 и 6 соединены с шиной питания, затворы ключевых и-типа и р-типа транзисторов 3 и 4 и и-типа транзистора 7 выходного усилителя соединены с шиной 2 управляющего сигнала, затвор р-типа транзистора

5 и стоки р †ти и первого и-типа транзисторов 6 и 7 выходного усилителя соединены с выходной шиной 11 элемента, сток второго п-типа транзистора 8 соединен с истоком первого и-типа транзистора 7, а его исток соединен с общей шиной 9.

1631716

Составитель А.Цехаровский Редактор Н.Горват Техред д.олийнык Корректор A.06ÐÓ÷àð Заказ 556 Тираж 457 Подписное

ВНИЙПИ Государственного комитета по изобретениям и открытйям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Устройство работает следующим образом.

Пусть на шину 2 подан управляющий сигнал нулевого уровня, При этом ключевой транзистор 3 и транзистор 7 закрыты. Ключевой транзистор 4 открыт и на затворы транзисторов 6 и 8 поступает сигнал единичного уровня, Транзистор 6 закрывается и на выходной шине 11 устанавливается третье состояние, независимо от вида сигнала на шине 1. Транзистор 8 открыт и емкость цепи его стока и истока транзистора 7 разряжается на общую шину

9, Пусть на шине 1 установлен сигнал нулевого уровня. При подаче на шину

2 сигнала единичного уровня транзистор 4 закрывается, а цепь затворов транзисторов 6 и 8 разряжается на общую шину 9 через открытый транзистор 3. Транзистор 6 открывается, а транзистор 8 закрывается и на выходной шине устанавливается сигнал единичного уровня. Если на шину 1 подан сигнал единичного уровня, то при подаче единичного сигнала на шину 2 транзистор 7 открывается, Емкость цепи выходной шины разрядится через транзисторы 8 и 7 на общую шину. Транзистор 5 обратной связи сохраняет единичный уровень сигнала на затворах транзисторов 6 и 8, исключая влияние помех в цепи информационного сигнала, Формула изобретения

Элемент с тремя состояниями, содержащий шины информационного и управляющего сигналов, питания, общую и выхоцную шины, последовательно соединенные р-типа и два п-типа транзисторы выходного усилителя, включенного между шиной питания и общей шиной, стоки р-типа и первого и-типа транзисторов соединены с выходной шиной, отличающийся тем, что, с целью повышения быстродействия и надежности, в него введены ключевые р-типа и и-типа транзисторы, р-типа транзистор обратной связи, причем истоки р-типа ключевого транзистора и р-òèïà транзистора обратной связи подключены к шине питания, их стоки и сток ключевого и-типа транзистора соединены с затворами р-типа и второго и-типа транзисторов выходного усилителя, исток ключевого и-типа транзистора соединен с шиной информационного сигнала, затворы первого и-типа транзистора выходно го усилителя и ключевых р-типа и и-типа транзисторов соединены с шиной управляющего сигнала, затвор р-типа транзистора обратной связи соединен с выходной шиной элемента.

Элемент с тремя состояниями Элемент с тремя состояниями 

 

Похожие патенты:

Изобретение относится к области электроники и вычислительной техники и может быть использовано при проектировании сумматоров и арифметических блоков цифровых БИС на КМОП-транзисторах

Изобретение относится к импульсной технике Л может найти применение в цифровых интегральных схемах

Изобретение относится к импульсной технике и может быть использовано в цифровых схемах

Изобретение относится к электронике, автоматике и вычислительной технике и может найти применение в цифровых интегральных схемах на МДП-транзисторах

Изобретение относится к микроэлектронике и импульсной технике и предназначено для реализации симметрических булевых функций

Изобретение относится к импульсной технике и может быть использовано при построении вычислительных и управляющих систем с трехзначным алфавитом

Изобретение относится к цифровой электронной технике и может быть использовано в качестве формирователя сигналов или буферного устройства в КМДП-интегральных схемах

Изобретение относится к импульсной технике и может быть использовано в качестве формирователя двухполярных сигналов в активную нагрузку

Изобретение относится к импульсной технике и может быть использовано в логических устройствах, а также для коммутации и формирования напряжений

Изобретение относится к импульсной технике и может быть использовано в качестве входного устройства в интегральных микросхемах для формирования и преобразования уровней напряжений, в частности при согласовании ТТЛ- и КМДП-уровней сигналов

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх