Формирователь тестов

 

Изобретение относится к автоматике и вычислительной технике и м.б. использовано для тестового контроля. Цель изобретения - расширение функциональных возможностей формирователя за счет исключения запрещенных тестовых наборов, а также взаимных переходов тестовых наборов . Формирователь содержит генератор псевдослучайных чисел, коммутатор, буферный регистр, память запрещенных переходов тестовых наборов, память разрешенных тестовых наборов и элемент И 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5!)5 G 06 F 11/26

ГОСУДАРСТ ВЕ ННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1

Ql СО (21) 4293089/24 (22) 03.08.87 (46) 23,06.91. Бюл, N.. 23 (72) Б.В. Барашенков (53) 681.3(088.8) (56) Авторское свидетельство СССР

И. 527707, кл. G 06 F 11/00, 1974, Авторское свидетельство СССР

N.. 1269141, кл. G 06 F 11/26, 1985.

Иэобрете ие относится к вь числительhoA технике а именно к области контроля цифровых устройств.

Цель изобретения — расширение функциональных возможностей за счет исключения запрещенных тестовых наборов, з гакже взаимных персходов тестовых наборов.

На чертеже показан формирователь.

Формирователь содержит генератор 1 псевдослучайных чисел, коммутатор 2, буферный регистр 3, элемент И 4. память 5 запрещенны:; переходов тестовых наборов, память 6 разрешенных тестовых наборов.

На чертеже также показаны вход 7 синхоонизации, адресный вход 8, выход 9 синхронизации, выход 10 формирователя.

Формирователь работает следу ощим образом.

Нг выходе генератора 1 образуется псследовательность кодов, которые поступают на коммуTGTop 2. с него коды подаются на адресные входы памяти 5 запрещенных

„„!Ж„„1658156 А1 (54) ФОРМИРОВАТЕЛЬ ТЕСТОВ (57) Изобретение относится к автоматике и вычислительной технике и м.б. использовано для тестового контроля. Цель изобретения — расширение функциональных возможностей формирователя эа счет исключения запрещенных тестовых наборов, а также взаимных переходов тестовых наборов. Формирователь содержит генератор псевдослучайных чисел, коммутатор, буферный регистр, память запрещенных переходов тестовых наборов, память разрешенных тестовых наборов и элемент И. l ил, переходов тестовых наборов и информационные входы регистра 3. Полный код адреса памяти 5 образуется парой кодов на входе и выходе буферного регистра 2, Код на выходе регистра 3 является кодом адреса памяти 6 разрешенных тестовых наборов.

Изменение состояния регистра 3 соответствует некоторому переходу тестовых наборов на выходе 10.

Запрет перехода некоторого тестового набора в другой сводится к исключению соогветствующего перехода кода адреса на адресном входе памяти 6 запретом записи в регистр 3 кодовой комбинации с выхода коммутатора 2 при известном коде (состоянии) регистра 3.

Принадлежность перехода тестовых наборов к классу запрещенных или разрешенных определяется памятью 5. которая хранит таблицу запрещенных переходов в виде нулей и единицу по адресам. обраэо1658156

Формула изобретения

Формирователь тестов, содержащий генератор псевдослучайных чисел, буферный

С оста вител ь А. Сиротская

Редактор В.Бугренкова Техред М,Моргентал Корректор M.Шароши

Заказ 1713 Тираж 418 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035. Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101 ванным кодами на входах и выходах регистра 3.

Сигналы, считываемые из блока 5, управляют записью информации в регистр 3 и формированием сигналов активизации на выходе 9 активизации тестовых наборов посредством элемента И 4.

Сигналами начальной установки. подаваемыми на шины (не показано), вводится начальное состояние регистра 3, При этом в регистр 3эаписывается информация,,соответствующая выходам коммутатора 2, При пуске подаются тактирующие сигналы, сигналы с m выходов генератора 1 через коммутатор 2 m-разрядным кодом с порядком h переходов поступают в память

5 запрещенных переходов тестовых наборов, которая формирует сигналы активизации на выходе 9 и последовательность

m-разрядных кодов, содержащую только разрешенные переходы кодов, которые являются адресами для памяти 6 разрешенных тестовых наборов. регистр, коммутатор, память разрешенных тестовых наборов. причем выходы генератора псевдослучайных чисел соединены с информационными входами коммутатора, 5 адресные входы которого соединены с адресными входами формирователя, о т л ич а ю шийся тем, что, с целью расширения функциональных возможностей эа счет исключения запрещенных тестовых наборов, а

10 также взаимных переходов тестовых наборов, введены память запрещенных переходов тестовых наборов и элемент И, причем выход коммутатора соединен с информационным входом регистра адреса и первым

15 адресным входом памяти запрещенных переходов тестовых наборов, выход которой соединен с первым входом элемента И, второй вход которого соединен с синхровходом формирователя, выход элемента И соеди20 нен с синхровходом буферного регистра и с выходом признака синхронизации формирователя, выход буферного регистра соединен с вторым адресным входом памятц запрещенных переходов тестовых наборо®

25 и с адресными входами памяти разрешенных тестовых наборов, выход которой является выходом формирователя.

Формирователь тестов Формирователь тестов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при разработке устройств для диагностики цифровых схем

Изобретение относится к вычислительной технике и может быть использовано для контроля логических блоков и схем, при приемосдаточных испытаниях

Изобретение относится к автоматике и вычислительной технике и может быть использовано в генераторах тестов

Изобретение относится к вычислительной технике и может использоваться в системах технического диагностирования цифровых объектов

Изобретение относится к вычислительной технике, в частности к средствам автоматического контроля микропроцессорных устройств

Изобретение относится к автоматике и вычислительной технике и мокет быть использовано для контроля работоспособности и поиска дефектов цифровых узлов и блоков

Изобретение относится к вычислительной технике и может быть исг пользовано для функционального контроля двоичных линейных цифровых систем

Изобретение относится к цифровой вычислительной технике и может быть использовано для автоматизированного контроля и диагностики неисправностей в цифровых блоках радиоэлектронной аппаратуры и ЭВМ

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для контроля логических блоков, построенных на основе интегральных логических элементов Целью изобрете ния является повышение достовер юсти контроля С этой целью в устройство содер жащее блок управления, генератор тестов датчик тока блок вычитания и блок индикации введены цифроаналоговый преобртзователь и блок анализа вькодных реакций, который к т, ОЧРО сжалого цифровой) °р5 разснчзтепь той гер м( льгисибрат.

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при тестовой диагностике

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации

Изобретение относится к системам управления телевидением и радиовещанием

Изобретение относится к цифровой вычислительной технике и может быть использовано в автоматизированных системах для контроля ЭВМ

Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области автоматики и цифровой вычислительной техники

Изобретение относится к испытательной технике и может быть использовано для диагностики функционирования микросхем оперативной памяти во всех отраслях микроэлектроники и радиотехники

Изобретение относится к средствам построения модели состояния технического объекта
Наверх