Постоянное запоминающее устройство

 

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах для вычисления функций. Целью изобретения является расширение области применения устройства за счет считывания значений не только прямой, но и обратной функций. Устройство содержит дешифратор 1, демультиплексор 2, матрицу 3 запоминающих элементов, мультиплексор 4 и шифратор 5. Устройство позволяет считывать значения прямой и обратной монотонных функций. 2 табл., 4 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

s 6 11 С 17/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4735471/24 (22) 11.07.89. (46) 07, 08.91. Бюл. N 29 (71) Киевский политехнический институт им.

50-летия Великой Октябрьской социалистической революции (72) Наджар Яхья (SA), А.Г. Накалюжный и

В. П. Тарасенко (SU) (53) 621.327.66 (088.8) (56) Авторское свидетельство СССР М

1176510, кл. 6 11 С 17/00, 1983. . .Авторское свидетельство СССР

М 1096694. кл, G 11 С 17/00, 1982.

„,!Ж, „1668996 Al (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах для вычисления функций. Целью изобретения является расширение области применения устройства аа счет считывания значений не только прямой, но и обратной функций. Устройство содержит дешифратор 1, демультиплексор 2, матрицу 3 запоминающих елементов, мультиплексор 4 и шифратор 5, Устройство позволяет считывать значения прям и и обратной монотонных функций, 4 ил.,2 табл, 1668996

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах для вычисления функций.

Целью изобретения является расшире- 5 ние области применения устройства за счет считывания значений не только прямой, но и обратной функции.

На фиг. 1 приведена структурная схема устройства; 10 на фиг. 2 — схема построения функциональной матрицы для реализации прямой

Y=0,4Х и обратной Х=2,5У функций; на фиг.

3 — то же, для прямой У=!О92Х и обратной

Х-2" функций; на фиг. 4 — демультиплексор. 15

На фиг. 2 и 3 каждый узел матрицы, отмеченный точкой, реализует электрическую двустороннюю связь между вертикальными и горизонтальными линиями, являющимися входными и выходными це- 20 пями матрицы.

Устройство содержит дешифратор 1, входы которого являются входами операнда, демультиплексор 2, матрицу 3 запоминающих элементов, мультиплексор 4, 25 шифратор 5, выходы которого являются выходом устройства. Обьединенные управляющие входы демультиплексора 2 и мультиплексора 4 являются входом 6 задания режима работы устройства. 30

При конкретной реализации устройства в качестве дешифратора 1 может быть использована микросхема К155ИД4. Мультиплексор 4 может быть реализован на микросхемах 555КП11. Демультиплексор 2. 35 может быть построен на элементах И и НЕна микросхемах 555ЛИ1 и 555ЛН1, как показано на фиг.4.

Шифратор 5 может быть построен с использованием микросхемы К555ИВ!, кото- 40 рая непосредственно обеспечивает кодирование до 8 сигналов, поступающих на ее входы. В случае большего количества входных сигналов кодировать их возможно при каскадном включении нескольких таких 45 микросхем. Матрица запоминающих элементов 3 может быть реализована с использованием программируемой логической матрицы-микросхемы 556РТ2. Кроме того, в качестве матрицы 3 может быть использо- 50 вана любая БИС матричной структуры с программируемыми (электрическим или масочным способом ) связями.

Устройство может считывать значения монотонных функций (прямые и обратные). 55

Наиболее полно возможности устройства йроявляются при считывании значений линейных функций. Точность воспроизведения обратной линейной функции зависит от ее вида. Пусть Y=aX, ЛY= а(Х+ ЛХ)-аХ =аЛХ.

Таким образом, если а > 1, то шаг Л Y дискретизации . Y будет больше ЬХ . Если же а < 1, то ЛУ < ЛХ

Программирование матрицы 3 для реализации прямой функции Y-0,4Х поясняется табл, 1, где указано соответствие между входами и выходами матрицы (длина входных и выходных слов n=4), Программирование матрицы 3 для реализации прямой функции Y=logzX и обратной функции X=antlogz Y=2 поясняется

Y табл. 2, где операнды Х и Y представлены двоичными словами длиной в 5 разрядов.

Если считать, что с помощью матрицы 3 функций !ОЯ2Х воспроизводится с постоян ным шагом дискретизации аргумента ЛХ (равным 1), то обратная функция будет иметь переменный шаг дискретизации аргумента ЛУ . Этот шаг зависит от величины операндов АУ=0,5 если 1 < Y< 2;

АУ=0.25 если 2 <У< 3:

АУ=0,125если 3 «У» 4.

В общем случае .hY = logz (Х + Л Х ) — logzX = log

Х

Поскольку У= 2, то

2" +1

ЛУ = 1О92 = logy (2" + 1) — Y, 2"

Следовательно, обратная функция воспроизводится наиболее точно при больших значениях Y.

Устройство может работать в двух режимах(в зависимости от управляющего сигнала "0" или "1", поступающего на вход 6) считывание значений прямой или обратной функции соответственно.

Пусть, например, управляющий сигнал равен "0", тем самым будет установлен режим считывания значения прямой функции.

Y=0,4 Х, причем Х =010". Тогда нэ 5 — м выходе дешифраторэ 1 появится одиночный сигнал, который дем !льтиплексором 2 передается на 5-ю цепь первой группы входов матрицы 3 (фиг. 1 и 2). Структура матрицы 3 запрограммирована так, что укаэанный сигнал поступает на цепь 8 первой группы выходов матрицы и далее, через мультиплексор 4, нэ восьмой вход шифратора 5.

В результате на выходах шифратора 5 появляется двоичный код номера его входа, на котором имеется единичный сигнал, те.значение У=10,00 (табл. 1).

При считывании значения обратной функции Х-2,5У управляющий сигнал на входе 6 равен 1. Пусть У=11,10,тогда на 14-м выходе дешифраторэ 1 появляется единичный сигнал, коммутируемый демультиплексором 2 на вторую группу входов матрицы

1668996

Таблица

Таблица 2

3. В результате этого возбуждатся девятая цепь второй группы выходов матрицыЗ. Далее мультиплексор 4 передает единичный сигнал на девятый вход шифратора 5, а на его выходах появляется значение обратной 5 функции Х=2,S 1111,10 =1001. Последнее значение округлено до ближайшего числа, полностью записываемого с помощью четырех двоичных разрядов.

При считывании значений "других пря- 10 мых и обратных функций (например, Y=

=!одгХ, Х=2 на фиг,З и 2) устройство работает, аналогично.

Формула изобретения

Постоя нное запоминающее устройство, 15 содержащее матрицу запоминающих элементов, дешифратор, входы которого являются информационными входами устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения ус- 20 тройства за счет считывания значений как прямой, так и обратной функций, в него введены демультиплексор, мультиплексор, и шифратор, выходы которого являются информационными выходами устройства, выходы дешифратора соединены с информационными входами демультиплексора, выходы первой и второй групп которого соединены соответственно с информационными входами первой и второй групп матрицы запоминающих элементов, выходы первой и второй групп которой соединены соответственно с информационными входами первой и второй групп мультиплексора, выходы которого соединены с входами шифратора, управляющие входы демультиплексора и мультиплексора объединены и являются входом задания режима работы устройства.

1668996

2 3 4 -Ю 6 У Я У 4 /1/243М Ж

Ф

3

Ф

У

6 ю

9

Я /3

4ф иг. Я о 4 2 3 4 ь с 7 g yeogfr2 <3 ñþã ëàïàîã ãããçãÐçÿãûããåãÿþã г

3

Ф

E о

Ф

У

rd ю

12

rj

rf гю

И

rg

rg

ry го

И гг гг

8$ гф гэ гс

Ill яо

1668996

У Ро Вю йющий эхом

Составитель M. Лапуакин

Редактор Н. Лазаренко Техред М.Моргентал Корректор Т. Малец

Заказ 2656 Тираж 326 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб.,4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к постоянным1 электрическим перепрограммнруемым запоминающим устройствам, сохраняющим информацию при отключенном источнике питания

Изобретение относится к вычислительной технике, в частности к технологии изготовления полупроводниковых интегральных схем, и может быть использовано для изготовления матриц - кого накопителя длл электрически перепрограммируемого ПЗУ, сохраняющего информацию при отключении источника питания, на лавинно-ннжекционных транзисторах с плавающими и управляю-- щими затворами, перепрограммируемых импульсными напряжениями

Изобретение относится к вычислительной технике и может быть использовано при изготовлении матричного накопителя для электрически перепрограммируемого постоянного запоминай ще го устройства сохраняющего информацию при отключении источника питания , на лйвинно-инжекциоиных транзисторах с плавающими и управляющими затворами, перепрограммяруемыми импульсами напряжения

Изобретение относится к электронной технике и предназначено для применения в электрически программируемых ПЗУ, в которых инжекция горячих носителей используется для записи информации в ячейки памяти накопителя

Изобретение относится к вычислительной технике, может быть использовано при проектировании полупроводниковых постоянных и репрограммируемых запоминающих устройств и является дополнительным к авт

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх