Устройство синхронизации для контроля блоков памяти

 

Изобретение относится к вычислительной технике и может быть использовано в составе устройств контроля памяти в серийном производстве и при испытаниях. Целью изобретения является расширение области применения устройства за счет обеспечения контроля блоков памяти динамического типа. Устройство содержит первый, второй и третий счетные триггеры, элементы И-НЕ с первого по четвертый, элемент И, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ с первого по пятый , первый, второй и третий элементы ИЛИ, первый и второй элементы ИЛИ-НЕ, элемент задержки и мультиплексор. Цель изобретения достигается тем, что в зависимости от режима работы устройство формирует на своих выходах сигналы, соответствующие временным диаграммам памяти статического либо динамического типа.2 мл

СО!ОЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я> s G 11 С 29/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4668142/24 (22) 30.03,89 (46) 07.10.91, Бюл. К 37 (72) А.И. Козлов (53) 681.327.6(088.8) (56) Авторское свидетельство СССР

М 1238164, кл. G 11 С 29/00, 1986.

Авторское свидетельство СССР

t4 1587598, кл. G 11 С 29/00, 1987, (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ ДЛЯ

КОНТРОЛЯ БЛОКОВ ИАМЯТИ (57) Изобретение относится к вычислительной технике и может быть использовано в составе устройств контроля памяти в серийном производстве и при испытачиях. Целью

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля памяти в серийном производстве и при испытаниях.

Целью изобретения является расширение области применения устройства за счет обеспечения контроля блоков памяти динамического типа.

На фиг. 1 изображена схема устройства синхронизации для контроля блоков памяти; на фиг. 2 — временная диаграмма его работы.

Устройство (фиг. 1) содержит первый счетный триггер 1, элемент 2 задержки, первый 3, второй 4, третий 5 элементы И вЂ” НЕ. элемент И 6, первый 7 и второй 8 элементы ИСКЛЮЧАЮЩЕЕ ИЛИ; второй 9 и третий 10 счетные триггеры, третий 11, четвертый 12 и пятый 13 элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, четвертый элемент И-НЕ 14, первый 15, вто„„Я „„1683Î74 А1 изобретения является расширение области применения устройства за счет обеспечения контроля блоков памяти динамического типа. Устройство содержит первый, второй и третий счетные триггеры, элементы И вЂ” НЕ с первого по четвертый, элемент И, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ с первого по пятый, первый, второй и третий элементы

ИЛИ, первый и второй элементы ИЛИ-НЕ, элемент задержки и мультиплексор. Цель изобретения достигается тем, что в зависимости от режима работы устройство формирует на своих выходах сигналы, соответствующие временным диаграммам памяти статического либо динамического типа. 2 ил, рой 16 и третий 17 элементы ИЛИ, первый

18 и второй 19 элементы ИЛИ вЂ” HE, мультиплексор 20. о

Устройство работает следующим обра- (© зом. 0д

На вход С синхронизации устройства С) поступают импульсы синхронизации с периодом следования, в два раза меньшим периода Т контроля (фиг. 2). Эти импульсы поступают на первый 1 и второй 9 триггеры и через элемент 2 задержки на триггер 10, причем первый 1 и третий 10 счетные триггеры срабатывают по фронту, а второй 9 счетный триггер — по срезу импульса синхронизации. Таким образом, на выходе второго счетного триггера 9 формируется последовательность импульсов с периодом следования, равным периоду Т контроля, нв выходе первого счетного триггера 1 — последовательность импульсов с периодом Т сле1683074

10 дования, сдвинутая нэ 1/4 периода, а на выходе третьего счетного триггера 10— двинутая на 1/4 периода Т и задержанная на время t элементом 2 задержки. В результате на первом выходе SXN1 синхронизации устройства формируются импульсы, запускающие устройства формирования входных воздействий (например, адреса и данные) для контролируемой памяти в начале каждого цикла контроля, а на втором выходе SXN2 синхронизации устройства формируются импульсы, которые обеспечивают запоминание результатов сравнения выходных данных с объекта контроля и эталонных данных в начале четвертой четверти цикла Т контроля.

Элементы И-Н Е 3, И С КЛ ЮЧАЮЩЕ Е

ИЛИ 7 и 11 формируют на выходе Х строба адреса строк устройства и на выходе Y строба адреса столбцов устройства импульсы, расположенные во второй четверти цикла Т контроля, причем для любого момента времени XQY=1.

Элементы И 6 и ИСКЛЮЧАЮЩЕЕ ИЛИ

12 формируют на первом тактовом выходе

С1 устройства импульс. расположенный во второй и третьей четверти цикла Т контроля и задержанный на время t элементом 2 заде жки. Этот импульс является сигналом

Е для ОЗУ статического типа и сигналом

RAS — динамического типа. Аналогично элементы ИСКЛ ЮЧАЮЩЕ Е ИЛИ 13, И вЂ” Н Е 14 и ИЛИ вЂ” НЕ 18, 19 формируют на втором тактовом выходе С2 устройства импульс, расположенный в третьей четверти цикла Т контроля и задержанный на время т, который является сигналом ОЕ для ОЗУ статического типа и сигналом CAS — динамического типа, причем вид сигнала определяется состоянием пятого входа Е5 разрешения устройства, а именно Е5=0, то ОЕ, а если

Е 5 =1,то CAS.

Элементы И-НЕ 4,5 ИСКЛЮЧАЮЩЕЕ

ИЛИ 8, ИЛИ 15, 16, 17 и мультиплексор 20 формируют на третьем тактовом выходе WE устройства импульс, конец которого задержан на время t относительно начала четвертой четверти цикла Т контроля, а начало совпадает с началом второй четверти для

ОЗУ статического типа и началом третьей четверти — динамического типа, причем выбор конкретного импульса обеспечивает мультиплексор 20, а именно для ОЗУ статического типа выход его соединен с вторым входом, а динамического — с первым, Входы инверсии, первый N1, второй N2, третий N3 и четвертый N 4 устройства обеспечивают выбор полярности импульса на выходах Х, У, W/Е, С1 и С2 устройства соответственно, причем состояние "1" на входе

5Г инверсии вызывает инвертирование импульса на соответствующем выходе, Входы разрешения, первый Е1, второй

Е2, третий ЕЗ и четвертый Е4 устройства разрешают (если их состояние равно "1") либо запрещают (если их состояние равно

"0") формирование импульсов нэ выходах Х, Y, WE, С1 и С2 устройства соответственно.

Таким образом, устройство контроля памяти, включающее в свой состав устройство синхронизации, формирует следующие сигналы: для ОЗУ статического типа входной адреса А, входной разрешения СЕ, входной разрешения выхода 0Е, входной разрешения записи WE, входной информации 01, синхросигнал записи результатов контроля SYN2; для ОЗУ динамического типа входной выборки строк (область Х) RAS, входной выборки столбцов (область Y) CAS, входной адресный А, входной разрешения записи WE, входной информационный D1, синхросигнал записи результатов контроля

SYN2.

Таким образом, по сравнению с прототипом устройство позволяет формировать временную диаграмму работы динамич ской памяти, поэтому включение его в состав устройства контроля памяти делает возможн м с помощью последнего контролировать память как статического, так и динамического типов.

Формула изобретения

Устройство синхронизации для контроля блоков памяти, содержащее элемент И, первый счетный триггер, вход котор :. о соединен с входом элемента задержки и является входом синхронизации устройства, первый элемент И вЂ” НЕ, первый вход которого является первым входом разрешения устройства, а выход подключен к первому входу первого элемента ИСКЛ ЮЧАЮЩЕ Е

ИЛИ, второй вход которого является первым входом инверсии устройства, а выход— выходом строба адреса столбцов устройства, второй элемент И-НЕ, первый вход которого является вторым входом разрешения устройства, а выход соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ

ИЛИ, второй вход и выход которого являютcR соответственно вторым входом инверсии и выходом записи устройства, третий элемент И-НЕ, о т л и ч а ю щ е е с я тем, что, с целью расширения области его применения эа счет обеспечения контроля блоков памяти динамического типа, в него введены второй и третий счетные триггеры, третий, четвертый и пятый элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, четвертый элемент И-НЕ, первый, второй и третий элементы ИЛИ, первый и второй элементы ИЛИ вЂ” НЕ, муль1683074 типлексор, причем вход второго счетного триггера подключен к входу синхронизации устройства, второму входу первого элемента И-НЕ и к первому входу второго элемента ИЛИ, второй инверсный вход которого 5 соединен с выходом первого счетного триггера и с первым входом первого элемента

ИЛИ, второй вход которого подключен к второму инверсному входу третьего элемента ИЛИ, к первому входу четвертого элемен- 10 та И-НЕ, первому входу элемента И и к выходу третьего счетного триггера, вход которого соединен с выходом элемента задержки, с первым входом третьего элемента

ИЛИ и с вторым инверсным входом четвер- 15 того элемента И-НЕ, выход которого подключен к первому входу второго элемента

ИЛИ-НЕ, выход которого соединен с первым входом пятого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход второго счетного триггера 20 является первым выходом синхронизации устройства и подключен к третьему входу первого элемента И-НЕ, выход первого счетного триггера является вторым выходом синхронизации устройства, первый 25 инверсный и второй входы третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с вторым и с первым входа-ми первого элемента ИСКЛЮЧАЮЩЕЕ

ИЛИ, выxîäû второго и третьего элементов

ИЛИ подключены к входам третьего элемента И вЂ” НЕ, выход которого и выход первого элемента ИЛИ соединены с информационными входами мультиплексора, управляющий вход которого является входом задания режима устройства, а выход подключен к второму входу второго элемента И-НЕ, третий вход которого является входом записи устройства, первый вход первого элемента

ИЛИ вЂ” НЕ является входом считывания устройства, а выход соединен с вторым входом второго элемента ИЛИ-НЕ, второй вход элемента И, третий вход четвертого элемента И вЂ” НЕ и второй вход первого элемента ИЛИ вЂ” НЕ являются соответственно третьим, четвертым и пятым входами разрешения устройства, вторые входы и выходы четвертого и пятого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ являются соответственно третьим и четвертым входами инверсии и первым и вторым выходами выборки устройства, выход элемента И соединен с первым входом четвертого элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ, выходтретьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ является выходом строба адресов строк устройства, 1683074

SYW/

$У Г

Составитель О, Исаева

Техред M,Ìîðãåíòàë Корректор О. Кравцова

Редактор М. Бланар

Производственно-издательский комбинат "Патент", r. Ужгород, ул,Гагарина, 101

Заказ 3416 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Устройство синхронизации для контроля блоков памяти Устройство синхронизации для контроля блоков памяти Устройство синхронизации для контроля блоков памяти Устройство синхронизации для контроля блоков памяти 

 

Похожие патенты:

Изобретение относится к запоминающим устройствам и может быть использовано в различных системах управления, в качестве постоянных запоминающих устройств , когда требуется надежное и длительное сохранение накопленной информации при отключенном электропитании , а изменение информации не является основным режимом работы

Изобретение относится к накоплению информации и может применяться для контроля результатов записи кодов аналоговых сигналов

Изобретение относится к вычислительной технике и может использоваться для сохранения информации в запоминающих устройствах при отключении питающей сети

Изобретение относится к области вычислительной техники и может быть использовано для контроля запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано для построения контролепригодных запоминающих устройств со средствами обнаружения и исправления ошибок

Изобретение относится к автоматике и вычислительной технике, в частности к запоминающим устройствам, и может быть использовано для обнаружения модульных ошибок и исправления одиночных модулей ошибок в системах, к которым предъявляются повышенные требования надежности

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам (ЗУ) с контролем правильности хранения информации, и может быть использовано для построения буферных ЗУ в системах связи

Изобретение относится к вычислительной технике и может использоваться в системах обработки информации

Изобретение относится к вычислительной технике и может быть использовано при разработке надежных запоминающих устройств

Изобретение относится к запоминающим устройствам

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх