Запоминающее устройство с тестовым самоконтролем

 

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств. Целью изобретения является упрощение контроля работоспособности устройства. Устройство содержит счетчик адреса, регистр адреса, накопитель, входные усилители с выходом на три состояния, регистр числа, выходной регистр, блок контроля, задатчик проверочных кодов, включающий первый и второй триггеры, элемент И-НЕ и элемент И. Цель изобретения достигается тем, что для генерации теста используются только блоки, непосредственно входящие в состав устройства, а также тем, что результаты контроля могут визуально наблюдаться на экране осциллографа. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 G 11 С 29/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4627377/24 (22) 27,12,88 (46) 30.11.91. Бюл. hL 44 (72) ЮЛ:.Ермолин (53) 681.327,6 (088,8) (56) Авторское свидетельство СССР

hL 1325571, кл. G 11 С 29/00, 1986.

Самофалов К.Г., Корнейчук В.И., Городний А.В. Структурно-логические методы повышения надежности ЗУ, М, Машиностроение, 1976, с.33 — 63. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С TECT0BblM САМОКОНТРОЛЕМ (57) Изобретение относится к вычислитель-. ной технике и может быть использовано при

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств.

Целью изобретения является упрощение контроля работоспособности устройства.

На чертеже представлена схема запоминающего устройства с тестовым самоконтролем.

Устройство содержит счетчик 1 адреса, регистр 2 адреса, накопитель 3, входные усилители 4, регистр 5 числа, выходной регистр 6, блок 7 контроля, первый 8 и второй

9 триггеры, элемент И-НЕ 10, элемент И.11, входы 12 задания режима, пуска 13, синхронизации 14, записи 15, сброса 16 и стробирования 17 устройства, информационные входы 18 и выходы 19, а также выход 20 признака ошибки устройства.

Элементы 8, 9, 10 и 11 образуют задатчик 21 проверочных кодов.

„, . Ж,, 1695394 А1 построении запоминающих устройств, Целью изобретения является упрощение контроля работоспособности устройства.

Устройство содержит счетчик адреса, регистр адреса, накопитель, входные усилители с выходом на три состояния, регистр числа, выходной регистр, блок контроля, задатчик проверочных кодов, включающий первый и второй триггеры, элемент И-НЕ и элемент И. Цель изобретения достигается тем, что для генерации теста используются только блоки, непосредственно входящие в состав устройства, а также тем, что результаты контроля могут визуально наблюдаться на экране осциллографа. 1 ил, Самоконтроль устройства осуществляется тестом "Дождь" по следующему алгоритму:

1..Подать положительный потенциал

"Проверка" на вход 12. При этом на выходах усилителей 4 устанавливается третье состояние, оно эквивалентно логической единице.

2. Пропустить отрицательный импульс

"Пуск" по входу 13. При этом происходит обнуление счетчика 1 и регистра 2 и установка в состояние "1" с помощью триггера 8 триггера 9.

3. На вход 14 приходит положительный импульс, по переднему фронту которого происходит перезапись нулевого кода адреса со счетчика 1 в регистр 2 и по его окончании переброс счетчика 1 в следующее состояние, а также установ по заднему фронту в состояние "1" регистра 5, Затем с помощью отрицательного импульса, прихо1695394

20

50 дящего на вход 15, происходит запись "1" по нулевому адресу в накопитель 3. Таким образом, запись "1" происходит по первому, второму и т,д. адресам до переброса

К-разряда регистра 2 в состояние "1".

4. После переброса К-разряда регистра

2 в "1" происходит переброс триггера 8 в состояние "1" и снятие отрицательного потенциала с входа S триггера 9 с помощью положительных импульсов, поступающих на вход 16, вырабатываются отрицательные импульсы элементов И-НЕ 10, устанавливающие триггер 9 в нулевое состояние; прием считанного кода из накопителя 3 в триггер 9, с помощью положительного импульса, поступающего на вход 17, запись кода в регистр 5 и далее в накопитель 3.

Таким образом, происходит считывание/запись (регенерация) ранее записанной информации 8cGx 1.

При этом с помощью блока 7 контроля происходит контроль считанной информации. Режим "Считывание-запись "1" происходит до переброса в "0" К-разряда регистра 2.

5, После переброса в "0" К-разряда прекращается выработка импульсов элементом

И-HE 10, устанавливающих в "0" триггер 9, и он начинает рабо — àòü как счетчик-сумматор по модулю 2 значений предыдущего и последующего состояний кодов накопителя

3, генерируя проверочные последовательности, с помощью усилителей 4 и регистра

5. Эти последовательности в виде равномерно чередующихся "1" и "0", хорошо наблюдаются на выходах триггера 9, регистра

5, накопителя 3, выходного регистра 6 и блока 7 контроля. Таким образом, происходит непрерывная запись в накопитель 3 различных числовых последовательностей динамического кода "Дождь", Она продолжается до переброса в "1" К-разряда регистра 2, 6, После переброса К-разряда в "1" повторяется п.4, но при этом многократно считывается-записывается (регенерируется) последняя комбинация динамического кода, образованная согласно п.5.

7. Повторение пп.5 и 6 и так далее.

Б случае сбоя (нет по всем разрядам "1" или "0") на выходе блока 7 контроля появляется сигнал ошибки.

Таким образом, использование предлагаемого устройства позволяет отказаться от сложного стендового оборудования при изготовлении ЗУ и проверочного оборудования изделий, использующих ЗУ. Это позволяет уменьшить стоимость изготовле-. ния и эксплуатации ЗУ.

Формула изобретения

Запоминающее устройство с тестовым самоконтролем, содержащее счетчик адреса, синхровход которого соединен с синхровходами регистра адреса и регистра числа и является входом синхронизации устройства, вход сброса счетчика адреса подключен к входу сброса регистра числа и является входом пуска устройства, выходы счетчика адреса соединены с информационными входами регистра адреса, выходы группы которого подключены к адресным входам накопителя, выходы которого соединены с входами выходного регистра, выходы которого являются информационными выходами устройства и подключены к входам блока контроля, выход которого является выходом признака ошибки устройства, информационные входы накопителя соединены с выходами регистра числа, информационные входы которого подключены к выходам входных усилителей, информационные входы которых являются информационными входами устройства. вход записи накопителя является входом записи устройства,отличающееся тем, что,с целью упрощения контроля работоспособности запоминающего устройства, в него введен задатчик проверочных кодов, содержащий первый и второй триггеры, элемент И и элемент И-НЕ, причем R-вход первого триггера подключен к входу пуска устройства, а 0вход является входом логической единицы устройства, С-вход первого триггера соединен с выходом .регистра адреса и первым входом элемента И-Н Е, второй вход которого является входом сброса устройства, а выход подключен к R-входу второго триггера, D-вход и инверсный выход которого объединены, а С-вход подключен к выходу элемента И, первый вход которого соединен с одним из выходов накопителя, а второй вход является входом стробирования устройства, $-вход второго триггера подключен к выходу первого триггера, прямой выход второго триггера соединен с входом сброса регистра числа, управляющие входы входных усилителей являются входом задания режима устройства.

1695394

Составитель О.Исаев

Техред M.Mîðãåí Tàë Корректор О. Кравцова

Редактор А.Лежнина

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Заказ 4167 Тираж Подписное .

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Запоминающее устройство с тестовым самоконтролем Запоминающее устройство с тестовым самоконтролем Запоминающее устройство с тестовым самоконтролем 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении высоконадежной аппаратуры передачи данных

Изобретение относится к автоматике и вычислительной технике и может быть применено в высокопроизводительных цифровых устройствах обработки информации

Изобретение относится к запоминающим устройствам статического типа, конкретно - к контролю запоминающих устройств на правильность их работы и может быть использовано при разработке, отладке и диагностике неисправностей оперативных запоминающих устройств

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано в составе устройств контроля памяти в серийном производстве и при испытаниях

Изобретение относится к запоминающим устройствам и может быть использовано в различных системах управления, в качестве постоянных запоминающих устройств , когда требуется надежное и длительное сохранение накопленной информации при отключенном электропитании , а изменение информации не является основным режимом работы

Изобретение относится к накоплению информации и может применяться для контроля результатов записи кодов аналоговых сигналов

Изобретение относится к вычислительной технике и может использоваться для сохранения информации в запоминающих устройствах при отключении питающей сети

Изобретение относится к области вычислительной техники и может быть использовано для контроля запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано для построения контролепригодных запоминающих устройств со средствами обнаружения и исправления ошибок

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх