Способ считывания информации из элементов памяти на полевых транзисторах и формирователь сигналов считывания

 

Изобретение относится к вычислительной технике и микроэлектронике и может быть использовано при разработке репрограммируемых постоянных запоминающих устройств большой информационной емкости . Цель изобретения - повышение надежности считывания информации, Поставленная цель достигается подачей сигналов управления считывания на исток в запирающем для элемента памяти направлении и изменением их амплитуды пропорционально изменению уровня порогового элемента памяти до достижения им нулевого значения и обеспечивается расширением области допустимых значений порогового напряжения, исключением из состава ячейки памяти адресного транзистора. 1 з.п.флы, 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5П5 G 11 С 7/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4718104/24 (22) 22.05.89 (46) 07.12.91. Бюл. ¹ 45 (72) В.П.Сидоренко, B.Е.Стиканов и Т.Г.Гусева (53) 681.327.6 (088.8) (56) Электроника, 1981, № 4, с. 73-77, Электроника, 1981, ¹ 9, с. 58-62.

Авторское свидетельство СССР № 1200333, кл. 6 11 С 7/00, 1984. (54) СПОСОБ СЧИТЫВАНИЯ ИНФОРМАЦИИ ИЗ ЭЛЕМЕНТОВ ПАМЯТИ НА ПОЛЕВЫХ ТРАНЗИСТОРАХ И ФОРМИРОВАТЕЛЬ

СИГНАЛОВ СЧИТЫВАНИЯ (57) Изобретение относится к вычислительной технике и микроэлектронике и может

Изобретение относится к вычислительной технике и микроэлектронике и может быть использовано при разработке электрически стираемых программируемых постоянных запоминающих устройств (ЭСППЗУ} большой информационной емкости, Цель изобретения — повышение надежности считывания информации, На чертеже представлена электрическая схема формирователя сигналов считывания.

Формирователь содержит второй ключевой транзистор 1 с каналом п-типа, первый токозадающий транзистор 2 с каналом р-типа, третий ключевой транзистор 3 с каналом р-типа, опорный транзистор 4 с каналом п-типа, второй токозадающий транзистор 5 с каналом р-типа, третий токозадающий транзистор 6 с каналом п-типа, накопительный транзистор 7 с каналом итипа, первый ключевой транзистор 8 с кана!

Ж,, 1697118 А1 быть использовано при разработке репрограммируемых постоянных запоминающих устройств большой информационной емкости. Цель изобретения — повышение надежности считывания информации.

Поставленная цель достигается подачей сигналов управления считывания на исток в запирающем для элемента памяти направлении и изменением их амплитуды пропорционально изменению уровня порогового элемента памяти до достижения им нулевого значения и обеспечивается расширением области допустимых значений порогового напряжения, исключением из состава ячейки памяти адресного транзистора. 1 з.п.флы, 1 ил. лом п-типа, шину 9 питания, шину 10 нулевого потенциала, выход 11.

Способ считывания информации из элементов памяти на полевых транзисторах заключается в следующем. Элемент памяти представляет собой и-канальный. МНОПтранзистор. Для считывания информации из него на сток и затвор подают положительное напряжение относительно подложки, например 2 В и 4 В соответственно, а на исток — напряжение той же полярности, что на затвор и сток. При этом напряжение на истоке элемента памяти является запирающим р-л-переход исток-подложка Это напряжение изменяют пропорционально изменению порогового напряжения элемента памяти. При считывании информации изменение порогового напряжения элемента памяти происходит за счет изменения заряда в области обеднения подложки и не меняет величину информационного заряда

1697118 элемента памяти, а также его логическое ,состояние. Изменение порогового напряжения элемента памяти ограничено нулевым значением, чтобы исключить ложное считывание информации из соседних невыбранных элементов памяти (на затворе которых напряжение равно нулю), через которые также может протекать ток, если пороговое напряжение этих элементов (в случае использования п-канальной технологИи) в результате стирания информации примет отрицательные значения.

При подключении напряжения на исток в запирающем для элемента памяти направлении (т.е, повышающем его пороговое напряжение) его пороговое напряжение увеличивается, При этом низкий уровень порОгового напряжения из отрицательного (для и-канальных приборов) становится нулевым, Способ считывания информации из элементов памяти на полевых транзисторах может быть осуществлен с использованием фермирователя сигналов считывания. Формирователь работает следующим образом.

В процессе стирания информации пороговое напряжение опорного транзистора

4 становится отрицательным.

Подбором геометрических размеров транзисторов 2 и 4 добиваются того, что в этом случае потенциал в узле А становится ниже потенциала запирания транзистора 8 и выход 11 начинает заряжаться от шины 9 питания через транзисторы 1,5, причем размером транзистора 5 регулируется ток (постоянная времени заряда выхода 11). С повышением напряжения на выходе 11, а следовательно и на истоке транзистора 4 пороговое напряжение. последнего возрастает и при достижении определенной величины становится равным нулю. Транзистор

4 (опорный элемент памяти) закрывается„а потенциал в узле А становится равным напряжению питания, что достаточно для запирания транзистора 3.

В результате этого потенциал выхода 11 начинает понижаться за счет разряда емкости транзистора 7 через открытый канал транзистора 6, Ток разряда (постоянная времени разряда) регулируется подбором геометрических размеров транзистора 6.

Как только напряжение навыходе 11 достигнет величины, достаточной для отпирания транзистора 4, потенциал в узле А понижает".я, и емкость выхода 11 снова начинает заряжаться, т,е. напряжение на выходе 11 начинает возрастать. Таким образом, величина напряжения выхода 11 поддерживается на некотором заданном уровне, определяемом уровнем порогового напряжения транзистора 4. 5

10 l5

20.

Выход 11 подключается схемой управления к истокам запоминающих элементов матрицы накопителя в режиме считывания.

Формула изобретения

1. Способ считывания информации из элементов памяти на полевых транзисторах, включающий формирование на электродах затвора и стока элемента памяти постоянных уровней напряжения относительно напряжения на подложке и определение информации, хранящейся в элементе памяти, по величине тока, протекающего через элемент памяти, отличающийся тем, что, с целью повышения надежности считывания информации, одновременно с формированием постоянных уровней напряжения на электродах стока и затвора элемента памяти на электрод истока элемента памяти подают напряжение той же полярности относительно напряжения на подложке, что и на электроды стока и затвора элемента памяти, изменяют напряжение на электроде истока элемента памяти пропорционально изменению порогового напряжения элемента памяти до достижения им нулевого значения.

2. Формирователь сигналов считывания, содержащий первый и второй ключевые транзисторы с каналом п-типа, третий ключевой транзистор с каналом р-типа, первый и второй токозадающие транзисторы с каналом р-типа, третий токозадающий транзистор с каналом п-типа, накопительный транзистор с каналом п-типа, опорный трэнзистор с каналом п-типа, сток которого соединен с затворами первого и третьего ключевых транзисторов и стоком первого токозадающего транзистора, исток которого соединен с истоком третьего ключевого транзистора и подключен к шине питания формирователя, а затвор соединен с затвором опорного ключевого транзистора, сток третьего ключевого транзистора соединен со стоком первого ключевого транзистора, исток которого подключен к шине нулевого потенциала формирователя и соединен с истоком накопительного транзистора и истоком третьего токозадающего транзистора, сток которого соединен со стоком второго токоэадающего транзистора, затвор которого соединен . со стоком накопительного транзистора, отличающийся тем, что сток и затвор второго ключевого транзистора соединены с истоком и стоком третьего ключевого транзистора соответственно, а исток соединен с истоком второго токозадающего транзистора, сток которого соединен

g, истоком опорного транзистора, затвором накопительного транзистора и является выходом формирователя, а затвор соединен с

1697118

Составитель Л.Амусьева

Редактор Б.Федотов Техред М.Моргентал Корректор B,Ãèðíÿê

Заказ 4309 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35; Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 затвором опорного транзистора и истоком третьего токозадающего транзистора, затвор которого соединен со стоком второго ключевого транзистора.

Способ считывания информации из элементов памяти на полевых транзисторах и формирователь сигналов считывания Способ считывания информации из элементов памяти на полевых транзисторах и формирователь сигналов считывания Способ считывания информации из элементов памяти на полевых транзисторах и формирователь сигналов считывания 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в запоминающих устройствах на ферритовых сердечниках

Изобретение относится к электронной и вычислительной технике и может быть применено в программируемых запоминающих устройствах, использующих инжекцию горячих носителей для записи информации в ячейки памяти накопителя

Изобретение относится к электронике и вычислительной технике и предназначено для использования в запоминающих устройствах на биполярных транзисторах

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на МДП-транзисторах для усиления сигналов считываемой информации

Изобретение относится к электронной технике и может быть использовано в устройствах с электронным считыванием информации , содержащих усилительные микроканальные пластины (МКП)

Изобретение относится к вычислительной технике и может быть использовано для считывания цилиндрических магнитных доменов

Изобретение относится к вычислительной технике и может быть использовано в качестве универсального устройства программирования микросхем постоянной памяти

Изобретение относится к вычислительной технике и может быть использовано при построении интегральных микросхем

Изобретение относится к вычислительной технике и может быть использовано при создании интегральных схем памяти Цель изобретения повышение быстродействия усилителя считывания за счет снижения емкостной нагрузки выходов и повышение нагрузочной способности преобразователя уровня при выполнении им также функций источника опор юго напряжения

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх