Устройство для тестового контроля и диагностики цифровых модулей

 

Изобретение относится к контрольноизмерительной технике и может быть использовано для контроля и диагностики цифровых блоков радиоэлектронной аппаратуры . Целью изобретения является расширение функциональных возможностей устройства за счет формирования импульсных входных воздействий переменной длительности и независимого изменения задержки считывания по каждому каналу. С этой целью в устройство, содержащее блок памяти тестов, блок памяти реакций, блок памяти адресов коммутации, коммутатор тестов , счетчик адреса, генератор тактовых импульсов, дешифратор, элемент ИЛИ, элемент И и блок регистров контроля, введены блок формирования входных воздействий, блок синхронизации и блок триггеров реакций . 1 з.п.ф-лы, 5 ил., 1 табл. сл с

СОЮЗ СОВЕТСКИХ

СОЦИАЛ И СТИЧ Е СК ИХ

РЕСПУБЛИК (51)5 G 06 F 11/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4648664/24 (22) 07.02.89 (46} 23,12.91. Бюл, ¹ 47 (71) Научно-исследовательский и конструкторско-технологический институт по разработке контрольно-диагностического и специального оборудования для комплексного централизованного обслуживания средств вычислительной техники "Тест" (72) С. Н.Абрамович, А. В.Абрамов, Ю.В,Ананьев, В.Н,Москвин и B.М,.Пасынков (53} 681.32 (088.8) (56) Авторское свидетельство СССР

N 1374230, кл. G 06 F 11/26, 1985.

Авторское свидетельство СССР

N. 1376087, кл. G 06 F 11/00, 1986, (54) УСТРОЙСТВО ДЛЯ ТЕСТОВОГО КОНТРОЛЯ И ДИАГНОСТИКИ ЦИФРОВЫХ МОДУЛЕЙЙ

Изобретение относится к контрольноизмерительной технике и может быть использовано для контроля и диагностики цифровых блоков радиоэлектронной аппаратуры, Целью изобретения является расширение функциональных возможностей устройства за счет формирования импульсных входных воздействий переменной длительности и независимого изменения задержки считывания по каждому каналу.

На фиг. 1 представлена функциональная схема устройства; на фиг. 2 — функциональная схема блока формирования входных воздействий; на фиг, 3 — функциональная схема блока регистров контроля; на фиг, 4 — функциональная схема блока синх„„SU „„1700557 Al (57) Изобретение относится к контрольноизмерительной технике и может быть использовано для контроля и диагностики цифровых блоков радиоэлектронной аппаратуры. Целью изобретения является расширение функциональных возможностей устройства за счет формирования импульсных входных воздействий переменной длительности и независимого изменения задержки считывания по каждому каналу. С этой целью в устройство, содержащее блок памяти тестов, блок памяти реакций, блок памяти адресов коммутации, коммутатор тестов, счетчик адреса, генератор тактовых импульсов, дешифратор, элемент ИЛИ, элемент И и блок регистров контроля, введены блок формирования входных воздействий, блок синхронизации и блок триггеров реакций. 1 з,п,ф-лы, 5 ил., 1 табл, ронизации; на фиг. 5 — временная диаграмма работы устройства.

Устройство (фиг. 1) содержит блок 1 памяти тестов, блок 2 памяти реакций, контролируемый модуль 3, блок 4 памяти адресов коммутации, коммутатор 5 тестов, счетчик 6 Л адреса, элемент ИЛИ 7, элемент И 8, дешифретор 9, блок 10 регистров контроле, гене- 1» ратор 11 тактовых импульсов, блок 12

° ееЪ формирования входных воздействий, блок

13 триггеров реакций, блок 14 синхронизации, Устройство имеет v íôîðìà öèoí Hû vt вход 15, информационный выход 16 и вход

17 выбора режима.

Блок 12 формирования входных воздействий образован группой каналов входных воздействий. Блок 12 формирования входных воздействий (фиг. 2) содержит группу

1700557

20 регистров 181 — 18n, группу счетчиков 191—

19, начала импульса, группу счетчиков 201—

20п окончания импульса, две группы элементов ИЛИ 211-21, и 221 — 22п, три группы элементов И 23> — 23п, 241 — 24п, 251-25п и группу триггеров 261 — 26п. Каждый канал формирования входных воздействий (фиг, 2) содержит регистр 18 импульсного воздействия, счетчик 19 начала импульса, счетчик 20 окончания импульса, элементы ИЛИ 21, 22, элементы И 23 — 25, триггер 26.

Блок 10 регистров контроля (фиг, 3) содержит группу регистров 271 — 27л и группу счетчиков 281-28ï. Блок 14 синхронизации (фиг. 4) содержит мультиплексор 29, триггеры 30 и 31, элемент И вЂ” НЕ 32, счетчик 33.

Блок 1 памяти тестов служит для хранения и формирования тестовой последовательности, блок 2 памяти реакций — для хранения и считывания результатов контроля, блок 4 памяти адресов коммутации предназначен для хранения контрольного распределения входов и выходов контролируемого модуля 3 по каждому каналу и в каждом такте тест вых воздействий.

Коммутатор 5 тестов предназначен для переключения входных и выходных каналов контролируемого модуля 3. Счетчик 6 адреса служит для формирования адресов блоков 1, 2 и 4. Элемент ИЛИ 7 дает возможность прибавлять "1" к содержимому счетчика 6 адреса как ст дешифратора 9, так и от генератора 11 тактовых импульсов. Элемент И 8 служит для подачи тактовых сигналов от генератора 11 под управлением блока 14. Дешифратор 9 служит для формирования импульсов, предназначенных для первоначальной. загрузки блоков 1, 4, 10, 12, считывания результатов контроля из блока

2 памяти реакций, установки счетчика 6 адреса в "0", прибавления к содержимому счетчика 6 адреса "1" (см. таблицу). Блок 10 регистров контроля предназначен для хранения величин задержки считывания реакции контролируемого модуля 3 и формирования сигналов считывания реакции контролируемого модуля 3, Генератор 11 тактовых импульсов служит для формирования сигналов с частотой микротактов и сигналов тактовой частоты, Блок 12 формирования входных воздействий предназначен для хранения информации о начале и конце импульсных входных воздействий и формирования сигналов входных воздействий. Блок 13 триггеров реакций служит для фиксации реакции контролируемого модуля 3 на входные воздействия. Блок 14 синхронизации предназначен для управления работой блоков 1, 2, 4, 10 и 12. На вход 15 поступает информа25

55 ция, записываемая в блоки 1, 4, 10 и 12.

Выход 16 предназначен для съема реакций контролируемого модуля 3. На вход 17 подается код выборки соответствующего абонента, Устройства для тестового контроля и диагностики работает следующим образом.

Перед началом тестирования на входе

17 устанавливается код, соответствующий сигналу установки в" 0" счетчика 6 адреса

По сигналу сопровождения на выходе дешифратора 9 формируется импульс, который устанавливает в "0" по установочному входу счетчик 6 адреса. После обнуления счетчика 6 адреса на информационный вход

15 подается первое тестовое слово, после чего на входе 17 устанавливается код, соответствующий записи тестовой информации в блок 1 памяти тестов, и подается импульс сопровождения, На соответствующем выходе дешифратора 9 формируется импульс, который записывает первое тестовое слово в блок 1 памяти тестов по нулевому адресу.

После этого на информационном входе 15 устанавливается код, задающий распределение входных и выходных контактов контролируемого модуля 3 на первом тестовом слове, а на входе 17 устанавливается код, соответствующий записи информации в блок 4 памяти адресов коммутации, и подается импул ьс сап ро вожде ни я.

На соответствующем выходе дешифратора 9 формируется импульс, который записывает информацию, задающую распределение входных и выходных контактов контролируемого модуля 3 на первом тестовом слове в блок 4 памяти адресов коммутации по нулевому адресу, Контролируемый модуль 3 может иметь большое количество выводов, поэтому, чтобы ограничить количество разрядов информационного входа 15, длину тестового слова и информацию о коммутации можно записывать в блоках 1 и 4 по группам. При этом каждой группе на входе 17 должен соответствовать код выборки, который дает возможность записать информацию в блоках 1 и 4 по группам.

Для установки параметров импульсных входных воздействий по соответствующему каналу на входе 15 устанавливается информация, которая соответствует параметрам импульса по данному каналу контролируемого модуля 3, а на входе 17 выборки устанавливается код, соответствующий сигналу записи в регистр 18 выбранного канала блока 12 формирования входных воздействий, Подается импульс сопровождения, На выходе дешифратора 9 формируется импульс, который записывает информацию, установ1700557

45

55 ленную на входе 15 в выбранный регистр группы регистров 181 — 18П импульсных воздействий, Аналогичным образом записывается информация в другие выбранные регистры группы регистров 18 — 18 импульсных воздействий.

Для установки по выбранному каналу параметров контроля на входе 15 устанавливается информация, соответствующая необходимой задержке считывания по данному каналу контролируемого модуля 3, а на входе 17 выборки устанавливается код, соответствующий сигналу записи в регистр группы регистров 271-27П блока 10 регистров контроля. Подается импульс сопровождения, На выходе дешифратора 9 формируется импульс, который записывает информацию, установленную на входе 15, в выбранный регистр группы регистров 271—

27„. Аналогичным образом записывается информация в другие выбранные регистры группы регистров 271 — 27 . После записи информации в блоки 1, 4, 10 и 12 на первом такте на входе 17 устанавливается код, соответствующий сигналу прибавления к содержимому счетчика 6 адреса "1", и подается импульс сопровождения. На соответствующем выходе дешифратора 9 формируется импульс, который через элемент

ИЛИ 7 увеличивает содержимое счетчика 6 адреса на "1". Аналогичным образом записывается информация в блоки 1, 4, 10 и 12 по всем остальным адресам.

Таким образом, адресация внутри блоков 1 и 4 (адресация тактов) происходит от счетчика 6 адреса, а выборка группы в блоках 1, 4, 10 и 12 (адресация каналов) от дешифратора 9.

После заполнения блоков 1 и 4 и установки параметров контроля и входных воздействий в блоках 10 и 12 устройство переводится в режим выдачи тестовых воздействий, счетчик 6 адреса устанавливается в "0", запускается генератор 11 тактовых импульсов. На первом выходе генератора

11 тактовых импульсов формируются импульсы частотой F, на втором выходе генератора 11 тактовых импульсов формируются импульсы, определяющие частоту тактовых воздействий F/12. По сигналу с второго выхода генератора 11 тактовых импульсов запускается блок 14. Считывание информации из блоков 1 и 4 происходит под действием импульсов, снимаемых с четвертого выхода блока 14. . В зависимости от информации, записанной в регистры блока 12 формирования входных воздействий, на выход блока 12 формирования входных воздействий будет передаваться информация, поступившая из

35 блока 1 памяти тестов, или импульсы, сформированные в блоке 12 формирования входных воздействий, В зависимости от информации, поступившей от блока 4 памяти адресов коммутации, выход коммутатора

5 тестов принимает значение информации, поступившей на его информационный вход с блока 12, если данный контакт коммутатора 5 подключен к входу контролируемого модуля 3. Он же принимает высокоимпедансное состояние, если данный контакт коммутатора 5 подключен к выходному контакту контролируемого модуля 3, благодаря чему этот разряд на информационном входе блока 13 триггеров реакций будет принимать значения, которые задает контролируемый модуль 3.

По окончании импульса с второго выхода генератора 11 тактовых импульсов происходит увеличение содержимого счетчика

6 адреса на "1" (через элемент ИЛИ 7). В качестве коммутатора 5 тестов могут быть использованы элементы типа 133ЛП8, 155Л RB, 555Л П8. Блоки памяти 1, 2 и 4 могут быть выполнены на элементах К132РУ6А, блок 13 триггеров реакций — на микросхемах серии 531ТМ2, блоки 10, 11 и 12 — на элементах серии 531.

Формирование импульсных входных воздействий изменяемой длительности и задержки считывания с независимым изменением по каналам осуществляется следующим образом.

После запуска генератора 11 тактовых импульсов блок 14 начинает формировать сигналы на первом, втором, третьем и четвертым выходах(фиг, 5). Формирование сигналов блока 14 происходит под действием сигналов, поступающих на вход синхронизации и вход режима с первого и второго выходов генератора 11 тактовых импульсов, Под действием импульса с первого выхода блока 14, подаваемого на вторые входы записи блоков 10 и 12, происходит перезапись параметров входных воздействий и задержка считывания соответственно из регистров

181 — 18, импульсных воздействий в счетчики

191 — 19, и 20> — 20П, а из регистров 271 — 27 в счетчики 28> — 28П.

По окончании импульса с первого выхода блока 14 импульсы частоты F в течение времени действия такта с второго выхода блока 14 проходят через элемент И 8 на счетные входы блоков 10 и 12. Счетчики 19i—

19л в блоке 12 определяют начало действия входного импульсного воздействия по каждому каналу (начало определяется импульсом на выходе переноса счетчиков 19) — 19п).

Счетчики 201 — 20 в блоке 12 определяют

1700557

1) 02...DO = 111

D5...D3 = 111

06=0, В этом случае тест-набор через элемен5 ты И 251-25П (фиг. 2) поступает на входы данных триггеров 26 — 26n, который фиксирует его в первом микротакте по сигналу от счетчиков 19 — 19л начала импульса, т.е. входное воздействие будет представлять

10 собой тест-набор из памяти тестов.

2) 02...DO > D5„,D3

D6-=1

ТН =1.

В этом случае триггеры 261-26п устано15 вятся в нулевое состояние по сигналу от счетчиков 19<-19П начала импульса и вернутся в единичное состояние по сигналу от счетчиков 201 — 20П конца импульса.

Входное воздействие — одиночный от20 рицательный импульс, начало и конец которого определяются разрядами ОО...D5 счетчиков 191 — 19n и 20i — 20n.

При этом, устанавливая в определен ные такты значение тестов ТН = P, в блоке 1

25 можно запретить формирование импульсов в этих тактах.

3) D2„,00 > D5...03

D6 = 1, тестовые такты

TH) — 1=1, ТН =ТНн-)= — ... =ТНнк=ф, 30 ТНн-к+)=1, где i — номер тестового такта.

В этом случае à i-ом такте триггеры 26i—

26п установятся в нулевое состояние по сигналу от счетчика 19> — 19n начала импульса и

35 вернутся в единичное состояние в такте

1+К+1 по сигналу от счетчиков 201 — 20n конца импульса.

Входное воздействие — одиночный отрицательный импульс длительностью К так40 тов с началом и концом в микротактах, определяемыми разрядами D0...05 регистра импульсного воздействия;

N-О+1

D=0, N:=1

0=7 N:=8

Например;

D0

50

Код начала импульса

02.J

D6 — разрешение импульса (при Об = 1) 55

07 — Х (безразличное состояние), В зависимости от значения тест-набора (TH) из блока 1 и содержимого регистров

181 — 18 возможны три варианта формирования входного воздействия; конец действия импульсного воздействия (окончание определяется импульсом на выходе переноса счетчиков 20 -20n), Запись реакции в блок 13 триггеров реакций происходит по сигналу с выхода блока 10 регистров контроля и определяется сигналами с выходов переноса счетчиков

281-28п в моменты, определяемые информацией, записанной в счетчики 28 -28П.

Запись реакции из блока 13 триггеров реакций в блок 2 памяти реакций происходит по сигналам, подаваемым в блок 2 памяти реакций с третьего и четвертого выходов блока 14.

Формирование входных воздействий и запись реакции контролируемого модуля 3 с использованием блока 12 формирования входных воздействий (фиг. 2) и блока 10 регистров контроля (фиг. 3) происходит следующим образом. Один такт тестирования равен 12 периодам тактовой частоты (микротактам). При этом счетчики 19 — 19n, 20i20п, 281 — 28n работают 8 микротактов (4 оставшихся микротакта являются холостыми и требуются для анализа реакции контролируемого модуля 3):

Перед каждым тактом тестирования (во время холостых тактов) происходит запись информации из регистров 18i — 18n и 271 27П в соответствующие счетчики 19 — 19n, 20120п, 281 — 28n по сигналам с первого выхода блока 14, 3а время одного такта тестирования счетчики 19) — 19n, 20) — 20n, 281-28П работают в режиме счета 8 микротактов, и в зависимости от записанного в них числа в определенный микротакт формируют на своем выходе переноса импульс, Импульс формируется в микротакте, номер которого

Й равен инверсии трехразрядного числа D, записанного в счетчике, плюс "1":

Формат регистра импульсного воздействия:

D3

04 Код конца импульса

Выходная реакция контролируемого модуля 3 фиксируется в триггерах блока 13 триггеров реакций в любом заранее выбранном микротакте каждого такта по сигналу от счетчиков 28 -28п блока 10 регистров контроля. Номера микротактов стробирования реакции определяются содержанием регистров 271 — 27п, Информация из блока 13 триггеров реакций переписывается в блок 2 памяти реакций в начале следующего такта по сигналам с третьего и четвертого выходов блока 14.

Блок 14 синхронизации(фиг. 5) работает следующим образом. Перед приходом очередного сигнала /Пуск триггеры 30 и 31 находятся в единичном состоянии (/Т1 = /T2 =

"1"), старший выход счетчика 33 /ТЗ = "1".

Синхросигнал /Пуск = "0" через мультиплексор 29 поступает на информационный вход триггера 30, и по первому импульсу F (фиг, 5) триггер 30 устанавливается в нулевое состояние, формируя /Т1="0", который через мультиплексор 29 поступает на информационный вход триггера 31. Сигналы с инверсного выхода триггера 30 и с прямого выхода триггера 31, поступая на входы weмента И вЂ” Н Е 32, формируют сигнал

/Уст="0", который поступает на вход разрешения записи счетчика 33, По второму импульсу F в счетчик 33 по всем разрядам записываются "О", установленные на его информационных входах. По второму импульсу F также устанавливается в нулевое состояние триггер 31, формируя /Т2="0", в результате чего сигнал /Уст="1", сигнал /Т2

"0", поступая на вход разрешения счетчика

33, переводит его в режим счета. Сигнал с инверсного выхода триггера 31 Т2 "1", поступив на вход управления мультиплексора

29, переводит его в режим коммутации второй группы входов, Счетчик 33 отсчитывает

8 тактов частоты F, и по десятому импульсу

F на его старшем выходе сигнал /ТЗ становится равным" 1". Этот сигнал через мультиплексор 29 поступает на информационные входы триггеров 30 и 31. По одиннадцатому импульсу F триггеры 30 и 31 устанавливаются в единичное состояние. В результате схема установилась в исходное состояние и готова к следующему такту.

Формула изобретения

1. Устройство для тестового контроля и диагностики цифровых модулей, содержащее блок памяти тестов, блок памяти реакций, блок памяти адресов коммутации, коммутатор тестов, счетчик адреса, генератор тактовых импульсов, дешифратор, элемент ИЛИ, элемент И и блок регистров контроля, причем с первого по шестой выходы дешифратара соединены соответственно с входами записи блока памяти тестов и блока памяти адресов коммутации, первым входом записи блока регистров контроля, входом считывания блока памяти реакций, входом сброса счетчика адреса и первым входом элемента ИЛИ, входдешифратора является входом выбора режима ус10

55 трайства, выход счетчика адреса подключен к адресным входам блока памяти тестов, блока памяти адресов коммутации и блока памяти реа:<цийл, счетный вход счетчика адреса соединен с выходам элемента ИЛИ, информационные входы блс,ка регистров контроля, блока памяти тестов и блока памяти адресов коммутации объединены и образуют информационный вход устройства, выход блока памяти адресов коммутации подключен к управляющему входу коммутатора тестов, выход которого является выходам устройства для подключения к входу контролируемого модуля, счетный вход блока регистров контроля соединен с выходом элемента И, а информационный выход блока памяти реакций является информационным выходом устройства, о т л и ч а ю щ е ес я тем, что, с целью расширения функциональных воэможностей устройства за счет формирования импульсных входных воздействий переменной длительности и независимого изменения задержки считывания па каждому каналу, оно содержит блок формирования входных воздействий, блок синхронизации и блок триггеров реакций, при этом первый и второй информационные входы, первый и второй входы записи, счетный вход и информационный выход блока формирования входных воздействий подключены соответственно к выходу блока памяти тестов, информационному входу устройства, седьмому выходу дешифратара, первому выходу блока синхронизации, выходу элемента И и информационному входу коммутатора тестов, первый и второй входы элемента И соединены соответственно с первым выходом генератора тактовых импульсов и вторым выходом блока синхронизации, второй вход записи блока регистров контроля подключен к первому выходу блока синхронизации, вход записи и выход блока триггеров реакций соединены соответственно с выходом блока регистров контроля и информационным входам блока памяти реакций, информационный вход блока триггеров реакций является входом устройства для подключения к вы оду контролируемага модуля, вход записи блок» памяти реакций соединен с третьим выходам блока синхронизации, четвертый гыхад которого подключен к входам разрешени» обращения блока памяти лес ав, блока памяти реакций и блока памяти адресов коммутации, синхровхад блока синхронизации соединен с первым выходом генератора тактовых импульсов, второй выход которога подключен к входу запуска блока синхронизации и второму входу элемента ИЛИ, при этом блок формирования вход*. их всздейст1700557

12,облика соответс-вил входных кодов и выходов лгшифоатооа 9

Выходы дешифратора

1 О регистра 10, ( регистра 16т (0 О

0 О регистра 180 (1

1 О регистра 27< (Запись регистра 27 (О О

О 1

0 !

Запись регистра "7а {

О 1 / 0 0 о

) О Запись бтюка (канал !

1 Запись блока 4 (канал

Чтение бтюка 2 (канал

Аналогично (е) (каналы 2-16)

Аналогично (ь) (каналы !7-24) )10...О 1 ) О О

;О...! 0

1 †. н

11...1 1

1 1,О... О О

0 0...0 О т.т к-з

Аналогично (+) (каналы(2 -7 )-2 ) 0 0 О 0 0

Установка счетчика 6

CvQT счет чика 6 через зленент 7

О 0 0 О О О вий содержит группу регистров, две группы счетчиков, две группы элементов ИЛИ, три группы элементов И и группу триггеров, причем информационные входы и синхровходы регистров группы являются соответст- 5 венно вторым информационным входом и первым входом записи блока формирования входных воздействий, первая группа выходов регистров группы подключена к со ответствующим информационным входам 10 одноименных счетчиков первой группы, вторая группа выходов регистров группы подключена к соответствующим информационным входам одноименных счетчиков второй группы, третья группа выходов реги- 15 стров группы соединена с первыми входами одноименных элементов И первой группы, вторые входы которых соединены с первыми входами одноименных элементов ИЛИ первой группы и подключены к соответству- 20 ющим прямым выходам одноименных триггеров группы, инверсные выходы которых

cîåäèHåHû с первыми входами одноименных элементов ИЛИ второй группы, выходы переноса первой и второй групп подключе- 25 ны к вторым входам элементов ИЛИ соответственно второй и первой групп, выходы которых соединены соответственно с первыми и вторыми входами одноименных элементов И второй группы, выходы которых 30 подключены соответственно к синхровходам одноименных триггеров группы, информационные входы которых соединены соответственно с выходами одноименных элементов И третьей группы, первые входы 35 которых подключены к выходам одноименных элементов И первой группы, причем вторые входы элементов И третьей группы ч

Входы дешифратора к+2 K (к 7 б ) 5 4 (i ) 2

О 0 ) 0...0 0 О 0 О 0 (1 о

1 ! являются первым информационным входом блока, входы записи счетчиков первой и второй групп являются вторым входом записи блока, а счетные входы счетчиков первой и второй групп являются счетным входом блока формирования входных воздействий, выходом блока формирования входных воздействий являются прямые выходы т риггеров группы, 2. Устройство по п.1, о т л и ч а ю щ е ес я тем, что блок синхронизации содержит мультиплексор, два триггера, элемент И-НЕ и счетчик, причем первый и второй выходы мультиплексора соединены соответственно с информационными входами первого и второго триггеров, прямой выход первого триггера соединен с вторым информационным входом первой группы входов мультиплексора и является третьим выходом блока, инверсный выход первого триггера подключен к первому входу элемента И-НЕ, второй вход которого соединен с входом разрешения счета счетчика и прямым выходом второго триггера, который является четвертым выходом блока, инверсный выход второго триггера соединен с управляющим входом мультиплексора и является вторым выходом блока, выход элемента И вЂ” НЕ подключен к входу записи счетчика и является первым выходом блока, выход последнего разряда счетчика соединен с первым и вторым входами второй группы информационных входов мультиплексора, первый информационный вход первой группы информацибнных входов которого является входом запуска блока, синхровход которого образуют синхровходы триггеров и счетчика, 1700557

1700557

1700557 с пер8 блика

1700557 дСЬ юмами бСЬ дранки

1 и оа жмени

Ось емни ось емени ось ре нани

Составитель Г.Виталиев

Техред М,Моргентал

Корректор Э,Лончакова

Редактор О,Хрипта

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Заказ 4468 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Устройство для тестового контроля и диагностики цифровых модулей Устройство для тестового контроля и диагностики цифровых модулей Устройство для тестового контроля и диагностики цифровых модулей Устройство для тестового контроля и диагностики цифровых модулей Устройство для тестового контроля и диагностики цифровых модулей Устройство для тестового контроля и диагностики цифровых модулей Устройство для тестового контроля и диагностики цифровых модулей Устройство для тестового контроля и диагностики цифровых модулей Устройство для тестового контроля и диагностики цифровых модулей Устройство для тестового контроля и диагностики цифровых модулей 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для отладки программ и аппаратной части ЭВМ и систем управления, а также для их контроля

Изобретение относится к вычислительной технике и может быть использовано для построения отказоустойчивых вычислительных комплексов

Изобретение относится к автоматике и вычислительной технике и может быть использовано для проверки исправности многовыходных цифровых узлов

Изобретение относится к автоматике У вычислительной технике и может быть чспользов «о в автоматизированных системах для контроля и диагностики цифровых блоков s процессе их производства и эксплуатации

Изобретение относится к вычислительной технике и позволяет вычислять и контролировать остаток по модулю три

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах при построении систем автоматического контроля и диагностики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах передачи данных

Изобретение относится к вычислительной технике и может использоваться для контроля логических блоков, в частности ПЛМ

Изобретение относится к вычислительной технике и может быть использовано для контроля вычислительных систем

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к цифровой вычислительной технике и предназначено для использования в транспьютерных системах

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д
Наверх