Микропрограммное устройство управления с контролем

 

Изобретение-относится к вычислительной технике и может использоваться в системах функционального диагностирования МПУУ. Цель изобретения - повышение-достоверности контроля. Устройство содержит блок памяти микрокоманд, два счетчика, регистр микроопераций, регистр сдвига, два мультиплексора, коммутатор (адреса), дешифратор , блок сравнения, два сумматора по модулю два, блок синхронизации, четыре триггера, четыре элемента ИЛИ. три элемента И. Цель изобретения достигается за счет реализации контроля правильности начала микропрограммы , контроля на четность и контроля методом сравнения с эталонной сигнатурой. 6 ил., 1 табп.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 G 06 F 11/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ! (21) 4724096/24 (22) 26,07.89 (46) 30,12,91. Бюл. ¹ 48 (72) B.Ñ. Харченко, С.Ю. Петунин, Г.Н. Тимонькин, А.Л. Вахрушев, АА Говоров и С,Н. Ткаченко (53) 681.326.7 (088.8) (56) Авторское свидетельство СССР

¹ 1283780, кл, G 06 F 11/00, 1984.

Авторское свидетельство СССР

N 1140121, кл. G 06 F 11/00, 1983. (54) МИКРОПРОГРАММНОЕ УСТРОЙСТВО

УПРАВЛЕНИЯ С КОНТРОЛЕМ (57) Изобретение относится к вычислительной технике и может использоваться в сисИзобретение относится к вычислительной технике и может использоваться в системах функционального диагностирования.

Цель изобретения — повышение достоверности контроля.

Сущность изобретения состоит в повышении достоверности контроля программ за счет обеспечения трех типов контроля.

Первый — контроль правильности начала программы с первой микрокоманды реализуется благодаря наличию кодовой комбинации (заполнения "1" поля кода логического условия) в первой микрокоманде. При начале программы с любой другой микрокоманды отсутствие кодовой комбинации будет являться источником сигнала ошибки. Второй — контроль на четкость— реализуется с помощью специального контрольного разряда, содержащегося в микрокоманде и дополняющего количество "1" в, 5U 1702370 А1 темах функционального диагностирования

МПУУ. Цель изобретения — повышение достоверности контроля. Устройство содержит блок памяти микрокоманд, два счетчика, регистр микроопераций, регистр сдвига, два мультиплексора, коммутатор (адреса), дешифратор, блок сравнения, два сумматора по модулю два, блок синхронизации, четыре триггера, четы ре элемента ИЛИ, три элемента

И, Цель изобретения достигается за счет реализации контроля правильности начала микропрограммы, контроля нэ четность и контроля методом сравнения с эталонной сигнатурой. 6 ил., 1 табл, микрокоманде до четного. Нечетное число

"1" является источником сигнала ошибки.

Третий — контроль методом сравнения с эталоном. Этот контроль является поразрядн ым. Сущн ость его зэ кл ючается в поочередной коммутации выходов проверяемых разрядов с группой элементов, формирующих, в зависимости от значений этих разрядов, специальную контрольную кодовую комбинацию — сигнатуру и сравнении ее с эталонной, содержащейся в одной. заранее определенной микрокоманде.

Н а фиг.1 представлена функционал ьная схема устройства; на фиг.2 — временная диаграмма работы при отсутствии ошибок; на фиг.3 — то же, при ошибке в первой микрокоманде; на фиг,4 — то же, при ошибке контроля на четности; на фиг.5 — то же, при ошибке, зафиксированной в контрольной

1702370 сигнатуре; на фиг.б — вариант формирования контрольной сигнатуры, Устройство (фиг.1) содержит блок 1 па- мяти микрокоманд, счетчики 2 и 3, регистр

4 микроопераций, регистр 5 сдвига, мультиплексор 6 (логических условий), мультиплексор 7 (проверки), коммутатор 8 (адреса), дешифратор 9 (типа микрокоманды), блок 10 сравнения, сумматор 11 по модул.о 2 (два)., сумматор 12 по модулю 2, блок 13 синхронизации, триггер 14 (пуска), триггер 15 (контроля начала программы), триггеры 16 и 17 (ошибок), первый 18, второй 19, третий 20, четвертый 21 элементы ИЛИ, элемент И-НЕ

22 первый 23, второй 24 элементы И, вход

25 пуска, адресный вход 26, вход 27 логических условий, выход 28 микроопераций, первый 29 и второй 30 выходы сигналов ошибок устройства.

Дешифратор 9 предназначен для расшифровки кода, поступающего с выходов 1,1 и 1.2 блока 1 памяти микрокоманд. Зависимость между сигналами на выходах 1.1 и

1.2 блока 1 памяти микрокоманд и на выходах дешифратора представлена таблицей, Блок 10 служит для сравнения при наличии разрешающего сигнала с дешифратора типа микрокоманды контрольной сигнатуры с эталонной и при несовпадении — выдачи сигнала на триггер ошибки.

Сумматор 11 по модулю 2 предназначен для формирования информации для регистра сигнатуры. Сумматор 12 по модулю 2 осуществляет проверку ми<рокоманды на четность, Блок 13 синхронизирует работу устройства. Триггер 14 осуществляет запуск блока 13, триггер 15 предназначен для выдачи сигнала ошибки при начале микропрограммы не с первой микрокоманды.

Триггеры 16 и 17 предназначены для формирования сигналов ошибки на выходе устройства при проверке на четность и сравнении с эталоном соответственно. Элемент ИЛИ

18 служит для модификации младшего разряда адреса следующей микрокоманды, Элемент ИЛИ 19 останавливает устройство, обнуляя триггер 14 при обнаружении ошибки, элемент ИЛИ 20 формирует управляющий сигнал для мультиплексора 7, Элемент

ИЛИ 21 коммутирует мультиплексоры 6 и 7 со входом сумматора 11. Элемент И вЂ” НЕ 22 формирует сигнал ошибки и подает его на информационный вход триггера 15. Элемент И 23 подает или блокирует синхроимпульсы на счетчик 2.

Элемент И 24 предназначен для формирования сигнала на входе счетчика 3 и уве личения его содержимого на "1" при обработке устройством конечной" микрокоманды в группе линейных микрокоманд

54 контроля начала программы, когда в поле кода логического условия блока 1 при формировании первой микрокоманды есть хотя бы один "0".

На фиг.б показан вариант формирования контрольной сигнатуры посредством регистра 5 и сумматора 11. Для формирования сигнатуры могут быть использованы разряды полей логических условий, адреса. микроопераций блока 1 памяти микроопераций и логические условия со входа 27 логических условий устройства.

Предлагаемое устройство управления с контролем работает следующим образом, На выходе блока 1 в исходном состоянии присутствует микрокоманда, определяемая "нулевым" адресом счетчика 2 адреса, находящегося в исходном состоянии. На выходе регистра 4 во всех разрядах кроме "КК" сформирован нулевой сигнал. В результате выход "КК" открывает коммутатор 8 на вход

26 устройства, Остальные элементы памяти обнулен ы (цепи установки в исходное состояние не показаны). По команде "Пуск" триггер 14 переводится в единичное состояние и запускает блок 13. По первому тактовому импульсу s счетчик 2 записывается адрес первой микрокоманды со входа устройства, По этому адресу из блока 1 вызывается первая микрокоманда. В зависимости от содержимого искомого поля меток 1 и 2 блока 1 дешифратор 9 формирует управляющий сигнал на одном из четырех выходов, Возможны 4 варианта микрокоманд.

Линейная — "1" на нулевом выходе дешифратора.

Через элемент ИЛИ 20 подается управляющий сигнал на мультиплексор 7. Мул ьтиплексор 7 по адресу, содержащемуся в поле кода логического условия блока 1, коммутирует соответствующий проверяемый разряд через элемент ИЛИ 21 на вход сумматора

11, Первым импульсом т в регистр 4 записывается код микрооперации. Количество

"1" в полях меток, логических условий, адреса, контрольного разряда блока 1 и на выходе регистра 4 в сумме должно быть четным.

В противном случае сумматор 12 формирует сигнал ошибки; Таким образом осуществляется контроль на четность. В поле логического условия первой микрокоманды блока

1 все разряды должны быть. единичными, Если микропрограмма началась не с первой микрокоманды, то на выходе элемента И 22 формируется единичный сигнал и при смене информации в регистре 4 в триггере 15 запишется "1" — сигнал ошибки, Таким образом осуществляется контроль правильности начала микропрограммы. Контроль на чет 1702370

50 ность и начала микропрограммы производятся независимо от типа микрокоманды.

Нулевой сигнал на выходе "КК" переключает коммутатор 8 адреса на внутренний вход.

На вход счетчика 2 подается адрес следующей микрокоманды из поля адреса блока 1 памяти микрокоманд. По первому импульсу тз в регистр 5 запишется контрольная сигнатура. соответствующая первой микрокоманде. По второму импульсу т адрес следующей микрокоманды запишется в счетчик 2 и далее, за исключением контроля начала программы, процесс пойдет аналогично.

Для сокращения объема памяти, выделяемого под код проверки, записываемый в поле логического условия линейной микрокоманды, вводится микрокоманда "Конец группы", отличие которой от линейной состоит в том, что сигнал, снимаемый с четвертого выхода дешифратора по импульсу т,соответствующий началу следующей за микрокомандой "Конец группы" очередной микрокоманды, добавляется "1" младшего разряда в счетчик 3, который формирует старшие разряды на адресном входе мультиплексора 7. В остальном работа устройства по данной микрокоманде соответствует линейной.

При необходимости организации ветвления микрокоманда ветвления выходами

1.1 и 1.2 блока 1 организует управляющий сигнал на втором выходе дешифратора 9, который является управляющим для мультиплексора 6. По коду логического условия из блока 1, поступающему на адресный вход мультиплексора, коммутируется соответствующее внешнее логическое условие на вход элемента ИЛИ 18, модифицируя младший разряд адреса следующей микрокоманды, а также через элемент ИЛИ 21 на вход сумматора 11, и по импульсу т в регистр 5 сдвига записывается контрольная сигнатура, отображающая логическое условие. Далее схема работает аналогично.

При поступлении эталонной команды на первом выходе дешифратора появляется управляющий сигнал, который счетчик 2 адреса из регистрового режима работы переключает на счетный и включает блок 10 сравнения, на который подается эталонная сигнатура из поля адреса блока 1 и контрольная из регистра сдвига. Сигнатура. соответствующая самой эталонной команде, не формируется, При несовпадении блок 10 выдает сигнал ошибки. По синхроимпульсу

r> соответствующему началу отработки следющей микрокоманды, к содержимому счетчика 2 добавляется "1" в младший разряд.

Сигнал ошибки с блока 10 блокирует поступление синхроимпульсов на счетчик 2, "замораживая" программу на ошибочной микрокоманде. а также переводит в единичное состояние триггер 16. В свою очередь, сигналы с выходов триггеров 16, 17 и триггера 15 через элемент ИЛИ 19 формируют сигнал "Останов" на нулевой вход триггера

14 и останавливающий блок 13. При отработке последней микрокоманды B микропрограмме единичный сигнал на выходе КР регистра 4 через элемент ИЛИ 19 обнуляет триггер 14.

Формула изобретения

Микропрограммное устройство управления с контролем. содержащее блок памяти микрокоманд, регистр микроопераций, первый мультиплексор, коммутатор, блок синхронизации, первый и второй триггеры, первый элемент ИЛИ, вход пуска устройства соединен с установочным входом первого триггера, выход которого соединен с входом пуска блока синхронизации, группа выходов кода микроопераций блока памяти микрокоманд соединена с группой информационных входов регистра микроопераций, группа выходов которого является группой выходов кода микроопераций устройства, выход конца команды регистра микроопераций соединен с управляющим входом коммутатора, группа выходов немодифицируемых разрядов адреса блока памяти микрокоманд соединена с первой группой информационных входов коммутатора, группа выходов кода логических условий блока памяти микрокоманд соединена с группой адресных входов первого мультиплексора, группа информационных входов которого является группой входов логических условий устройства, выход конца работы регистра микроопераций соединен с первым входом первого элемента ИЛИ, выход которого соединен с входом сброса первого триггера, первый выход блока синхронизации соединен с тактовым входом регистра микроопераций, группа адресных входов устройства соединена с второй группой информационных входов коммута-. тора, выход второго триггера соединен с вторым входом первого элемента ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в него введены регистр сдвига. два сумматора по модулю два. дешифратор, блок сравнения, второй мультиплексор, два элемента И, элемент И вЂ” НЕ. второй, третий и четвертый элементы ИЛИ, третий и четвертый триггеры. два счетчика, причем группа выходов коммутатора соединена с группой информационных входов первого счетчика, группа

1702370 разрядных выходов которого соединена с группой адресных входов блока памяти микрокоманд, выход элемента И-HF соединен с информационным входом третьего триггера, второй выход блока синхронизации сое- 5 динен с прямым входом первого и первым входом второго элементов И, тактовыми входами второго и четвертого триггеров, выход модифицируемого разряда адреса блока памяти микрокоманд соединен с первым 10 входом второго элемента ИЛИ, выход которого соединен с третьим входом коммутатора, первый выход дешифратора соединен с первым входом третьего элемента ИЛИ, выход первого, мультиплексора соединен с 15 первым входом четвертого элемента ИЛИ и вторым входом второго элемента ИЛИ, третий выход блока синхронизации соединен с тактовым входом регистра сдвига, группа выходов которого соединена с первой груп- 20 пой входов блока сравнения и с группой входов первого сумматора по модулю два, вход которого соединен с выходом четвертого элемента ИЛИ. второй вход которого соединен с выходом второго мультиплексо- 25 ра, вход разрешения которого соединен с выходом третьего элемента ИЛИ. второй выход дешифратора соединен с входами разрешения блока сравнения и первого счетчика, третий выход дешифратора соеди- 30 нен с входом разрешения первого мультиплексора, четвертый выход дешифратора соединен с вторыми входами второго элемента И и третьего элемента ИЛИ, выход второго элемента И соединен с тактовым 35 входом второго счетчика, тактовый вход третьего триггера подключен к выходу конца команды регистра микроопераций, выход третьего триггера соединен с третьим входом первого элемента ИЛИ, выход четвертого триггера соединен с четвертым входом первого элемента ИЛИ и является вторым выходом сигнала ошибки устройства, информационный вход четвертого триггера соединен с инверсным входом первого элемента И и подключен к выходу блока сравнения, выход первого сумматора по модулю два соединен с информационнным входом регистра сдвига, информационный вход второго триггера объединен с вторым инверсным входом первого элемента И и подключен к выходу второго сумматора по модулю два, выход первого элемента И соединен с тактовым входом первого счетчика, информационные входы второго мультиплексора подключены к выходам немодифицируемых и модифицируемого разрядов адреса и выходам микроопераций блока памяти микрокоманд, вторая группа входов блока сравнения подключена к выходам разрядов адреса блока памяти микрокоманд, адресные входы второго мультиплексора подключены к выходам второго счетчика и выходам кода логических условий блока памяти микрокоманд, входы элемента И вЂ” НЕ подключены к выходам кода логических условий блока памяти микрокоманд, выходы регистра микроопераций и выходы разрядов меток кода логических условий модифицируемого и немодифицируемых разрядов адреса и выход контрольного разряда блока памяти микрокоманд соединены с входами второго сумматора по модулю. два, выходы разрядов меток блока памяти микрокоманд соединены с входами дешифратора.

1702370

1702370 1702370

Составитель М.Иванов

Техред М.Моргентал Корректор A,ÎñàóëåHêo

Редактор Н. Шитев

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина. 101

Заказ 4543 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035. Москва, Ж-35, Раушская наб., 4/5

Микропрограммное устройство управления с контролем Микропрограммное устройство управления с контролем Микропрограммное устройство управления с контролем Микропрограммное устройство управления с контролем Микропрограммное устройство управления с контролем Микропрограммное устройство управления с контролем Микропрограммное устройство управления с контролем 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении надежных микропроцессорных систем и микроЭВМ

Изобретение относится к вычислительной технике и может быть использовано для отладки аппаратно-программных средств микроЭВМ и микропроцессорных систем

Изобретение относится к цифровой вычислительной технике, в частности к устройствам для проверки больших интегральных схем /БИС/, и может быть использовано для тестового контроля БИС микропроцессорных наборов

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля и диагностики цифровых модулей различного назначения (в управляющих микропроцессорных системах, контроллерах и т

Изобретение относится к вычислительной технике и может быть использовано в автоматизированных системах контроля цифровых устройств, в системах управления технологическими процессами, в частности, в устройствах, осуществляющих обмен между ЭВМ и объектами контроля и управления

Изобретение относится к вычислительной технике и предназначено для имитации неисправностей в активных устройствах вычислительных систем при экспериментальном исследовании их надежности

Изобретение относится к области автоматики и вычислительной технике и может быть использовано в процессорах с микропрограммным управлением

Изобретение относится к вычислительной технике и может использоваться для контроля работы блоков микропрограммного управления

Изобретение относится к вычислительной технике и может быть использовано для поиска неисправностей в многопроцессорных вычислительных комплексах повышенной надежности

Кодер // 1536386
Изобретение относится к вычислительной технике и может быть использовано для обнаружения и исправления ошибок с помощью корректирующих кодов

Изобретение относится к информационно-управляющим системам и предназначено для сбора информации, решения боевых задач и выработки сигналов управления системами вооружения и техническими средствами, в частности, корабельным оружием и оружием берегового базирования

Изобретение относится к способу контроля выполнения компьютерных программ в соответствии с их назначением

Изобретение относится к области вычислительной техники

Изобретение относится к механизмам автоматической генерации кода, который тестирует возможности тестовой вычислительной системы в отношении моделирования схемы обмена сообщениями

Изобретение относится к области тестирования приложений, Техническим результатом является облегчение тестирования приложений

Изобретение относится к области антивирусной защиты

Изобретение относится к способу и устройству для сравнения выходных данных по меньшей мере двух исполнительных блоков микропроцессора

Изобретение относится к области вычислительной техники, а именно к системам и способам профилирования и трассировки виртуализированных вычислительных систем

Изобретение относится к области настройки и/или конфигурирования программного обеспечения в устройствах
Наверх