Синхронный делитель частоты на 55

 

Изобретение относится к импульсной технике и может использоваться в цифровой аппаратуре, а именно в синтезаторах частот. Делитель состоит из шее™ К-триггеров, трех логических элементов И и логического элемента ИЛИ. Цель изобретения - повышение надежности и устойчивости работы делителя за счет упрощения схемы. Это достигается благодаря введению элементаИЛИ и исключению трех элементов И, а также изменению цепей связи между элементами . Делитель содержит К-триггеры 1- 6, элементы И 7-9, элемент ИЛ И 10, шину 11 сброса, шину 12 тактовых импульсов и выходные шины 13-15. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 Н 03 К 23/40

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО. ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

0

1 (21) 4851811/21 (22) 17.07.90 (46) 23.03.92. Бюл. М 11 (71) Научно-исследовательский институт автоматики и приборостроения (72) Ю.А. Базалов (53) 621.374(088.8) (56) Авторское свидетельство СССР

Q 1396273, кл. Н 03 К 23/00, 18.07.86, Букреев И.Н, и др, Микроэлектронные схемы цифровых устройств. — М.: Советское радио, 1975, с. 195:, табл.5.4, Авторское свидетельство СССР

hL 1431066, кл. Н 03 К 23/40, 14.01.87.

„„ Ы„„1721825 А1 (54) СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

НА 55 (57) Изобретение относится к импульсной технике и может использоваться в цифровой аппаратуре, а именно в синтезаторах частот. Делитель состоит из шести К-триггеров, трех логических элементов И и логического элемента ИЛИ, Цель изобретения— повышение надежности и устойчивости работы делителя за счет упрощения схемы.

Это достигается благодаря введению элементаИЛИ и исключениютрех элементов И, а также изменению цепей связи между элементами. Делитель содержит К-триггеры 1—

6, элементы И 7-9, элемент ИЛИ 10, шину 11 сброса, шину 12 тактовых импульсов и выходные шины 13 — 15. 2 ил.

1721825

Изобретение относится к цифровой технике и может быть использовано, например, для построения хронизаторов, цифровых синтезаторов частоты, электромузыкальных инструментов и других приборов, Известен делитель частоты на 55, построенный по безвентильной схеме, содержащий восемь IK-триггеров, Недостатком данного делителя является большое количество элементов и цепей, что приводит к низкой надежности и стабильности работы схемы. Кроме того, данный делитель обладает малым быстродействием, поскольку он построен по асинхронной схеме.

Наиболее близким к предлагаемому является синхронный делитель частоты на 55, содержащий шесть IK-триггеров и шесть элементов И, в котором счетные входы С всех IK-триггеров соединены с тактовой шиной устройства, R-входы всех триггеров соединены с шиной сброса, выходы шестого триггера образуют выходные шины устройства, прямой выход первого триггера соединен с I-входом второго триггера, прямой выход которого соединен с первыми входами первого, второго и третьего элементов И, выходы третьего, четвертого, пятого и шестого элементов И соединены с 1-входами соответственно шестого, четвертого, пятого и третьего триггеров, инверсный выход первого триггера соединен с первыми входами четвертого, пятого и шестого элементов И и со вторыми входами первого, второго и третьего элементов И, прямой выход второго триггера соединен с К-входом третьего триггера, прямой выход которого соединен с I-входом первого триггера, К-вход которого соединен с инверсным выходом второго триггера, К-вход которого соединен с инверсным выходом третьего триггера, с вторыми входами четвертого и пятого элементов И и с третьими входами первого, второго и третьего элементов И, выход первого элемента И соединен с К-входом четвертого триггера, прямой выход которого соединен с вторым входом шестого элемента И, а инверсный выход — с третьим входом пятого элемента И и с четвертыми входами второго и третьего элементов И, выход второго элемента И соединен с К-входом пятого триггера, прямой выход которого соединен с третьим входом четвертого элемента И, а инверсный выход — с пятым входом третьего элемента И, выход которого соединен с Квходом шестого триггера, инверсный выход которого соединен с четвертым входом пятого элемента И.

Недостатками известного делителя являются низкая надежность и устойчивость работы из-за сложности схемы.

Целью изобретения является повышение надежности и устойчивости работы путем упрощения.

В делитель частоты, содержащий первый, второй, третий, четвертый, пятый и шестой IK-триггеры, С- и R-входы которых соединены соответственно с шиной тактовых импульсов и с шиной сброса, первый, второй и третий элементы И, первую и вторую выходные шины, которые соединены соответственно с прямым и инверсным выходами шестого триггера, I- и К-входы которого соединены с выходом третьего элемента И, инверсный выход первого триггера соединен с первым входом второго элемента И, выход которого соединен с

1-входом пятого триггера, введен элемент

ИЛИ, выход которого соединен с I-входом третьего триггера, первый вход — с первым входом второго элемента И и с К-входом третьего триггера, а второй вход — с выходом первого элемента И, первый вход которого соединен с прямым выходом второго триггера, второй вход — с прямым выходом шестого триггера., а третий вход — с прямым выходом пятого триггера, третьей выходной шиной и первым входом третьего элемента

И, второй вход которого соединен с выходом второго элемента И и К-входом пятого триггера, 1-вход первого триггера соединен с 1- и К-входами второго триггера и инверсным выходом четвертого триггера, прямой выход которого соединен с вторым входом второго элемента И и К-входом первого триггера, инверсный выход второго триггера соединен с третьим входом второго элемента И, четвертый вход которого соединен с прямым выходом третьего триггера и I- u

К-входами четвертого триггера.

При такой схеме соединения логические уравнения для 1- и К-входов всех триггеров следующие:

И = 04; г = Q4; 1з = О Qz Qs Ов: l4 = Оз;

ls = СИ Qz Оз 04; Is = Is Qv; K = 04; Kz = 04:

К3=01 К4=03 К5= lg; Кб=!б

На фиг.1 представлена схема предлагаемого делителя частоты; на фиг,2 — диаграммы его работы, Делитель частоты содержит первый 1, второй 2, третий 3, четвертый 4, пятый 5 и шестой 6 IK-триггеры, первый 7, второй 8 и третий 9 элементы И, элемент ИЛИ 10, шину

11 сброса и тактовую шину 12, которые соединены соответственно с R- и С-входами всех триггеров, выходные шины 13 и 14, которые являются соответственно прямым и инверсным выходами шестого триггера.

1721825 выходную шину 15, соединенную с прямым выходом пятого триггера и позволяющую получить переменный коэффициент деления за первую половину цикла, равный 55 5 импульсам, 28, а за вторую — 27, Триггеры 1 — 6 переключаются под действием отрицательного перепада сигнала на тактовой шине 12 в момент изменения его с высокого уровня (логической единицы) 10 на низкий уровень (логического нуля).

Работа предлагаемого делителя частоты определяется логическими уравнениями для 1- и К-входов IК-триггеров и происходит в следующем порядке. 15

По сигналу "Сброс", поступающему в видеимпульса по шине11 всетриггерыустанав- ливаются в исходное нулевое состояние, а выходы (прямые) триггеров принимают нулевое значение (фиг.2,диаграммы при i = О, 20

Q1=0, 02=0, С!з=О, Q4=0, Q5=0 и 06=0).

По логическим уравнениям определяют состояния I- и К-входов триггеров: 1< = 1, 12 = 1, 13=1, 14=0, 15=0, 16=0, К1 =О, К2=1, К3=1, К4 = О, K5 = О, К6 = О. 25

Поскольку IK-триггер по входному импульсу на тактовой шине 12 при 1=0 и K=O не изменяет своего состояния, при 1=1 и К=1 переключается в противоположное состояние, при 1=1 и K=O переключается в состоя- 30 ние логической единицы, при 1=0 и К=1 переключается в состояние логического нуля, то по первому входному импульсу в состояние логической единицы переключается первый, второй и третий триггеры, а 35 четвертый, пятый и шестой не изменяют своего состояния, выходы и входы триггеров при этом принимают следующие значения. Q1=1, Q2=1, ОЗ=1, Q4=0Q5=0, О6=

О, 11=1, 12=1, lз=1, 14=1, 15=0, 16=0, К =О; К2=1, 40

Кз=О, К4=1, К5=0 и К6=0 (фиг,2,диаграммы при i=1).

По приходу второго тактового импульса по заднему фронту свое состояние изменяет второй и четвертый триггеры: второй пе- 45 реключается в состояние логического нуля, а четвертый — в состояние логической единицы, а выходы и входы триггеров принимают значения 01=1, Qz=O, С!з=1, Q4=1, 05=0, С!6=0, 1<=0, 12=0, 1з=О, 14=1 15=0, 16=0, K)=1, 50

K2=0, КЗ=О, К4=1, K5=0 и К6=0 (фиг.2 диаграммы, при i=2).

Рассматривая и далее таким же образом работу предлагаемого делителя получают все состояния выходов и входов каждого 55

IK-триггеров 1 — 6 при всех i.

После 54 импульса делитель находится в состоянии, при котором Q1=0, 02=0, Оз=1, Q4=1, Q5=1, Q6=1, 11=0, 12=0, !з=1, 14=1, 15=1, 16=1, К1=1, К2=0, К3=1, K4=1, К5=1 и К6 =1 (фиг.2,диаграммы при 1=54).

При данных состояниях 1- и К-входов

IK-триггеров после поступления очередного

55 входного импульса происходит переключение третьего, четвертого, пятого и шестого триггеров и делитель возвращается в исходное состояние. При непрерывном поступлении входных импульсов цикл работы делителя повторяется через каждые 55 импульсов, Цикл работы пятого триггера (фиг.2) повторяется также на интервале 55 импульсов, но первый период он осуществляет при делении на 28 (диаграмма при i=28) — перепад напряжения с высокого уровня на низкий, а второй период — на 27 (диаграмма 2 при

1=55). При необходимости осуществления деления входных импульсов с повторяющейся кратностью 28, 27 необходимо использовать выходную шину 15.

Применение предлагаемого синхронного делителя частоты на 55 позволяет упростить функциональную схему делителя на два логических элемента (17 P) и десять цепей (22 ), повысить надежность путем упрощения схемы, повысить стабильность работы делителя путем снижения паразитных емкостей, обусловленного сокращением количества элементов и цепей, приводящим к уменьшению линий связи и количества их взаимных пересечений, снизить потребляемую мощность путем сокращения количества элементов.

Формула изобретения

Синхронный делитель частоты на 55, содержащий первый, второй, третий, четвертый, пятый и шестой IK-триггеры, С- и

R-входы которых соединены соответственно с шиной тактовых имупльсов и с шиной сброса, первый, второй и третий элементы

И, выход последнего из которых соединен с

I- и с К-входами шестого IK-триггера, инверсный выход первого IK-триггера соединен с первым входом второго элемента И, выход которого соединен с I-входом пятого IKтриггера, отличающийся тем, что, с целью повышения надежности и устойчивости работы за счет упрощения, в него введен элемент ИЛИ, выход которого соединен с

1-входом третьего IK-триггера, первый вход — с первым входом второго элемента И и с

К-входом третьего IK-триггера, второй вход — с выходом первого элемента И, первый вход которого соединен с прямым выходом второго IK-триггера, второй вход — с прямым выходом шестого I К-триггера, третий вход— с прямым выходом пятого IK-триггера и с первым входом третьего элемента И, второй вход которого соединен с выходом второго элемента И и с К-входом пятого IK-триггера, 1-вход первого IK-триггера соединен с 1- и с

1721825

К-входами второго IK-триггера и с инверсным выходом четвертого IK-триггера, прямой выход которого соединен с вторым входом второго элемента И и с К-входом первого IK-триггера, инверсный выход вто10

81г З Л В Ю10 а f4 Ю fB 20 z2 24 N 28 Ла Л 34 И Лв 40 42 44 45 И f0 а fh

Фиг.2

35

50

Составитель Ю.Базалев

Техред M. Мор гентал Корректор M.Äåì÷èê

Редактор Н.Бобкова

Заказ 964 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101

Qg

Цз

Qg рого IK-триггера соединен с третьим входом второго элемента И, четвертый вход которого соединен с прямым выходом третьего IKтриггера и с I- и с К-входами четвертого

5 I К-триггера.

Синхронный делитель частоты на 55 Синхронный делитель частоты на 55 Синхронный делитель частоты на 55 Синхронный делитель частоты на 55 

 

Похожие патенты:

Изобретение относится к импульсное технике и может использоваться в устройствах автоматики, вычислительной техники и в синтезаторах частот для деления частоты следования импульсов на пять

Изобретение относится к импульсной технике и может быть использовано для синхронного двоичного счета импульсных сигналов

Изобретение относится к дискретной и импульсной технике

Изобретение относится к импульсной технике и может быть использовано в автоматике , телемеханике и приборостроении в качестве двоичного реверсивного счетчика с программируемыми весовыми коэффициентами разрядов

Изобретение относится к импульсной технике и может быть использовано в автоматике , телемеханике и приборостроении в качестве двоичного реверсивного счетчика с программируемыми весовыми коэффициентами разрядов

Изобретение относится к импульсной технике и может быть использовано в автоматике , телемеханике и приборостроении в качестве двоичного реверсивного счетчика с программируемыми весовыми коэффициентами разрядов, Цель - расширение функциональных возможностей -достигается за счет введения формирователя 3 импульсов записи, шин 7.1-7.3 управления коммутаторов 2.1-2.3

Изобретение относится к импульсной технике и может использоваться в устройствах автоматики и вычислительной техники в синтезаторах частот

Изобретение относится к импульсной технике и может использоваться в устройствах вычислительной техники, в синтезаторах частот

Изобретение относится к автоматике и вычислительной технике и может быть использовано для организации обратного счета в частично развернутой форме кода Фибоначчи

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано для пересчета импульсов в минимальном коде Фибоначчи при Р - 1 и Р 2

Изобретение относится к дискретной и импульсной технике
Наверх