Логический элемент

 

ОПИСАНИЕ l9)228

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

N ABTOP CКСМУ СВИДЕТЕЛЬСТВУ

Завис тмое от авт. свидетельства М

Заявлено 04.1Ъ,1966 (№ 1067365/26-24) с присоединением заявки М

Приоритет

Опубликовано 14.1.1967. Бюллетень № 3

Дата опубликования описания 25. I I.1967

Кл, 42гп, 14,ЧП1(G 06f

УД 1(681.142.07-523.8 (088,8) Комитет по делам изобретений и открытий ори Совете Министров

СССР

ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Известны логические элементы, содержащие диодно-резистивный дешифратор, инвертор и дополнительный диодный переключатель тока, один диод которого подключен к выходу инвертора, а другой — к его входу. Возможно подключе IIII. эмиттерного повторителя на вход инвертора.

Предложенное устройство отличается тем, что в нем выход инвертора через диод соединен с коллектором эмиттерного повторителя, а эмиттер последнего через диод — с базой инвертора.

Это повышает быстродействие устройства и с! IHжает рассеиваемую мощность.

На чертеже дана схема элемента.

Она содержит схемы И и ИЛИ (сопротиьление 1, диоды 2, 8; сопротивление 4, диоды

5, 6, 7, 8, 9), эмиттерный повторитель (транзистор 10, сопротивление нагрузки 11); схему инвертора (транзистор 12, коллекторная нагрузка 18, диод фиксации нижнего уровня 1.1) с цепочкой нелинейной обратной связи (сопротивления 16, диоды 16 и 17), с сопротивлепием 18, задающим ток в базовой цепи и открь!том инверторс, н ключевым дио,дом 19.

Связь базы транзистора 12 с коллектором с помощью сопротивления 20, дросселя 21 н диода 22 обеспечивает отк;почение - оков форсировки включения транзистора 12 от базы, В реальных устройствах логические элементы срабатывают от сигналов, формируемых аналогичным элементом.

Подача нижнего уровня сигнала элемента (прнблизительно равного — EI) обеспечивает

»а аноде диода 19 более отрицательный потенциал, чем на катоде (потенциал катода диода 19 равен И;, открытого транзистора 12) . ти Диод 19 отключает эмиттерный повторитель от базовых цепей транзистора 12.

Верхний уровень выходного сигнала инвертора формируется с помощью цепочки нелинейной обратной связи, причем, IIo диодам

15 цепочки протекают небольшнс токи, задаваемые источником тока. Зто обеспечивает более стабильный верхний уровень выходного сигнала по сравнению с уровнями известных схем и хорошие нагрузочные свойства, т!»;

20 как ток l! мал. При этом диод 22 закрыт бо;ес отрицательным напряженнем на аноде, образованном делителем сопротивлений 20 и

18. Дроссель 21 !!е влияет «а статический режим ннвертора. Ток !!, протекающий через

25 диод 17 обратной связп, мал, что гарантируе хорошие нагрузочные качества элемента, Ток! диода 19 протекает через цепочку 16.

20, 21, =,àòåì по сопротивлению 18 и диоду 22.

В правильно рассчитанной схеме на базе

30 формируется положительное напряжение or191228

Предмет изобретения

Составитель Г. Г. Шаповал

Редактор Л. А. Утехина Техред А. А, Камышникова Корректоры: М. П. Ромашова и В, В. Крылова

Заказ 263/11 Тирани 535 Подписное

ЦНИИПИ Комитета по делам изобрстепий и открытий прп Совете Министров СССР

Москва, Центр, пр Серова, д. 4

Типография, пр. Сапунова, 2 носительно эмиттера, надежно запирающее транзистор 12.

При включении транзистора 12 диод 19 запирается более отрицательным напряжением на аноде диода относительно базы.

Большой ток i3, протекавший в запертом состоянии транзистора 12 через диод 22 (составляющая тока i< мала), после запирания диода

19 протекает из базы транзистора 12, форсируя его включение. По мере нарастания коллекторного напряжения включающегося транзистора 12, ток 1,-, а следовательно, и 1з уменьшается. При запирании диода 22 из базы транзистора 12 вытекает малый ток задаваемый источником тока (E> — сопротивление 18). Протекание малых и стабильных токов в цепи насыщения инвертора, как указывалось ранее, обеспечивает стабильный коллекторный уровень напряжения открытого транзистора инвертора.

При выключении инвертора ток открывающегося диода 19 приходит в базу транзистора

12, быстро запирая его. При этом ток 1а, ответвляющийся в источник — Е, мал, так как диод 22 заперт. После запирания эмиттерного перехода транзистора 12 и понижения его коллекторного напряжения открывается диод

22, увеличивая ток i<.

Дроссель 21, поставленный в цепочку коммутации тока форсировки включения транзистора 12, задерживает спад форсирующего тока при включении транзистора и рост тока

i> при выключении транзистора 12, повышая

)0 быстродействие элемента.

Логический элемент, содержащий диодно15 резистивный дешифратор, эмиттерный повторитель, инвертор и дополнительный переключатель тока, один диод которого подключен к входу инвертора, а другой — к его выходу, отличающийся тем, что, с целью повышения

20 быстродействия устройства и снижения рассеиваемой мощности, в нем выход инвертора через диод соединен с коллектором эмиттерного повторителя, а эмиттер последнего через диод — с базой инвертора.

Логический элемент Логический элемент 

 

Наверх