Цифровой интегратор

 

2l34IS

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советски»

Сописпистически»

Республик

Зависимое от авт. свидетельства №

Заявлено 18.VI.1966 (№ 1084067/26-24) с присоединением заявки №

Приоритет

Опубликовано 12.III.1968. Бюллетень № 10

Дата опубликования описания 23Х.1968

МПК G 06f

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 681 142.07-502 (088.8) Авторы изобретения

А. А. Липкин и В. И. Агибалов

3 аяв итель

ЦИФРОВОЙ ИНТЕГРАТОР

2 — dz); узлы 7 и 8, обеспечивающие соответственно однократный сдвиг кода подинтегральной функции у и кода остатка интеграла

R на один разряд влево — удлинение или

5 вправо — укорочение; узел 9, обеспечивающий исследование содержимого старших разрядов кодов у,и R (укорочение) или только старшего разряда кода у (удлинение) и выдачу сигнала управления в тех случаях, когда

10 эти разряды в режиме «укорочение» представлены нулями, а в режиме «удлинение» вЂ” единицей.

Предмет изобретения

Цифровой интегратор, содержащий регистры с автоматически изменяющимся числом разрядов, отличающийся тем, что, с целью повышения точности вычислений, он содержит

20 схемы переменной задержки, управляющие входы которых подключены к выходу цепи перезаписи регистров, присоединенных через схему анализа их старших разрядов к вентилям переключения разрядов.

Известны цифровые интеграторы, содержащие регистры с автоматически изменяющимся числом разрядов.

Предложенное устройство отличается гем, что оно содержит схемы переменной задержки, управляющие .входы которых подключены к выходу цепи перезаписи разрядов к вентилям переключения разрядов. Это позволяет повысить точность вычислений.

Схема интегратора изображена на чертеже.

Он содержит вход Иу цифрового интегр",тора; регистр 2 подинтегральной функции у; узел 8 схемы, который при поступлении положительных приращений независимой переменной (+dx) разрешает проход кода у на суммирование с «остатком» R, а при отрицательных приращениях (— dx) предварительно преобразуют код у в дополнительный; сумматор

4; регистр 5 Р остатка интеграла; узел о схемы, который в соответствии со знаком кода на выходе узла 8 и наличием или отсутствием переполнения регистра R вырабатывчет импульс приращения интерграла (+ dz или

« » е

-" . -:-.у /

Кл. 42m, 14 /

213416

Составитель Ф. Б. Гулько

Редактор Н. А. Джарагетти Техред P. М. Новикова Корректоры: Е, Н. Гудзова и В. В. Крылова

Заказ 1051/14 Тираж 530 Подписное

LIHHHIIII Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2

Цифровой интегратор Цифровой интегратор 

 

Наверх