Многоканальный анализатор амплитуд с цифровыми о'кнами /

 

О П И С А Н И Е 274242

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Кл. 21, 18/10

Заявлено 26.Ч111.1968 (№ 1 266879/26-25) с присоединением заявки ¹

Комитет по делан изобретений и открытий при Совете йтинистрое

СССР

МПК G 01t 1/36

G 01c1 5/50

УДК 621.384.2 (088.8)

621.039: 652. 12 (088.8) Приоритет

Опубликовано 24.Ч1.1970. Бюллетень № 21

Дата опубликования описания 29.IX.1970

Авторы изобретения

A. Ф, Белов и Л, Н. Крылов

Заявитель (МНОГОКАНАЛЬНЫЙ АНАЛИЗАТОР АМПс1ИТУД

C ЦИФРОВЫМИ ОКНАМИ

Изобретение относится к экспериментальной ядерной физике.

Анализатор предназначен для анализа осно вньтх частей спектра амплитуд д ими льсов при малом числе каналов в системе регистрации.

Известны многоканальные анализаторы амплитуд с цифровыми окнами лля актчтваци онного анализа горных пород и рул, содержащие запоминающее устройство с регистрами числа и адреса, преобразователь входных сигналов в цифровой код, устройство регистрации данных.

Известное устройство облалает дополнительным регистром и сложной системой дешифрациии.

Цель изобретения — уменьшение объема оборудования, (необходимого для .реализации ,режима измерения с цифровыми окнами в экспериментах ядерной физики, и сокращение времени преобразования.

Предложенный анализатор отличается тем, что в нем выход кодовой серии от поеооразователя входных сигналов в ц(ифровой код соеди(нен со входами алресного и числового регистров. Потенциальные выходы каждого разряда числового регистра соединены с соответствующими входами быстрой схемы сравнения

Tåêóùèõ кодов, другие входы которой через переключатели и схемы «И» соединены с потенциальными входами триггера, а также с выходами дешифратора адресного регистра для выборки границ окон. Выход быстрой схемы сравнения текущих кодов соединен со счетным вхолоM триггера. выхол которого через пеоеклто тате.чь соединен со счетными входами соответствмютттих разоялов адресного регистра и прогоаммного устройства. Вттхоч последнего триггера адресного регистра соедиттен с преобразователем входных сигналов в цит1тоовой код.

На чеотеже показана блок-схема описываемого стоойства.

Анализатор солеожит бчок 1 поеобразования вхолных сигналов в цифровой код, регистр алоеса 2, лецтттт1тратоо 8 регистра адреса, запомттттатошее .стройство 4, регистр чтссла б, бьтстоъто cipitv соавттеттття б. допо,чнительный триггер 7, переключатели 8 залания нижни границ окон, переключатели 9 задания верхних границ окон. поогоактмное устройство 10, устройство 11 вывола и индикацтти, переключатель 12 разбиения тисла групп и схелты «И» 18.

Устройство работает следующим обоазом.

Входной импх льс постх пает на преобразовате,чь в одных сигналов в цифровой кол.

Код входной амплитуды поступает на счетный вход регистра ачреса 2 и оегистра числа 5. На входе быстрой схемы сравнения б

274242 текущих кодов в се время изменяется код числа, в то время как на другом ее,входе присутствует код (через переключатель 8), равный нижнему .порогу первого окна. Потенциал, задающий необходимость обращения к нижней границе перьвого окна, формируется на схеме

«И» из,потенциала перьвого выхода триггера 7 и потенциала дешифратора 8-;регистра адреса 2. В первый момент выбирается нижний порот первого îKiHB, так как триггер 7 и старшие триггеры регистра адреса находятся,в состоянии «О». Если код преобразуемого числа и код с .переключателя 8 со впадают, на выходе быстрой схемы сравнения текущих кодов появляется импульс, который опрокидывает триггер 7 в состояние «1», при котором потенциал подается на вход.переключателя 9, т. е. задается верхняя гра ница первого окна. Если код нарастает и достигает верхней границы порога, на выходе быстрой схемы сравнения б текущих кодов, появляется второй импульс, который, опрокидывая триггер 7, переключает его на обращение к нижнему, порогу и одновременно опрокидывает один из старших триггеров адресного регистра 2, задавая другие окна.

Если код преобразуемого числа продолжает нарастать, дополнительный триггер 7 переключает окна до тех пор, пока не будут проанализированы границы последнего окна. После этого с выхода регистра адреса появляется импульс, дающий в блок преобразован и я входных сигналов в цифровой код импульс быстрого разряда. Тем самым ускоряется регистрация, так как регистрация события, амплитуда которого лежит выше верхней праницы последнего окна, заканчивается по совпадению текущего кода с кодом верхней границы. Если же код числа был в пределах 1, 2, 8 или и-го окна, регистрируется событие в той группе адресов, которая выбрана старшими триггерами адресного регистра, переключен ными, триггером 7. Код младших разрядов определяется остаточным кодом. 1=;сли же код входного импульса был,меньше нижнего порога первого окна, триггер 7 остается в положении «О» и запрещает регистрацию.

Использование многоканального анали затора позволяет ускорить кодирование и упростить логику выбора цифровых окон.

10 Устройство может быть применено в любом многоканальном анализаторе типа ЛИ-1024-4, АИ-1024-8, AH-409б-3 и др.

Предмет изобретения

15 Многоканальный анализатор амплитуд с цифровыми окнами, содержащий преобразователь входных сигналов в цифровой код, регистры адреса и числа, запоминающее устройство, устройство вывода и регистрации дан20 ных, программное устройство, отличающийся тем, что, с целью уменьшения объема оборудования и сокращения,времен и п реобразования, выход кодовой серии от преобразователя входных сигналов в цифровой код соед и нен со

25 входами адресного,и числового реги|стров, потенциальные выходы каждого разряда числового регистра соединены,с соответствующими входами быстрой схемы сравнения текущих кодов, другие входы которой через переклю30 чатели и схемы «И» соединены с потенциальныли входами триггера, а также с выходами дешифратора адресного регистра для .выборки границ око и, выход быстрой схемы, сравнения текущих кодов, соединен со счетным

35 входом триггера, выход которого через переключатель соединен со счетными входами соответствующих разрядов адресного регистра и программного устройства, выход последнего триггера адресного, регистра соединен с пре40 образователем входных сигналов tB цифровой код.

274242

Составитель 3. С. Челнокова, Техред Т. П. Курилко Корректор С. А. Кузовенкова

Редактор Б. Федотов

Типография, пр, Сапунова, 2

Заказ 2570/l8 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, 5К-35, Раушская наб., д. 4/5

Многоканальный анализатор амплитуд с цифровыми окнами / Многоканальный анализатор амплитуд с цифровыми окнами / Многоканальный анализатор амплитуд с цифровыми окнами / 

 

Похожие патенты:
Наверх