Способ обработки цифровых потоков по модели сигнала и перепрограммируемым схемам электрическим

 

Изобретение относится к цифровой и вычислительной технике и может использоваться при обработке цифровых потоков. Технический результат заключается в расширении функциональных возможностей и обеспечении доступа к канальной информации. Для этого сигнал демодулируют, преобразуют в цифровой поток и синтезируют модель сигнала, по модели сигнала создают электрическую схему устройства обработки цифровых потоков и определяют ресурс и номенклатуру перепрограммируемых логических интегральных схем, необходимых для ее реализации, создают загрузочный модуль под контролируемый сигнал, проверяют работоспособность полученной схемы методом моделирования или на реальном сигнале в случае создания макета, в случае неудачи определяют локальный неработоспособный фрагмент перепрограммируемых логических интегральных схем и корректируют программно схему и загрузочный модуль, а в случае успеха заносят программу в банк электрических схем. 1 ил.

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при обработке цифровых потоков различного уровня иерархического уплотнения.

Бурное развитие цифровых методов передачи информации в спутниковых и кабельных линиях связи с временным уплотнением, начиная от телеграфного канала и до высших ступеней иерархического уплотнения [1, 2], даже на уровне международных линий привело, в силу специфических особенностей, к многообразным вариантам формирования групповых потоков различного уровня иерархического уплотнения (рекомендации МККТТ G-732, G-733, G-741, G-746, G-747, G-751, G-752, G-754 и т.д.).

До настоящего времени для каждой рекомендации МККТТ разрабатывается своя специальная аппаратура по обобщенному способу, принятому за прототип, при котором: 1) селектируют сигналы синхронизации на интервале периодичности цифрового потока; 2) ведут подсчет числа тактовых импульсов, начиная с момента синхросигнала; 3) по результатам подсчета формируют стробы на каждую составляющую часть цифрового потока (служебные сигналы, сигналы управления каждого из объединяемых потоков, команды управления стаффингом, биты стаффинга); 4) выделяют тактовые импульсы каждой из составляющих частей цифрового потока; 5) тактовыми сигналами выделенных составных частей селектируют информацию из суммарного цифрового потока.

По этому способу построена отечественная аппаратура обработки сигналов ИКМ-120, ИКМ-30, ИКМ-480, ИКМ-1920 и др., а также зарубежная аппаратура.

Недостатком такого способа является его детерминированность для каждого вида уплотнения и сложность аппаратной реализации, особенно при непериодичной структуре сигналов составляющих цифрового потока на интервале его периодичности.

Известен способ обработки цифровых потоков, взятый за прототип [патент на изобретение 2122291 от 20 ноября 1998 г.], по которому выполняют следующую последовательность операций: - из выходного цифрового потока в сопровождении тактовой частоты селектируют сигналы синхронизации на интервале периодичности цифрового потока (сигнал кадровой, сверхкадровой или суперкадровой синхронизации); - синтезируют модель сигнала; - заносят модель в оперативную память; - по сигналу синхронизации синхронно с цифровым потоком считывают модель сигнала из ОЗУ;
- формируют тактовые сигналы составляющих частей цифрового потока;
- выделенными тактовыми сигналами селектируют информационные части составляющих цифрового потока.

Недостатком способа является его малая эффективность, так как он обеспечивает только выделение служебных и компонентных потоков обрабатываемого входного потока, но не обеспечивает выделение канальной информации в форме, удобной для потребителя (речь, ТЛГ, факс, ПД).

Целью изобретения является расширение функциональных возможностей способа и обеспечение доступа к канальной информации.

Основой для достижения этой цели явилось появление на рынке широкого класса перепрограммируемых логических интегральных схем (ПЛИС) с различным ресурсом комбинационных логических блоков. В частности, ПЛИС фирмы Xilinx представляют собой матрицу из комбинационных логических блоков (CLB) размерностью 1212, каждый из которых состоит из двух-пяти входных комбинационных схем и двух триггеров, и многоканальных линий связи, позволяющих соединять блоки CLB произвольным образом.

Сущность технологии оперативного перепрограммирования ПЛИС заключается в следующем.

С помощью комбинационных схем, входящих в блоки CLB, можно создать любую комбинаторную логику, включающую схемы совпадения, ключи, дешифраторы, мультиплексоры и т. д. , а на триггерах, входящих в блоки CLB, можно создать: регистры, счетчики, кадровые и суперкадровые синхронизаторы, демультиплексоры, генераторное оборудование, схемы дестаффинга, схемы дескремблера, транскодеры сигналов ИКМ, , АДИКМ, помехоустойчивого (ПУ) декодера и т.д.

Специальные электронные коммутаторы, находящиеся в матрице, позволяют сконфигурировать линии связи между блоками CLB и содержимое блоков CLB произвольным образом, формируя таким образом любую заданную схему. Конфигурация ПЛИС производится путем загрузки в них последовательности бит (программ), при этом каждый бит в программе управляет соответствующим электронным коммутатором. В результате в одной ПЛИС в зависимости от ее ресурса можно создать любую или несколько электрических схем, которые в случае их реализации на обычных интегральных микросхемах средней интеграции (серии 533, 1533, 102) занимали бы целую плату или функциональный модуль.

ПЛИС в любой момент могут быть обнулены и в них может быть занесена программа любой новой схемы, что позволяет создать банк данных программируемых электрических схем и строить, пользуясь банком, различные схемы обработки.

Таким образом, создав схему соединений ПЛИС между собой и предусмотрев достаточный их ресурс, можно программно создавать схемы, обеспечивающие обработку широкого класса цифровых потоков.

Типовые схемы устройств помехоустойчивого декодирования, синхронизации, дескремблирования, дестаффинга, демультиплексирования, выделения каналов, транскодирования хорошо известны и отработаны в реальных системах связи, поэтому запрограммировать ПЛИС под эти функции не представляет труда.

Для достижения указанной цели предлагается способ, при котором:
- сигнал демодулируют (преобразуют в цифровой поток);
- синтезируют модель сигнала (определяют местоположение и структуру синхросигналов, длительность кадра суперкадра, тип ПУ кода, тип скремблера, местоположение служебных и компонентных потоков, количество служебных бит и компонентных потоков, команды стаффинга и биты стаффинга, вид импульсной модуляции ИКМ, , АДИКМ, если они неизвестны априори.

Согласно изобретению:
- определяют номенклатуру и ресурс необходимых ПЛИС и создают схему их соединения;
- по модели сигнала конфигурируют (программируют) ПЛИС по выполняемым функциям в контролируемом цифровом потоке, т.е. создают загрузочный модуль под обрабатываемый сигнал;
- проверяют работоспособность полученной схемы на реальном сигнале, в случае неудачи определяют локальный неработоспособный участок ПЛИС и корректируют программно схему, в случае успеха заносят программу в банк электрических схем (загрузочных модулей);
- по каждому новому сигналу повторяют вышеуказанные операции и создают банк электрических схем под каждую модель сигнала.

Подобное решение в литературе не описано, поэтому оно соответствует критериям новизны и изобретательного уровня.

На фигуре приведена схема устройства по предлагаемому способу.

По предлагаемому способу осуществляют следующие действия:
- сигнал демодулируют (преобразуют в цифровой поток);
- синтезируют модель сигнала (определяют местоположение и структуру синхросигналов, длительность кадра - суперкадра, тип ПУ-кода, тип скремблера, местоположение служебных и компонентных потоков, количество служебных бит и компонентных потоков, команды стаффинга и биты стаффинга, вид импульсной модуляции, ИКМ, , АДИКМ (если они неизвестны априори);
- определяют номенклатуру и ресурс необходимых ПЛИС и создают схему их соединения;
- по модели сигнала конфигурируют (программируют) ПЛИС по выполняемым функциям в контролируемом цифровом потоке, т.е. создают загрузочный модуль под обрабатываемый сигнал;
- проверяют работоспособность полученной схемы на реальном сигнале, в случае неудачи определяют локальный неработоспособный участок ПЛИС и корректируют программно схему, в случае успеха заносят программу в банк электрических схем (загрузочных модулей);
- по каждому новому сигналу повторяют вышеуказанные операции и создают банк электрических схем под каждую модель сигнала.

Устройство содержит (см. чертеж) разуплотнитель цифровых потоков 1, к входу которого подключена ПЭВМ 2 с клавиатурой 3 и монитором 4.

Устройство работает следующим образом.

Реализация демодулированного цифрового потока заносится в память ПЭВМ 2. По алгоритмам и программам синтезируется модель сигнала. По модели сигнала создается загрузочная модель для разуплотнителя 1 (если его не было в банке загрузочных модулей, хранящихся в памяти ПЭВМ).

Загрузочный модуль заносится в разуплотнитель 1 и устройство обеспечивает прием цифрового потока на скорости до 160 Мбит/с, поэтапное демультиплексирование в разуплотнителе 1 и выделение одного произвольного канала и служебных бит с возможностью их регистрации и прослушивания.

При заложенных в схеме соединений ресурсах ПЛИС, ОЗУ и микропроцессоров обеспечивается обработка цифровых потоков со следующими параметрами:
- количество входных цифровых потоков от 1 до 4 (в зависимости от кратности фазовой модуляции (2ФМ - 1 поток; 4ФМ, 4ФМс - 2 потока; 8ФМ - 3 потока, КАМ-16 - 4 потока) на скорости до 40 Мбит/с в каждом и в сопровождении одной тактовой частоты;
- количество бит в цикле не более 2104;
- вид циклового синхросигнала - сосредоточенная или рассредоточенная кодовая комбинация разрядностью до 32 бит;
- методы формирования групповых потоков синхронные или асинхронные;
- скремблирование аддитивное или мультипликативное при порождающем полиноме ПСП сигнала не более 32;
- матричное перемежение глубиной до 64 кбит;
- число ступеней уплотнения до 4;
- ввод на каждой ступени уплотнения бит синхронизации и служебных бит.

Ресурсы ПЛИС, заложенные в схеме соединений, позволяют реализовать 4 ступени демультиплексирования сигнала на скорости до 160 Мбит/с с выделением 1-го информационного канала и возможностью его прослушивания или регистрации.

Устройство изготовлено, испытано, подтвердило реализуемость предлагаемого способа и планируется к использованию в серийных изделиях.

Переход от обработки одного сигнала к другому, загрузочные модули которых хранятся в банке загрузочных модулей, заключается в обнулении ПЛИС, ОЗУ и занесении в них нужного загрузочного модуля.


Формула изобретения

Способ обработки цифровых потоков, при котором сигнал демодулируют, преобразуют в цифровой поток и синтезируют модель сигнала, отличающийся тем, что по модели сигнала создают электрическую схему устройства обработки цифровых потоков и определяют ресурс и номенклатуру перепрограммируемых логических интегральных схем, необходимых для ее реализации, создают загрузочный модуль под контролируемый сигнал, проверяют работоспособность полученной схемы методом моделирования или на реальном сигнале в случае создания макета, при этом в случае неудачи определяют локальный неработоспособный фрагмент перепрограммируемых логических интегральных схем и корректируют программно схему и загрузочный модуль, а в случае успеха заносят программу в банк электрических схем, выполненных в виде загрузочных модулей, причем по каждому новому сигналу повторяют вышеуказанные операции и формируют банк загрузочных модулей под различные сигналы.

РИСУНКИ

Рисунок 1



 

Похожие патенты:

Изобретение относится к электротехнике и предназначено для использования в логических устройствах на биполярных и комплементарных МДП-транзисторах, его целью является повышение быстродействия преобразователя уровня ЭСЛ-КМОП, которое достигается введением в устройство первого и второго элементов смещения 19, 20 и изменением связей компонентов, позволившим реализовать в устройстве метод форсированного управления активными p- и n-канальными МДП-транзисторами 13 - 116, при котором воздействие на транзисторы осуществляется одновременно по выходам истока и затвора

Изобретение относится к технике связи и может быть использовано в схемах синхронизации для коррекции фазы процесса за счет добавления в корректируемую последовательность, имеющую высокие требования к положению переднего фронта и длительности импульсов, дополнительных (корректирующих) импульсов

Изобретение относится к интегральным микросхемам , построенным на базе комплементарных МОП-транзисторов (КМОП), а более конкретно к КМОП-преобразователям уровня напряжения Сущность изобретения преобразователь уровня напряжения содержит р-канальный МОП-транзистор 1 и n-канальный МОП-транзистор 2

Изобретение относится к электротехнике, а именно к электрическим схемам логических элементов , и может быть использовано при разработке элементов ЭСЛ с защитой от воздействия дестабилизирующих фактов (ДФ)

Изобретение относится к импульсной технике и может быть использовано в устройствах передачи цифровой информации

Изобретение относится к интегральной микроэлектронике и может быть использовано при производстве схем оперативных запоминающих устройств и логических элементов

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него

Изобретение относится к пересылке данных от микросхемы к микросхеме, которая использует метод токового режима вместо общепринятых методов дифференциальной передачи сигналов режима напряжения

Изобретение относится к интегральным схемам и может быть использовано для высокоскоростных входных приемных устройств

Изобретение относится к области коммутационных сред для вычислительных систем и может быть использовано как выходной буферный каскад передатчика в высокоскоростных мультиканальных интерфейсах. Техническим результатом является уменьшение дрожания выходного сигнала и увеличение диапазона дифференциального размаха выходного напряжения путем обеспечения возможности передачи высокоскоростного потока данных. Устройство содержит основной управляемый источник стабильного тока, формирователь основного опорного напряжения, пару основных источников тока, пару основных ключей, дублер основного ключа, пару терминирующих резисторов, пару дифференциальных катушек, вспомогательный источник тока, пару вспомогательных ключей, дублер вспомогательного источника тока, дублер вспомогательного ключа, вспомогательный управляемый источник стабильного тока и формирователь вспомогательного опорного напряжения. 1 ил.

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в специализированных цифровых структурах, системах автоматического управления, устройствах передачи и обработки цифровой информации. Техническим результатом является создание логического элемента, обеспечивающего обратный циклический сдвиг многозначной входной логической переменной x1, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. Устройство содержит токовый вход и токовый выход, четыре входных транзистора с объединенными базами, которые подключены к первому источнику напряжения смещения, четыре входных транзистора другого типа проводимости с объединенными базами, которые подключены ко второму источнику напряжения смещения, три токовых зеркала, согласованных с первой шиной источника питания, четыре токовых зеркала, согласованные со второй шиной источника питания, четыре источника опорного тока. 4 ил., 1 табл.

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Техническим результатом является создание логического элемента, обеспечивающего обратный циклический сдвиг многозначной переменной x1, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. Устройство содержит вход и выход, два вспомогательных транзистора, два источника напряжения смещения, четыре токовых зеркала, две шины источника питания, дополнительный источник опорного тока. 4 ил., 1 табл.

Изобретение относится к портативным электронным устройствам, в частности к электронным картам с переключателем, приводимым в действие пользователем для активации электронного блока. Технический результат заключается в обеспечении предотвращения случайной активации переключателя электронной карты за счет расположения фотодиодов и конструкции логической схемы. Технический результат достигается за счет портативного электронного устройства, которое содержит электронный блок и переключатель, связанный с электронным блоком, при этом переключатель содержит два независимых фотодетектора, получающие свет с одной и той же поверхности портативного электронного устройства и расположенные достаточно далеко друг от друга, обеспечивая пользователю возможность закрыть один фотодетектор пальцем, и логическую схему, на которую подаются первый и второй сигналы освещенности, поступающие с двух фотодетекторов соответственно, и в случае соответствия первого и второго сигналов освещенности разным логическим состояниям, активирующую переключатель. 8 з.п. ф-лы, 7 ил.

Изобретение относится к средствам обеспечения связи между электронными устройствами. Технический результат - обеспечение схемы ввода/вывода с полным колебанием выходного напряжения для возбуждения выходного сигнала. Схема интерфейса линии передачи включает в себя регулятор напряжения для управления колебанием напряжения схемы интерфейса линии передачи для передачи сигналов. Схема интерфейса линии передачи включает в себя элементы комплементарного инициатора, включающие в себя элемент инициатора р-типа, для подъема напряжения в линии передачи в ответ на высокий логический уровень и элемент инициатора n-типа для понижения напряжения в линии передачи в ответ на логически низкий уровень. Регулятор напряжения соединен между одним из элементов инициирования и соответствующим опорным напряжением для уменьшения колебания напряжения в схеме интерфейса линии передачи. 3 н. и 15 з.п. ф-лы, 14 ил.
Наверх