Реверсивный дешифратор

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

24735!

Срез Соеетскиз

Социалистические

Республик

Зависимое от авт. свидетельства №

Заявлено 16 11.1968 (№ 1220129/18-24) с присоединением заявки №

Пр иоритет

Опубликовано 04.VII.1969. Бюллетень № 22

Дата опубликования описания 12.ХП.1969

Кл. 21а>, 36/18

МПК Н 03k

УДК, 681 325.53(088 8) Комитет оо делам изобретений и открытий ори Совете Министров

СССР

Авторы изобретения

В. Г. Колосов, А. Г. Леонтьев, В. Ф. Мелехин, Б. А. Миловидов и Н. И. Радомысльская

Ленинградский ордена Ленина политехнический институт им. М. И. Калинина

Заявитель

РЕВЕРСИВНЫЙ ДЕШИФРАТОР

Изобретение относится к области вычислительной техники, в частности, к области запоминающих устройств.

Известны дешифраторы для запоминающих устройств, содержащих матрицы сердечников, прошитых адресными шинами, в которые включены диоды, источник питания и формирователи тока записи и считывания, подключенные через ключи к адресным шинам.

В предложенном дешифраторе ключи выполнены в виде переключателей тока, работающих на принципе распределения тока, а выходы разноименных формирователей объединены и подключены к источнику питания.

Это упрощает дешифратор.

На чертеже показано описываемое устройство.

Оно содержит матрицу 1 МОЗУ с линейной выборкой и одной адресной шиной на число, адресную шину 2 с сердечниками матрицы

МОЗУ, ключи 8 — б на сердечниках с ППГ, магнитные сердечники 7 ключей, 4 и штук по и в каждом ключе (n2 — число адресов

МОЗУ), диоды 8 в ключах (n штук в каждом ключе), диоды 9 матрицы записи (nXn штук), диоды 10 матрицы считывания (npn штук), формулирователи 11 — 14 тока записи и считывания, источник питания 15, многовитковые (распределяющие) обмотки 1б на сердечниках и шины 17 подготовки сердечников ключей.

На чертеже показана схема реверсивного дешифратора и его подключение к матрице 1

МОЗУ с линейной выборкой íà пз чисел, содержащей по одной адресной шине 2 на число. Схема содержит четыре ключа 8 — б на магнитных сердечниках 7 с ППГ и диодах 8, выполненные по принципу распределения то10 ка, матрицу (ттХп) из диодов 9 для коммутации импульсов тока записи, матрицу аХп из диодов 10 для коммутации импульсов тока считывания и четыре импульсных формирователя тока 11 — 14, через которые схема подключается к источнику питания 15.

Ключи 8 — б представляют собой разветвленную цепь, каждая ветвь которой содержит многовитковую обмотку 1б магнитного сердечника и диод 8. В ключах 8 и 5 диоды под20 ключены к обмоткам анодами, а в ключах 4 и б — катодами. Ключи 8 и 4 образуют две ступени выбора адресной шины при записи, а ключи 5 и б — при считывании. Выходы ключа 8 подключены к анодам диодов 9, 25 а к катодам диодов 9 подсоединены адресные шины. К этим же точкам подсоединены аноды диодов 10. Катоды диодов 10 подсоединены к выходам ключа б. Вторые концы адресных шин объединены в и групп (соот247351

4 7 /6

Составитель В. М. Щеглов

Редактор Л. А. Утехина

Техред Л. В. Куклина

Типография, пр, Сапунова, 2 ветственно второй ступени выбора в матричной схеме коммутации) и подсоединены к соответствующим выходам ключей 4 и 5.

Для ввода информации в дешифратор используются шины 17, содержащие обмотки подготовки сердечников 7 ключей.

При обращении к ЗУ вначале производится подготовка ключей. Одновременно готовятся ключи 8, 4 и 5, б. Подготовка осуществляется по шинам 17 подготовки. При опросе ключа импульсом тока только одна ветвь содержит обмотку сердечника, который будет перемагничиваться по пологому участку петли гистерезиса. В остальных ветвях содержатся обмотки сердечников, которые будут перемаг- 15 ничиваться по крутому участку петли гистерезиса. Эти ветви имеют большой импеданс.

Таким образом, подготовка ключа создает в нем одну и только одну проводящую ветвь для распределяемого импульса тока. При этом ключи 8, 4 и ключи 5, б обеспечивают выбор только одной адресной шины.

В режиме считывания запускаются формирователи 11 и 12, при этом импульс идет от формирователя 11 последовательно через ключ 5, выбранную адресную шину, диод 10, ключ б к формирователю 12 и на минус источника питания.

В режиме записи запускаются формирователи 18 и 14, и импульс проходит последова- 30 тельно от формирователя 18 через ключ 8, диод 9, адресную шину, ключ 4 к формирователю 14 и на минус источника питания.

Таким образом, схема реверсивного дешифратора обеспечивает прохождение положительного и отрицательного импульса тока по выбранной адресной шине. Выбор адресной шины происходит в результате соответствующей подготовки сердечников ключей.

Развязывающие диоды 9 и 10 служат для устранения ложных путей при прохождении отрицательного и положительного импульса, а диоды 8 используются для устранения короткозамкнутых контуров при подготовке сердечников.

Предмет изобретения

Реверсивный дешифратор для запоминающих устройств, содержащих матрицы сердечников, прошитых адресными шинами, в которые включены диоды, источник питания и формирователи тока записи и считывания, годключенные через ключи к адресным шинам, отличающийся тем, что, с целью упрощения дешифратора, ключи выполнены в виде переключателей тока, работающих на принципе распределения тока, а входы разноименных формирователей объединены и подключены к источнику питания.

Корректоры: Л. Корогод и М. Коробова

Заказ 3085/8 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва Ж-35, Раушская наб., д. 4/5

Реверсивный дешифратор Реверсивный дешифратор 

 

Похожие патенты:
Наверх