Аналого-цифровой преобразователь и способ его калибровки



Аналого-цифровой преобразователь и способ его калибровки
Аналого-цифровой преобразователь и способ его калибровки
Аналого-цифровой преобразователь и способ его калибровки
Аналого-цифровой преобразователь и способ его калибровки
Аналого-цифровой преобразователь и способ его калибровки
Аналого-цифровой преобразователь и способ его калибровки

 

H03M1/10 - Кодирование, декодирование или преобразование кода вообще (с использованием гидравлических или пневматических средств F15C 4/00; оптические аналого-цифровые преобразователи G02F 7/00; кодирование, декодирование или преобразование кода, специально предназначенное для особых случаев применения, см. в соответствующих подклассах, например G01D,G01R,G06F,G06T, G09G,G10L,G11B,G11C;H04B, H04L,H04M, H04N; шифрование или дешифрование для тайнописи или других целей, связанных с секретной перепиской, G09C)

Владельцы патента RU 2520421:

Агрич Юрий Владимирович (RU)
Лифшиц Вадим Беневич (RU)

Изобретение относится к электронике и может быть использовано при разработке быстродействующих аналого-цифровых преобразователей (АЦП). Технический результат - повышение точности калибровки N-разрядного комбинированного АЦП путем уменьшения погрешности преобразования АЦП за счет снижения влияния рассогласования параметров элементов с помощью калибровки. N-разрядный комбинированный АЦП содержит входной параллельный М-разрядный АЦП1 и М-разрядный цифроаналоговый преобразователь (ЦАП1), использующие общий последовательный резистивный делитель, источник опорного напряжения Vref, устройство выборки и хранения (УВХ) разностного сигнала входа АЦП и выходного напряжения ЦАП и конвейерный (М-М+1)-разрядный АЦП2. При калибровке вычисляют и загружают в ЦАП2к код калибровки CR, а также коды CSi калибровки каждого сегмента, используемые во время нормальной работы как аддитивные поправки к выходному коду АЦП, при этом за счет единичного коэффициента передачи первого каскада конвейера АЦП2 формируется близкий к нулю сигнал. В АЦП, использующих УВХ и АЦП2 с двойной выборкой, ЦАП2к и источник Vref2 сдвоенные и формируют напряжения Vref2A и Vref2B индивидуально для каждого из двух семплеров А и В. 6 н. и 2 з.п. ф-лы, 6 ил., 1 табл.

 

Изобретение относится к электронике и может быть использовано в микроэлектронных системах обработки аналоговых сигналов и преобразования аналоговой информации в цифровую, в частности в быстродействующих аналого-цифровых преобразователях (АЦП).

Цель изобретения - уменьшение погрешности преобразования АЦП за счет снижения влияния рассогласования параметров элементов с помощью калибровки.

Известно множество схем быстродействующих АЦП и способов их калибровки. Например, в патенте США 6617992 В2 от 09.09.2003 г., МКИ Н03М 1/38 "Capacitor mismatch independent gain stage for differential pipeline analog to digital converters" представлен конвейерный АЦП с калибровкой рассогласования емкостей конденсаторов в каскадах АЦП. В этом АЦП влияние рассогласования емкостей конденсаторов на погрешность преобразования устраняется за счет введения дополнительных блоков переключаемых конденсаторов и использования специального алгоритма расчета кодов, формируемых каскадами АЦП, и выходного кода АЦП.

Способы калибровки АЦП и их эффективность во многом определяются архитектурой и особенностями АЦП. Предметом настоящего изобретения является схемная реализация и способ калибровки АЦП, использующих комбинированную архитектуру с параллельным АЦП на входе и последующим конвейерным АЦП с уменьшенным диапазоном сигналов.

Наиболее близкими к заявляемому, является быстродействующий АЦП и способ его калибровки, представленные в патенте РФ №2442279, МКИ Н03М 1/14, опубликованном 10.02.2012 г. Существенные особенности схемы известного АЦП - прототипа изображены на Фиг.1.

Известный N-разрядный АЦП включает:

- М-разрядный параллельный АЦП1 110, вход которого подключен к входу АЦП 100, М-разрядный цифроаналоговый преобразователь (ЦАП1) 120, вход которого управляется выходом АЦП1, причем АЦП1 и ЦАП1 используют общий последовательный резистивный делитель 130, подключенный к источнику опорного напряжения Vref 135;

- устройство выборки и хранения (УВХ) 140, формирующее выходной сигнал, равный или кратный разности входного сигнала АЦП и выходного сигнала ЦАП1;

- (N-M+1) - разрядный конвейерный АЦП2 150 с входом, подключенным к выходу УВХ;

- опорный источник Vref2 152 с напряжением меньшим напряжения источника Vref;

- блок логики АЦП 160, формирующий из выходных кодов АЦП1 162 и АЦП2 164 выходной код АЦП 166;

- первый 171 и второй 172 компараторы калибровки, переключающиеся при входном сигнале АЦП2, равном его полной шкале и минус полной шкале соответственно;

- ЦАП1к калибровки 270, формирующий во время калибровки входной сигнал УВХ;

- ЦАП2к 180, управляющий напряжением источника Vref2 152;

- блок логики калибровки 190, входы которого подключены к выходу АЦП2 164 и компараторов калибровки 171 и 172, а выходы управляют входами ЦАП1, ЦАП1к и ЦАП2к.

Известный по прототипу АЦП работает следующим образом.

АЦП1 110, подключенный к источнику опорного напряжения Vref 135, производит параллельное аналого-цифровое преобразование входного сигнала в диапазоне напряжений Vref и определяет М старших разрядов выходного кода АЦП. Результат преобразования АЦП1 поступает на вход М-разрядного ЦАП1 120, формирующего на своем выходе напряжение, равное напряжению одного из 2M+1 опорных уровней делителя 130, ближайшему к входному сигналу. УВХ 140 формирует на своем выходе сигнал, равный или кратный разности входного сигнала АЦП 100 и выходного напряжения ЦАП1.

Для создания оптимальных с точки зрения быстродействия и точности условий работы усилителей и ключей УВХ и АЦП2 выходной диапазон УВХ уменьшают и смещают вниз. При этом выходной диапазон УВХ становится меньше напряжения источника Vref, и для работы АЦП2 необходим дополнительный источник опорного напряжения Vref2 меньшего, чем напряжения источника Vref. На практике коэффициент усиления УВХ выбирают равным 1 или 2.

Блок логики АЦП 160 формирует из М-разрядного кода АЦП1 162 и (N-M+1)-разрядного кода АЦП2 164 N-разрядный выходной код АЦП 166, используя избыточный разряд для цифровой коррекции ошибок.

Преимуществом рассматриваемого известного АЦП являются уменьшенные относительно входного сигнала АЦП амплитуда и синфазный уровень сигналов на выходе УВХ и в АЦП2. Это дает возможность существенно повысить быстродействие АЦП, уменьшить его потребляемую мощность и погрешность преобразования. Однако возникает необходимость формирования дополнительного опорного напряжения Vref2. Для формирования напряжения Vref2 может быть, например, использован соответствующий отвод резистивного делителя 130 (далее - отвод) с буферным усилителем. Неизбежные ошибки формирования напряжения Vref2 устраняются калибровкой смещения нуля буферного усилителя с использованием ЦАП2к 180, управляемого блоком логики калибровки 190. В качестве источника эталонного напряжения для калибровки используются сегменты резистивного делителя 130. Результаты калибровки по всем сегментам усредняются. В описании прототипа приведено строгое доказательство того, что при таком способе калибровки рассогласование резисторов делителя 130 не создает ошибок калибровки.

В процессе калибровки блок логики калибровки 190 подает на ЦАП1 и ЦАП1к смежные коды так, что разностное входное напряжение УВХ равно напряжению на одном из сегментов резистивного делителя. В этом состоянии напряжение на входе АЦП2 соответствует его полной шкале или минус полной шкале в зависимости от полярности разностного напряжения на входах УВХ. При этом аналоговый вход АЦП 100 отключен от УВХ. Далее методом последовательного приближения определяют такой входной код ЦАП2к 180, при котором переключается первый 171 (или второй 172) компаратор калибровки. После усреднения по всем сегментам получают код CR, который соответствует напряжению опорного источника Vref2, согласующего полную шкалу АЦП2 с величиной выходного сигнала УВХ, определяемого входным опорным напряжением Vref. Код CR загружают в ЦАП2к после калибровки на время нормальной работы АЦП.

Другим преимуществом известного АЦП является устранение ошибок, вызванных рассогласованием резисторов делителя. В процессе калибровки помимо кода калибровки CR источника Vref2 вычисляют также аддитивные поправки сегментов CSi 292 (см. фиг.1), компенсирующие случайные отклонения номиналов резисторов. Этот вид калибровки особенно важен для АЦП с разрядностью более 12 бит.

В процессе калибровки АЦП2 обрабатывает в конвейере напряжение, близкое к его полной шкале (или минус полной шкале). В таком режиме точность калибровки существенно ограничена ошибками установления.

Калибровка источника Vref2 позволяет скомпенсировать следующие источники ошибок:

- смещение нуля буферного усилителя источника опорного напряжения Vref2;

- рассогласование резисторов делителя в точке опорного отвода для источника Vref2;

- ошибку коэффициента усиления УВХ;

- ошибку шкалы АЦП2.

Две последние ошибки вызваны рассогласованием конденсаторов соответственно в УВХ и во всех каскадах конвейера АЦП2. Если УВХ и АЦП2 осуществляют двойную выборку семплерами А и В, ошибки в разных семплерах отличаются. Способ калибровки прототипа не учитывает разных ошибок семплеров.

Таким образом, существенными недостатками описанного АЦП и способа его калибровки являются:

- ограничение точности калибровки ошибкой установления при обработке в конвейере АЦП2 напряжения, близкого к полной шкале;

- невозможность индивидуальной калибровки рассогласования конденсаторов в разных семплерах УВХ и АЦП2.

Целью настоящего изобретения является уменьшение погрешности преобразования АЦП за счет уменьшения ошибки установления в конвейере АЦП2 при калибровке и введения индивидуальной калибровки источника Vref2 для разных семплеров в АЦП с двойной выборкой.

Поставленная цель достигаются тем, что в N-разрядном АЦП с калибровкой, включающем М-разрядный параллельный АЦП1, вход которого подключен к входу АЦП, М-разрядный ЦАП1, вход которого управляется выходом АЦП1, УВХ, формирующее выходной сигнал, равный или кратный разности входного сигнала АЦП и выходного сигнала ЦАП1, ЦАП1к, формирующий входной сигнал УВХ при калибровке, причем АЦП1, ЦАП1 и ЦАП1к используют подключенный к источнику опорного напряжения Vref общий последовательный резистивный делитель, отводы которого, подключенные к ЦАП1 и ЦАП1к, определяют границы калибруемых сегментов, (N-М+1)-разрядный конвейерный АЦП2, подключенный к выходу УВХ и опорному напряжению Vref2, меньшему напряжения Vref, блок логики АЦП, формирующий из выходных кодов АЦП1 и АЦП2 выходной код АЦП, ЦАП2к, управляющий напряжением Vref2, блок логики калибровки, вход которого подключен к выходу АЦП2, а выход управляет ЦАП1, ЦАП1к и ЦАП2к, при калибровке первый каскад конвейера АЦП2 имеет единичный коэффициент передачи и формирует в конвейере близкую к нулю разность сигналов выхода УВХ и напряжения Vref2.

Поставленная цель достигается способом калибровки, при котором для каждого i=1÷2M на вход ЦАП1 подают код i, а на вход ЦАП1к подают код i-1 и определяют С+Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C+Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M-D) АЦП2, где D≥1, для каждого i=1÷2M на вход ЦАП1 подают код i-1, а на вход ЦАП1к код i и определяют C-Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C-Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M+D) АЦП2, где D≥1, для каждого i=1÷2M вычисляют средние значения кодов CFi=(C+Fi+C-Fi)/2 и CDi=(C+Di+C-Di)/2, по кодам CFi вычисляют и загружают в ЦАП2к код CR калибровки источника Vref2, по кодам CFi и CDi вычисляют коды CSi калибровки каждого сегмента, используемые во время нормальной работы как аддитивные поправки к выходному коду АЦП.

Поставленная цель достигается также тем, что в N-разрядном АЦП с калибровкой, включающем М-разрядный параллельный АЦП1, вход которого подключен к входу АЦП, М-разрядный ЦАП1, вход которого управляется выходом АЦП1, УВХ с двойной выборкой, выполняемой поочередно семплерами А и В, и формирующее выходной сигнал, равный или кратный разности входного сигнала АЦП и выходного сигнала ЦАП1, ЦАП1к, формирующий входной сигнал УВХ при калибровке, причем АЦП1, ЦАП1 и ЦАП1к используют подключенный к источнику опорного напряжения Vref общий последовательный резистивный делитель, отводы которого, подключенные к ЦАП1 и ЦАП1к, определяют границы калибруемых сегментов, (N-М+1)-разрядный конвейерный АЦП2 с двойной выборкой, выполняемой поочередно семплерами А и В в каждом каскаде конвейера, подключенный к выходу УВХ и опорному напряжению Vref2, меньшему напряжения Vref, блок логики АЦП, формирующий из выходных кодов АЦП1 и АЦП2 выходной код АЦП, ЦАП2к, управляющий напряжением Vref2, блок логики калибровки, вход которого подключен к выходу АЦП2, а выход управляет ЦАП1, ЦАП1к и ЦАП2к, при калибровке первый каскад конвейера АЦП2 имеет единичный коэффициент передачи и формирует в конвейере близкую к нулю разность сигналов выхода УВХ и напряжения Vref2, блок логики калибровки определяет коды калибровки источника Vref2 индивидуально для семплеров А и В, а источник Vref2, управляемый сдвоенным ЦАП2к с коммутатором, формирует при работе АЦП напряжение Vref2A или Vref2B, соответствующее семплеру А или В первого каскада конвейера.

Поставленная цель достигается также способом калибровки, при котором для каждого i=1÷2M на вход ЦАП1 подают код i, а на вход ЦАП1к подают код i-1 и определяют C+Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C+Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M-D) АЦП2, где D≥1, для каждого i=1÷2M на вход ЦАП1 подают код i-1, а на вход ЦАП1к код i и определяют C-Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2 и C-Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M+D) АЦП2, где D≥1, для каждого i=1÷2M вычисляют средние значения кодов CFi=(C+Fi+C-Fi)/2 и CDi=(C+Di+C-Di)/2, по кодам CFi вычисляют и загружают в сдвоенный ЦАП2к коды CRA и CRB калибровки источника Vref2, по кодам CFi и CDi вычисляют коды CSi калибровки каждого сегмента, используемые во время нормальной работы как аддитивные поправки к выходному коду АЦП.

В частном случае исполнения АЦП поставленная цель достигается способом, при котором коды калибровки источника Vref2 вычисляют по формулам

C R A = C F A i ¯ , C R B = C F B i ¯ , г д е i = 1 ÷ 2 M ,

a CFAi, CFBi есть коды CFi, определенные при калибровке через семплеры А и В соответственно, код калибровки каждого сегмента вычисляют по формуле

C S i = [ k = 1 i ( C R A + C R B C F A k C F B k ) Q / 2 ] , г д е i = 1 ÷ ( 2 M 1 ) ,

а вес Q одного бита АЦП2, выраженный в битах ЦАП2к, вычисляют по формуле

Q = 2 N M 2 N M D 2 D C D A i ¯ + C D B i ¯ C R A C R B , г д е i = 1 ÷ 2 M ,

a CDAi, CDBi есть коды CDi, определенные при калибровке через семплеры А и В соответственно, или по приближенной формуле

Q = 2 D C D A i ¯ + C D B i ¯ C R A C R B

Поставленная цель в еще большей степени достигается тем, что N-разрядном АЦП с калибровкой, включающем М-разрядный параллельный АЦП1, вход которого подключен к входу АЦП, М-разрядный ЦАП1, вход которого управляется выходом АЦП1, УВХ с двойной выборкой, выполняемой поочередно семплерами А и В, и формирующее выходной сигнал, равный или кратный разности входного сигнала АЦП и выходного сигнала ЦАП1, ЦАП1к, формирующий входной сигнал УВХ при калибровке, причем АЦП1, ЦАП1 и ЦАП1к используют подключенный к источнику опорного напряжения Vref общий последовательный резистивный делитель, отводы которого, подключенные к ЦАП1 и ЦАП1к, определяют границы калибруемых сегментов, (N-М+1)-разрядный конвейерный АЦП2 с двойной выборкой, выполняемой поочередно семплерами А и В в каждом каскаде конвейера, подключенный к выходу УВХ и опорному напряжению Vref2, меньшему напряжения Vref, блок логики АЦП, формирующий из выходных кодов АЦП1 и АЦП2 выходной код АЦП, ЦАП2к, управляющий напряжением Vref2, блок логики калибровки, вход которого подключен к выходу АЦП2, а выход управляет ЦАП1, ЦАП1к и ЦАП2к, при калибровке первый каскад конвейера АЦП2 имеет единичный коэффициент передачи и формирует в конвейере близкую к нулю разность сигналов выхода УВХ и напряжения Vref2, блок логики калибровки определяет коды калибровки источника Vref2 индивидуально для семплеров А и В, а источник Vref2 и ЦАП2к сдвоенные и формируют при работе АЦП напряжения Vref2A и Vref2B соответственно для семплеров А и В всех каскадов конвейера.

Поставленная цель достигается также способом калибровки, при котором для каждого i=1÷2M на вход ЦАП1 подают код i, а на вход ЦАП1к подают код i-1 и определяют С+Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C+Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M-D) АЦП2, где D≥1, для каждого i=1÷2M на вход ЦАП1 подают код i-1, а на вход ЦАП1к код i и определяют C-Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C-Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M+D) АЦП2, где D≥1, для каждого i=1÷2M вычисляют средние значения кодов CFi=(C+Fi+C-Fi)/2 и CDi=(C+Di+C-Di)/2, по кодам CFi вычисляют и загружают в сдвоенный ЦАП2к коды CRA и CRB калибровки сдвоенного источника Vref2, по кодам CFi и CDi вычисляют коды CSi калибровки каждого сегмента, используемые во время нормальной работы как аддитивные поправки к выходному коду АЦП.

В частном случае исполнения АЦП поставленная цель достигается способом, при котором коды калибровки источника Vref2 вычисляют по формулам

C R A = C F A i ¯ , C R B = C F B i ¯ , г д е i = 1 ÷ 2 M ,

а CFAi, CFBi есть коды CFi, определенные при калибровке через семплеры А и В соответственно, код калибровки каждого сегмента вычисляют по формуле

C S i = [ k = 1 i ( C R A + C R B C F A k C F B k ) Q / 2 ] , г д е i = 1 ÷ ( 2 M 1 ) ,

а вес Q одного бита АЦП2, выраженный в битах ЦАП2к, вычисляют по формуле

Q = 2 N M 2 N M D 2 D C D A i ¯ + C D B i ¯ C R A C R B , г д е i = 1 ÷ 2 M ,

а CDAi, CDBi есть коды CDi, определенные при калибровке через семплеры А и В соответственно, или по приближенной формуле

Q = 2 D C D A i ¯ + C D B i ¯ C R A C R B

Сущность изобретения поясняется чертежами:

- на Фиг.1 представлена структурная схема наиболее близкого заявляемому известного АЦП (прототип);

- на Фиг.2 представлена структурная схема заявляемого АЦП по п.1 Формулы;

- на Фиг.3 представлена структурная схема первого каскада АЦП2 по пп.1 и 3 Формулы;

- на Фиг.4 представлена структурная схема заявляемого АЦП по п.3 Формулы;

- на Фиг.5 представлена структурная схема заявляемого АЦП по п.6 Формулы;

- на Фиг.6 представлена структурная схема первого каскада АЦП2 по п.6 Формулы;

Ниже приведено описание устройства и работы заявляемого АЦП.

На Фиг.2 представлена структурная схема заявляемого АЦП по п.1 Формулы. Входной сигнал 100 поступает на входы АЦП1 110 и УВХ 140. АЦП1, подключенный к источнику опорного напряжения Vref 135, производит параллельное аналого-цифровое преобразование входного сигнала и определяет М старших разрядов выходного кода АЦП. Результат преобразования АЦП1 поступает на вход М-разрядного ЦАП1 120, формирующего на выходе напряжение, равное напряжению одного из 2M+1 опорных уровней делителя 130, ближайшему к входному сигналу. УВХ 140 формирует на своем выходе напряжение, равное или кратное разности входного сигнала АЦП и выходного напряжения ЦАП1. Выходной сигнал УВХ поступает на вход конвейерного (N-M+1)-разрядного АЦП2 150. Блок логики АЦП 160 собирает М-разрядный код АЦП1 162 и (N-М+1)-разрядный код АЦП2 164 в N-разрядный выходной код АЦП 166. Избыточность кодов используется для коррекции ошибок компараторов АЦП1.

Выходной диапазон УВХ и, следовательно, диапазон сигналов АЦП2 выбирают меньшим диапазона входного сигнала АЦП. Например, при М=4, усилении УВХ, равном 2, и с учетом двукратного запаса на коррекцию ошибок компараторов АЦП1 выходной диапазон УВХ равен Vref/2M-2 или Vref/4. Уменьшенный диапазон сигналов УВХ и АЦП2 позволяет уменьшить их ошибки, а также снизить потребляемую мощность и повысить быстродействие за счет снижения требований к скорости и коэффициенту усиления усилителей. Как следствие, для АЦП2 необходим источник 152 опорного напряжения Vref2, равного выходному диапазону УВХ. В качестве источника Vref2 может быть, например, использован отвод резистивного делителя 130 с буферным усилителем. При формировании напряжения Vref2 возникают неизбежные ошибки, связанные, в частности, с рассогласованием резисторов делителя и смещением нуля буфера Vref2. Рассогласование резисторов делителя вызывает также ошибки сегментов, требующие калибровки.

На Фиг.3 представлена структурная схема первого каскада АЦП2, представляющего собой дифференциальный Redundant Signed Digit (RSD) каскад с двойной выборкой, включающий два дифференциальных семплера на переключаемых конденсаторах. Семплер А 310 включает два плеча 312 и 314. Семплер В 320 включает два плеча 322 и 324. На Фиг.3 изображены детали только одного положительного плеча 312 семплера А 310. Остальные плечи 314, 322 и 324 имеют точно такую же структуру. Сигналы Vip 330 и Vin 332 образуют дифференциальный входной сигнал. Сигналы Vrp 340 и Vrn 342 образуют дифференциальный опорный сигнал. Сигналы Vop 350 и Von 352 образуют дифференциальный выходной сигнал. Каскад имеет общий для двух семплеров дифференциальный усилитель 360. Ключ 376 подключает левую по схеме обкладку конденсатора С1р 371 к опорному напряжению. Известная схема RSD каскада имеет 3 ключа, подключающие левую обкладку конденсатора С1р 371 к опорному напряжению, нулевому потенциалу или минус опорному напряжению в зависимости от величины входного сигнала. В этой части предлагаемое решение не отличается от известного, и для упрощения на фиг.3 изображен только один ключ 376 вместо упомянутых трех.

В соответствии с п.1 Формулы при калибровке первый каскад конвейера АЦП2 имеет единичный коэффициент передачи. Это достигается введением дополнительного ключа 373 в первый каскад конвейера АЦП2 при калибровке. Этот ключ отсутствует в прототипе и во всех каскадах заявляемого АЦП, кроме первого.

На Фиг.3 ключи 374, 375, 378 находятся в проводящем состоянии, ключи 376, 377, 379 находятся в непроводящем состоянии, а весь семплер А - в состоянии выборки. Упомянутые ключи семплера В находятся в противоположном состоянии, а сам семплер В - в состоянии хранения. При калибровке в состоянии выборки вместо ключа 374 переводится в проводящее состояние ключ 373. Сконфигурированный таким образом каскад имеет передаточную функцию при нормальной работе VON=2·VI-VR, а при калибровке VOC=1·VI-VR. При калибровке на вход каскада подается напряжение одного сегмента делителя, то есть напряжение, близкое к Vref2: VI≈VR. Следовательно, VOC≈0, и близкое к нулю напряжение обрабатывается в последующих каскадах АЦП2. Очевидно, что в этих условиях ошибка установления при калибровке минимальна даже на предельной частоте преобразования, поскольку не требуется время для установления сигнала с конечной скоростью роста до уровня опорного напряжения. Таким образом обеспечивается положительный эффект в заявляемом АЦП.

В соответствии с п.2 Формулы калибровка проводится следующим образом. Для каждого i=1÷2M на вход ЦАП1 подают код i, а на вход ЦАП1к подают код i-1 и определяют C+Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C+Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M-D) АЦП2, где D≥1. Важно, что при этом конвейер АЦП2 обрабатывает близкий к нулю сигнал, и компараторы калибровки 171 и 172 (фиг.1), используемые в прототипе, более не нужны. Далее для каждого i=1÷2M на вход ЦАП1 подают код i-1, а на вход ЦАП1к код i и определяют C-Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C-Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M+D) АЦП2, где D≥1, для каждого i=1÷2M вычисляют средние значения кодов CFi=(C+Fi+C-Fi)/2 и CDi=(C+Di+C-Di)/2. По кодам CFi вычисляют и загружают в ЦАП2к код CR калибровки источника Vref2, по кодам CFi и CDi вычисляют коды CSi калибровки сегментов, используемые во время нормальной работы как аддитивные поправки к выходному коду АЦП.

Код CR калибровки источника Vref2 вычисляют по формуле:

C R = C F i ¯ , г д е i = 1 ÷ 2 M ( 1 )

Коды калибровки сегментов вычисляют по формуле

C S i = [ k = 1 i ( C R C F k ) Q ] , г д е i = 1 ÷ ( 2 M 1 ) , ( 2 )

а вес Q одного бита АЦП2, выраженный в битах ЦАП2к, вычисляют по формуле

Q = 2 N M 2 N M D 2 D C D i ¯ C R , г д е i = 1 ÷ 2 M , ( 3 )

или по приближенной формуле

Q = D C D i ¯ C R ( 4 )

Вывод выражений (1÷4) приведен в описании прототипа.

Способ калибровки, предложенный в п.2 Формулы, предполагает двукратное определение кодов CFi и CDi для каждого сегмента при разной полярности сигналов на выходе УВХ с последующим усреднением. Однако возможно однократное определение кодов CFi и CDi, как в п.4 Формулы прототипа. При этом результаты калибровки становятся зависимыми от смещения нуля АЦП, и для устранения этой зависимости требуется предварительная калибровка смещения нуля. Такой вариант калибровки рассмотрен в описании прототипа.

На Фиг.4 представлена структурная схема заявляемого АЦП по п.3 Формулы, дополнительно включающая коммутатор 482 и использующая сдвоенный ЦАП2к 480. Эта схема предлагается для АЦП с двойной выборкой. Неодинаковое рассогласование конденсаторов в разных семплерах А и В УВХ и каскадах АЦП2 приводит к разным ошибкам шкалы АЦП2 при преобразовании через семплеры А и В. Эти ошибки влияют на определяемый при калибровке код CR, а АЦП и способ его калибровки по пп.1 и 2 Формулы не позволяют учесть разные ошибки в семплерах А и В. В АЦП по п.3 Формулы (фиг.4) сдвоенный ЦАП2к 480 формирует индивидуальные сигналы калибровки для семплеров А и В, а коммутатор 482 подает на источник Vref2 сигнал калибровки, соответствующий семплеру первого каскада АЦП2, находящемуся в режиме хранения. Важно отметить, что при прохождении по конвейеру АЦП2 происходит чередование семплеров А и В, находящихся в режиме хранения. Следовательно, только нечетные семплеры будут иметь точное значение Vref2. Тем не менее, в связи с тем, что вклад ошибки каждого следующего каскада АЦП2 в общую ошибку АЦП уменьшается в 2 раза, предлагаемое в п.3 Формулы решение позволяет снизить ошибку рассогласования семплеров минимум в 2 раза.

Следует отметить, что для повышения эффективности калибровки и уменьшения ошибок калибровки, вызванных процессом установления выходных напряжений сдвоенного ЦАП2к на высокой частоте, целесообразно выполнять ЦАП2к с токовыми выходами и использовать в качестве коммутатора схему переключения токовых сигналов калибровки, подаваемых на буферный усилитель Vref2 и изменяющих его смещение нуля.

Для заявляемого по п.3 Формулы АЦП предлагается модифицированный способ калибровки. В соответствии с п.4 Формулы аналогично кодам CFi и CDi определяют коды CFAi, CFBi, CDAi, CDBi при калибровке через семплеры А и В соответственно. По кодам CFAi, CFBi вычисляют и загружают в сдвоенный ЦАП2к коды CRA и CRB калибровки источника Vref2, по кодам CFAi, CFBi, CDAi, CDBi вычисляют коды CSi калибровки сегментов, используемые во время нормальной работы как аддитивные поправки к выходному коду АЦП.

В соответствии с п.4 Формулы коды CRA и CRB вычисляют по формулам:

C R A = C F A i ¯ , C R B = C F B i ¯ , г д е i = 1 ÷ 2 M ( 5 )

Коды калибровки сегментов вычисляют по формуле:

C S i = [ k = 1 i ( C R A + C R B C F A k C F B k ) Q / 2 ] , г д е i = 1 ÷ ( 2 M 1 ) , ( 6 )

а вес Q одного бита АЦП2, выраженный в битах ЦАП2к, вычисляют по формуле:

Q = 2 N M 2 N M D 2 D C D A i ¯ + C D B i ¯ C R A C R B , г д е i = 1 ÷ 2 M , ( 7 )

или по приближенной формуле:

Q = 2 D C D A i ¯ + C D B i ¯ C R A C R B ( 8 )

Иными словами, каждый из кодов калибровки CRA и CRB в выражении (5) зависит от рассогласования конденсаторов только в своих семплерах - соответственно А и В, в то время как коды калибровки сегментов CSi и вес Q одного бита АЦП2 в выражениях (6, 7, 8) зависят от обоих семплеров. Эти выражения аналогичны выражениям (2, 3, 4), но предусматривают усреднение по семплерам.

На Фиг.5 представлена структурная схема заявляемого АЦП по п.6 Формулы, использующая сдвоенные ЦАП2к 480 и источник Vref2 552. Такая схема позволяет подать точные значения Vref2 на каждый из семплеров А и В во всех каскадах АЦП2 и, следовательно, полностью откалибровать разные ошибки шкалы АЦП2 для семплеров А и В. На Фиг.6 представлена структурная схема первого каскада АЦП2, на которой отражены детали подключения сдвоенного источника Vref2 к разным семплерам. К семплеру А 310 подключены положительное плечо Vrap 344 и отрицательное плечо Vran 345 первого выхода сдвоенного источника Vref2. К семплеру В 320 подключены положительное плечо Vrbp 346 и отрицательное плечо Vrbn 347 второго выхода сдвоенного источника Vref2.

Способы калибровки для АЦП, заявляемых по пп.3 и 6 Формулы, аналогичны, поэтому отдельное описание способа калибровки по пп.7 и 8 не требуется.

Верификация заявляемых АЦП и способов их калибровки проведена путем сопоставления результатов моделирования известного по прототипу и заявляемых АЦП.

Так, по результатам моделирования схемы 16-разрядного АЦП по технологии 180 нм среднеквадратичная ошибка установления при калибровке на частоте 125 МГц составляет 1.0 единиц младшего разряда (ЕМР) для прототипа и 0.2 ЕМР для предлагаемого в п.1 Формулы решения.

Для оценки эффективности посемплерной калибровки АЦП по пп.3 и 6 Формулы и соответствующих им способов калибровки проведено статистическое моделирование 16-разрядных АЦП с использованием данных изготовителя по разбросу резисторов делителя АЦП1 и ЦАП1 и конденсаторов УВХ и RSD каскадов для 180 нм КМОП процесса. Объем выборки составляет 1000 АЦП.

Результаты моделирования приведены ниже в таблице:

Характеристика АЦП АЦП по прототипу Заявляемые АЦП
по п.3 Формулы по п.6 Формулы
Среднее значение нелинейности, ЕМР 1.68 1.40 1.21
Среднее значение дифференциальной нелинейности, ЕМР 1.46 0.97 0.79
% АЦП с нелинейностью менее 2 ЕМР и дифференциальной нелинейностью менее 1.2 ЕМР 21 55 62

Таким образом, заявляемые по пп.3 и 6 Формулы АЦП со способами калибровки по пп.4, 5 и 7, 8 Формулы позволяют реализовывать АЦП с разрядностью 16 бит. Электрическое моделирование АЦП по п.3 Формулы, на 180 нм КМОП технологии показало достижимость точностных параметров, соответствующих 14-разрядным АЦП, на частоте выборки 125 МГц.

Таким образом, заявляемые АЦП и способ его калибровки обладают новизной, могут быть реализованы и позволяют существенно повысить точность калибровки АЦП, обеспечивая возможность реализации быстродействующих АЦП с разрядностью более 12.

1. N-разрядный аналого-цифровой преобразователь (АЦП) с калибровкой, включающий М-разрядный параллельный АЦП1, вход которого подключен к входу АЦП, М-разрядный цифроаналоговый преобразователь (ЦАП1), вход которого управляется выходом АЦП1, устройство выборки и хранения (УВХ), формирующее выходной сигнал, равный или кратный разности входного сигнала АЦП и выходного сигнала ЦАП1, ЦАП1к, формирующий входной сигнал УВХ при калибровке, причем АЦП1, ЦАП1 и ЦАП1к используют подключенный к источнику опорного напряжения Vref общий последовательный резистивный делитель, отводы которого, подключенные к ЦАП1 и ЦАП1к, определяют границы калибруемых сегментов, (N-М+1)-разрядный конвейерный АЦП2, подключенный к выходу УВХ и опорному напряжению Vref2, меньшему напряжения Vref, блок логики АЦП, формирующий из выходных кодов АЦП1 и АЦП2 выходной код АЦП, ЦАП2к, управляющий напряжением Vref2, блок логики калибровки, вход которого подключен к выходу АЦП2, а выход управляет ЦАП1, ЦАП1к и ЦАП2к, и отличающийся тем, что при калибровке первый каскад конвейера АЦП2 имеет единичный коэффициент передачи и формирует в конвейере близкую к нулю разность сигналов выхода УВХ и напряжения Vref2.

2. Способ калибровки АЦП по п.1, отличающийся тем, что для каждого i=1÷2M на вход ЦАП1 подают код i, а на вход ЦАП1к подают код i-1 и определяют С+Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C+Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M-D) АЦП2, где D≥1, для каждого i=1÷2M на вход ЦАП1 подают код i-1, а на вход ЦАП1к код i и определяют C-Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C-Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M+D) АЦП2, где D≥1, для каждого i=1÷2M вычисляют средние значения кодов CFi=(C+Fi+C-Fi)/2 и CDi=(C+Di+C-Di)/2, по кодам CFi вычисляют и загружают в ЦАП2к код CR калибровки источника Vref2, по кодам CFi и CDi вычисляют коды CSi калибровки каждого сегмента, используемые во время нормальной работы как аддитивные поправки к выходному коду АЦП.

3. N-разрядный АЦП с калибровкой, включающий М-разрядный параллельный АЦП1, вход которого подключен к входу АЦП, М-разрядный ЦАП1, вход которого управляется выходом АЦП1, УВХ с двойной выборкой, выполняемой поочередно семплерами А и В, и формирующее выходной сигнал, равный или кратный разности входного сигнала АЦП и выходного сигнала ЦАП1, ЦАП1к, формирующий входной сигнал УВХ при калибровке, причем АЦП1, ЦАП1 и ЦАП1к используют подключенный к источнику опорного напряжения Vref общий последовательный резистивный делитель, отводы которого, подключенные к ЦАП1 и ЦАП1к, определяют границы калибруемых сегментов, (N-М+1)-разрядный конвейерный АЦП2 с двойной выборкой, выполняемой поочередно семплерами А и В в каждом каскаде конвейера, подключенный к выходу УВХ и опорному напряжению Vref2, меньшему напряжения Vref, блок логики АЦП, формирующий из выходных кодов АЦП1 и АЦП2 выходной код АЦП, ЦАП2к, управляющий напряжением Vref2, блок логики калибровки, вход которого подключен к выходу АЦП2, а выход управляет ЦАП1, ЦАП1к и ЦАП2к, и отличающийся тем, что при калибровке первый каскад конвейера АЦП2 имеет единичный коэффициент передачи и формирует в конвейере близкую к нулю разность сигналов выхода УВХ и напряжения Vref2, блок логики калибровки определяет коды калибровки источника Vref2 индивидуально для семплеров А и В, а источник Vref2, управляемый сдвоенным ЦАП2к с коммутатором, формирует при работе АЦП напряжение Vref2A или Vref2B, соответствующее семплеру А или В первого каскада конвейера.

4. Способ калибровки АЦП по п.3, отличающийся тем, что для каждого i=1÷2M на вход ЦАП1 подают код i, а на вход ЦАП1к подают код i-1 и определяют С+Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C+Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M-D) АЦП2, где D≥1, для каждого i=1÷2M на вход ЦАП1 подают код i-1, а на вход ЦАП1к код i и определяют C-Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C-Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M+D) АЦП2, где D≥1, для каждого i=1÷2M вычисляют средние значения кодов CFi=(C+Fi+C-Fi)/2 и CDi=(C+Di+C-Di)/2, по кодам CFi вычисляют и загружают в сдвоенный ЦАП2к коды CRA и CRB калибровки источника Vref2, по кодам CFi и CDi вычисляют коды CSi калибровки каждого сегмента, используемые во время нормальной работы как аддитивные поправки к выходному коду АЦП.

5. Способ калибровки АЦП по п.4, отличающийся тем, что коды калибровки источника Vref2 вычисляют по формулам
,
a CFAi, CFBi есть коды CFi, определенные при калибровке через семплеры А и В соответственно, код калибровки каждого сегмента вычисляют по формуле
,
а вес Q одного бита АЦП2, выраженный в битах ЦАП2к, вычисляют по формуле
,
a CDAi, CDBi есть коды CDi, определенные при калибровке через семплеры А и В соответственно, или по приближенной формуле

6. N-разрядный АЦП с калибровкой, включающий М-разрядный параллельный АЦП1, вход которого подключен к входу АЦП, М-разрядный ЦАП1, вход которого управляется выходом АЦП1, УВХ с двойной выборкой, выполняемой поочередно семплерами А и В, и формирующее выходной сигнал, равный или кратный разности входного сигнала АЦП и выходного сигнала ЦАП1, ЦАП1к, формирующий входной сигнал УВХ при калибровке, причем АЦП1, ЦАП1 и ЦАП1к используют подключенный к источнику опорного напряжения Vref общий последовательный резистивный делитель, отводы которого, подключенные к ЦАП1 и ЦАП1к, определяют границы калибруемых сегментов, (N-М+1)-разрядный конвейерный АЦП2 с двойной выборкой, выполняемой поочередно семплерами А и В в каждом каскаде конвейера, подключенный к выходу УВХ и опорному напряжению Vref2, меньшему напряжения Vref, блок логики АЦП, формирующий из выходных кодов АЦП1 и АЦП2 выходной код АЦП, ЦАП2к, управляющий напряжением Vref2, блок логики калибровки, вход которого подключен к выходу АЦП2, а выход управляет ЦАП1, ЦАП1к и ЦАП2к, и отличающийся тем, что при калибровке первый каскад конвейера АЦП2 имеет единичный коэффициент передачи и формирует в конвейере близкую к нулю разность сигналов выхода УВХ и напряжения Vref2, блок логики калибровки определяет коды калибровки источника Vref2 индивидуально для семплеров А и В, а источник Vref2 и ЦАП2к сдвоенные и формируют при работе АЦП напряжения Vref2A и Vref2B соответственно для семплеров А и В всех каскадов конвейера.

7. Способ калибровки АЦП по п.6, отличающийся тем, что для каждого i=1÷2M на вход ЦАП1 подают код i, а на вход ЦАП1к подают код i-1 и определяют C+Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C+Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M-D) АЦП2, где D≥1, для каждого i=1÷2M на вход ЦАП1 подают код i-1, а на вход ЦАП1к код i и определяют C-Fi - коды ЦАП2к, соответствующие межкодовому переходу (2N-M) АЦП2, и C-Di - коды ЦАП2к, соответствующие межкодовому переходу (2N-M+D) АЦП2, где D≥1, для каждого i=1÷2M вычисляют средние значения кодов CFi=(C+Fi+C-Fi)/2 и CDi=(C+Di+C-Di)/2, по кодам CFi вычисляют и загружают в сдвоенный ЦАП2к коды CRA и CRB калибровки сдвоенного источника Vref2, по кодам CFi и CDi, вычисляют коды CSi калибровки каждого сегмента, используемые во время нормальной работы как аддитивные поправки к выходному коду АЦП.

8. Способ калибровки АЦП по п.7, отличающийся тем, что коды калибровки источника Vref2 вычисляют по формулам
,
a CFAi, CFBi есть коды CFi, определенные при калибровке через семплеры А и В соответственно, код калибровки каждого сегмента вычисляют по формуле
,
а вес Q одного бита АЦП2, выраженный в битах ЦАП2к, вычисляют по формуле
,
a CDAi, CDBi есть коды CDi,, определенные при калибровке через семплеры А и В соответственно, или по приближенной формуле
.



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в качестве входного устройства цифровых вычислительных комплексов для регистрации быстропротекающих электрических процессов.

Изобретение относится к области измерительной и вычислительной техники, радиотехники и связи. Технический результат: расширение в несколько раз частотного диапазона обрабатываемых сигналов АЦП за счет снижения погрешности передачи входных дифференциальных напряжений от источников входных напряжений ко входам компараторов напряжения.

Изобретение относится к области автоматики и вычислительной техники, а именно к элементам систем цифрового управления, представляющим в виде двоичного кода точную информацию о текущем угловом положении подвижной части объекта регулирования.

Изобретение относится к радиотехнике. Техническим результатом является расширение полосы анализа сигналов и возможность проведения анализа в режиме реального времени.

Изобретение относится к области автоматики и робототехники и может быть использовано в следящих приводах с цифровыми датчиками угла (ЦДУ), работающих в диапазоне углов, больших чем ±180°, в которых задается знак направления движения.

Группа изобретений относится к аналого-цифровым преобразователям и может быть использована в устройствах преобразования энергии для силовой электроники. Техническим результатом является повышение быстродействия.

Изобретение относится к области измерительной и вычислительной техники, радиотехники и связи. Технический результат заключается в расширении в несколько раз предельного частотного диапазона обрабатываемых входных сигналов АЦП за счет снижения погрешности передачи входных дифференциальных напряжений от источников ко входам компараторов напряжения.

Изобретение относится к автоматике и вычислительной технике и может быть использовано при создании систем автоматического управления (САУ). Технический результат заключается в осуществлении работы в широком диапазоне температур в полях ионизирующего излучения, резервировании, кодовом управлении выходным током и радиационной стойкости с временем работы при изменении в широком диапазоне температур окружающей среды, возникновении катастрофических и параметрических отказов отдельных элементов источника и при изменении нагрузки в условиях действия ионизирующего излучения.

Изобретение относится к области электроники, а именно к цифроаналоговым преобразователям. Техническим результатом является упрощение конструкции и повышение быстродействия цифроаналогового преобразователя при сохранении точности преобразования за счет формирования двухполярного выходного сигнала.

Изобретение относится к измерительной технике, в частности к аналого-цифровому преобразованию, а именно к кодовым шкалам преобразователей угла поворота вала в код.

Изобретение относится к электронике и может быть использовано в системах обработки аналоговых сигналов и, в частности, в быстродействующих аналого-цифровых преобразователях (АЦП). Технический результат - уменьшение погрешности преобразования АЦП за счет устранения расслоения смещения нуля по семплерам путем введения калибровки смещения нуля индивидуально для каждого семплера. N-разрядный комбинированный АЦП включает входной параллельный М-разрядный АЦП1, М-разрядный цифроаналоговый преобразователь (ЦАП1), устройство выборки и хранения (УВХ) и конвейерный (N-М+1)-разрядный АЦП2. М-разрядные АЦП1 и ЦАП1 используют общий последовательный резистивный делитель. УВХ с двойной выборкой, состоящее из усилителя и двух семплеров, формирует разностный сигнал входного напряжения АЦП и выходного напряжения ЦАП. Весь аналоговый тракт АЦП выполнен дифференциальным. В АЦП реализована индивидуальная калибровка смещения нуля для разных семплеров, для чего используют два идентичных ЦАПа калибровки и коммутатор, подающий на усилитель УВХ сигнал калибровки, соответствующий семплеру, находящемуся в режиме хранения, от одного из ЦАПов калибровки. При калибровке на вход УВХ подают нулевой дифференциальный сигнал с синфазным уровнем, равным или близким к синфазному уровню входного сигнала. 2 з.п. ф-лы, 4 ил.

Изобретение относится к области аналого-цифровых преобразователей. Техническим результатом является повышение точности и скорости преобразования. Микроконтроллерный АЦП с использованием переходного процесса в RC-цепи содержит первый резистор 1, второй резистор 2, третий резистор 3, четвертый резистор 4, конденсатор 5 и микроконтроллер 6. Сопротивления резисторов 2 и 3 равны. Резистор 1 и конденсатор 5 первыми выводами подключены к первому входу аналогового компаратора (АК) микроконтроллера 6, первые выводы резистора 2 и резистора 3 подключены ко второму входу АК микроконтроллера 6, вторые выводы резисторов 1, 2, 3 и конденсатора 5 подключены соответственно к первому, второму, третьему и четвертому дискретным выходам микроконтроллера 6, первый вывод резистора 4 подключен к источнику входного напряжения, второй вывод резистора 4 подключен ко второму выводу резистора 3. 1 ил.

Источник стабильного тока относится к автоматике и вычислительной технике и может использоваться в составе систем автоматического управления, работающих в экстремальных условиях и полях ионизирующего излучения. Достигаемый технический результат - обеспечение долговременной стабильности выходных параметров при работе непосредственно на нагрузку в широком диапазоне температур в полях ионизирующего излучения. Источник стабильного тока содержит последовательно включенные фильтр, трансформатор с включенным в первичную обмотку транзистором-прерывателем и выпрямляющим диодом во вторичной обмотке, после которого установлен фильтр нижних частот с измерительным шунтом в выходной токовой цепи, измерительные выходы которого подключены к преобразователю напряжения в частоту, выходная частота которого поступает через элемент гальванической развязки на вход частотно-импульсного модулятора, управляющего частотой переключения транзистора-прерывателя. 5 з.п. ф-лы, 6 ил.

Изобретение относится к области измерительной и вычислительной техники, радиотехники, связи и может использоваться в структуре различных устройств обработки информации, измерительных приборах, системах телекоммуникаций. Техническим результатом является уменьшение времени установления выходного напряжения ЦАП. Цифроаналоговый преобразователь содержит блок коммутации весовых токов (1), токовый выход которого (2) связан с эталонным резистором (3), паразитный конденсатор (4), связанный с токовым выходом (2) блока коммутации весовых токов (1).С целью повышения быстродействия токовый выход (2) блока коммутации весовых токов (1) соединен со входом неинвертирующего усилителя напряжения (5) и токовым выходом (6) неинвертирующего усилителя тока (7), причем между выходом неинвертирующего усилителя напряжения (5) и токовым входом (8) неинвертирующего усилителя тока (7) включен элемент частотной коррекции (9). 2 з.п. ф-лы, 12 ил.

Изобретение относится к области измерительной и вычислительной техники, радиотехники, связи. Технический результатом является расширение в несколько раз предельного частотного диапазона обрабатываемых сигналов АЦП за счет снижения погрешности передачи входных дифференциальных напряжений ко входам компараторов напряжения. Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом содержит N идентичных по архитектуре секций. Каждая из секций включает компаратор напряжения (1), первый (2) вход которого соединен с первым (3) источником входного напряжения через первый (4) эталонный резистор, а второй (5) вход компаратора напряжения (1) подключен ко второму (6) источнику входного противофазного напряжения через второй (7) эталонный резистор, причем первый (2) вход компаратора напряжения (1) связан с первым (8) источником опорного тока и первым (9) паразитным конденсатором, второй (5) вход компаратора напряжения (1) связан со вторым (10) источником опорного тока и вторым (11) паразитным конденсатором. Первый (3) источник входного напряжения подключен к базе первого (12) дополнительного транзистора, коллектор которого соединен с шиной первого (13) источника питания, а эмиттер подключен к шине второго (14) источника питания через первый (15) токостабилизирующий двухполюсник и через первый (16) корректирующий конденсатор связан с первым (2) входом компаратора напряжения 1. 1 з.п., ф-лы, 8 ил.

Изобретение относится к электронике и может быть использовано в микроэлектронных системах обработки аналоговых сигналов и преобразовании аналоговой информации в цифровую, в частности при разработке аналого-цифровых преобразователей (АЦП) с малым энергопотреблением, многоканальных системах приема и обработки информации с многоэлементных приемников оптического сигнала. Технический результат заявленного изобретения заключается в уменьшении площади кристалла АЦП и уменьшении потребляемой мощности за счет уменьшения суммарной емкости набора конденсаторов. Технический результат достигается за счет введения дополнительных блоков взвешивающих конденсаторов деления с ключами, аналогичных основному блоку взвешивающих конденсаторов деления с ключами, при этом емкость наименьшего конденсатора каждого дополнительного блока не равна удвоенной емкости наибольшего конденсатора основного блока или предыдущего дополнительного блока взвешивающих конденсаторов деления с ключами, а выходы дополнительных блоков взвешивающих конденсаторов деления с ключами объединены с выходом основного блока взвешивающих конденсаторов деления с ключами. 2 ил.

Изобретение относится к области автоматики и вычислительной техники. Технический результат - упрощение конструкции устройства. Формирователь временных интервалов содержит блок регистров, блок коммутаторов, блок памяти, блок делителей частоты, блок формирователей команд, блок формирователей импульсов, генератор импульсов и делитель частоты, при этом формирователь команд блока содержит семь триггеров, два элемента ИЛИ и два инвертора, формирователь импульсов блока содержит триггер, делитель частоты и инвертор. 1 з.п. ф-лы, 3 ил.

Изобретение относится к области измерения и может быть использовано при метрологических исследованиях навигационных приборов, содержащих вращающийся трансформатор. Техническим результатом является расширение функциональных возможностей за счет обеспечения измерения динамических характеристик. Существенным отличием предложенного изобретения является то, что в устройство для измерения навигационных приборов, в состав которых входит вращающийся трансформатор, содержащее коммутатор, дополнительно введены два канала преобразования, каждый из которых содержит генератор, реверсивный счетчик и последовательно соединенные цифроаналоговый преобразователь, фазовращатель, усилитель мощности, выход которого является выходом устройства для подключения обмоток вращающегося трансформатора проверяемого навигационного прибора, счетный вход реверсивного счетчика подключен к генератору, выход подключен к цифровому входу цифроаналогового преобразователя, вход опорного напряжения которого подключен к выходу коммутатора, вход которого подключен к источнику питания переменного тока. 1 ил.

Изобретение относится к области приборостроения, в частности к аналого-цифровому преобразованию, а именно к преобразователям угла поворота вала в код. Технический результат - повышение информационной надежности преобразователя угол-код. Преобразователь угол-код содержит: псевдослучайную кодовую шкалу с информационной дорожкой, n информационных считывающих элементов, k корректирующих считывающих элементов, n сумматоров по модулю два на два входа, выходы n считывающих элементов соединены с первыми входами n сумматоров по модулю два на два входа, k сумматоров по модулю два, выходы k корректирующих считывающих элементов соединены с первыми входами k сумматоров по модулю два, выходы m считывающих элементов соединены с соответствующими входами i-го сумматора по модулю два, дешифратор, i-й вход которого соединен с выходом i-го сумматора по модулю два, j-й выход которого соединен со вторым входом соответствующего сумматора по модулю два на два входа, выходы которых являются информационными выходами преобразователя, сумматор по модулю два, (n+k+1) входов которого соединены с выходами n считывающих элементов, выходами k корректирующих считывающих элементов и выходом контрольного считывающего элемента, элемент ИЛИ-НЕ, первый вход которого соединен с выходом (n+k+1) входового сумматора по модулю два, а второй вход соединен с нулевым выходом дешифратора, j-е выходы которого и выход элемента ИЛИ-НЕ являются служебными выходами преобразователя. 1 ил., 7 табл.

Изобретение относится к области автоматики и вычислительной техники и может найти применение как в цифровых системах наведения и управления огнем, так и в системах определения углового положения. Достигаемый технический результат - повышение точности преобразования углового положения ротора двухфазного индукционного датчика угла в цифровой код при значительном расширении рабочего температурного диапазона. Цифровой преобразователь угла содержит генератор напряжения возбуждения, выход которого соединен с обмоткой возбуждения двухфазного датчика угла типа СКВТ; СКВТ-приемник, преобразователь напряжение-частота, реверсивный счетчик, первый выпрямитель, второй выпрямитель, сумматор, усилитель, аналого-цифровой преобразователь и контроллер, первый и второй входы которого соединены соответственно с выходом реверсивного счетчика и выходом аналого-цифрового преобразователя, а выход соединен с шиной выходного кода. 1 ил.
Наверх