Устройство для определения времени стационарности случайных процессов

 

3I8032

ОП ИСАНИ Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹â€”

Заявлено 02.XII.1969 (№1381531/18-24) ЯПК G 06f 15 36 с присоединением заявки ¹â€”

Комитет по делам изобретений и открытий при Совете Министров

СССР

Приоритет—

Опубликовано 19.Х,1971. Бюллетень ¹ 31

Дата опубликования описания 06.1.1972

УДК 658.652.012.7 (088.8) Автор изобретения

Г. М. Фролов — P) Всесоюзный научно-исследовательский институт железнодорожного транспорта !

3 аявитель

УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ВРЕМЕНИ

СТАЦИОНАРНОСТИ СЛУЧАЙНЫХ ПРОЦЕССОВ

Изобретение относится к устройствам для анализа характеристик случайных процессов.

Известное устройство, содержащее блок регистрации, амплитудный модулятор и анализатор амплитуд, не позволяет получать гистограммы распределений с объемом выборки для каждой гистограммы, пропорциональным количеству предшествующих измерительных циклов.

Предложенное устройство отличается от известного тем, что между выходом блока регистрации и одним из входов блока памяти последовательно установлены блок случайного включения заданного интервала измерений и распределитель измерительных циклов в функции от длительности реализации случайного процесса.

Такое выполнение устройства позволяет повысить быстродействие и точность определения времени стационарности случайных процессов.

Блок-схема устройства изображена на чертеже.

Блок регистрации 1 реализации случайного процесса (магнитограф) подключен к ам плитудному модулятору 2, выход модулятора подсоединен к ключу 8, который в свою очередь, подсоединен ко входу анализатора амплитуд 4. Анализатор включен на первый вход блока памяти 5. Второй выход блока регист(2 ( рации 1 соединен со входом блока б случай ного включения заданного интервала измере ний, выход блока 6 через распределитель из мерительных циклов 7 соединен со вторьп

5 входом блока памяти 5.

Работает устройcTво следующим образом.

Исследуемый случайный сигнал в вид электрического напряжения воспроизводите блоком регистрации 1 и вводится в ампли тудный модулятор 2, где превращается в по следовательность модулированных по ампли туде импульсов, следующих с постояннои частотой. (Параллельно со второго выхода блока ре гистрации 1 в блок б вводится электрическо напряжение другого случайного процесс .

В блоке 6 этот процесс интегрируется и, когд результат интегрирования достигнет некото рого заданного уровня, — вырабатывается HMtпульс сброса результата интегрирования, ко торым открывается ключ 8 Интервал Време ни, в течение которого открыт ключ 8, за дается реле времени, находящимся в блоке

В течение этого интервала времени импульс с выхода амплитудного модулятора 2 прохо дят на анализатор амплитуд 4, и результа анализа записывается в блоке памяти 5, По окончании этого интервала времен ключ 8 закрывается, открывается вход блок б, и в распределитель измерительных цикло

318032

Составитель Плиевский

Техред Е, Борисова

Корректоры Е, Усова и Е. Михеева

Редактор Т. Орловская

Заказ 509/1959 Изд. № 1361 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров ССС1

Москва, Ж-35, Раушская наб., д. 4/5

Тип. Харьк. фил. пред. «Патент»

7 поступает импульс, которым подготавли. вается другая группа ячеек памяти блока 5 для регистрации следующей порции импульсов с модулятора 2.

Таким образом, после нескольких измерительных циклов в блоке 5 накапливаются данные соответствующего числа гистограмм, причем первую гистограмму получают в результате обработки всех измерительных цик- 10 лов, вторую гистограмму — в результате ооработки всех циклов, кроме одного, и т, д.

Оптимальная длительность реализации для выявления стационарности случайного процесса равна интервалу одного измерения, умноженному на количество измерительных циклов для той гистограммы, начиная с которой оценки статистических характеристик отличаются на величину, не превышающую заданную погрешность.

Предмет изобретения

Устройство для определения времени стационарности случайных процессов, содержащее блок регистрации, подключенный через амплитудный модулятор, ключ и анализатор амплитуд к первому входу блока памяти, отличающееся тем, что, с целью повышения точности, между выходом блока регистрации и вторым входом блока памяти последовательно установлены блок случайного включения заданного интервала измерений и распределитель измерительных циклов в функции от длительности реализации случайного процесса, второй выход блока случайного включения заданного интервала измерения подсоединен ко входу управления ключа.

Устройство для определения времени стационарности случайных процессов Устройство для определения времени стационарности случайных процессов 

 

Похожие патенты:

Изобретение относится к контрольно-измерительной технике

Изобретение относится к измерительной технике и может быть использовано при обработке сигналов случайных процессов

Изобретение относится к области аналоговой вычислительной техники и может быть использовано для реализации операции выделения из совокупности аналоговых сигналов заданной порядковой статистики

Изобретение относится к радиотехнике и может быть использовано в системах связи

Изобретение относится к области радиоизмерений и может быть использовано для контроля характеристик случайных процессов

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для выбора минимального, супраминимального, субмаксимального или максимального из четырех входных аналоговых сигналов

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров

Изобретение относится к электронной технике и может быть использовано при построении высоконадежных устройств и систем, проектируемых по методу горячего резервирования

Изобретение относится к области аналоговой вычислительной техники и может быть использовано для генерации линейно-изломных функций

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления
Наверх