Преобразователь фазового сдвига в цифровой код

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

33б792

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №вЂ”

Заявлено 02.1/1.1970 (№ 1448913/18-24) с присоединением заявки №вЂ”

Приоритет—

Опубликовано 21.IV.1972. Бюллетень № 14

Дата опубликования описания 28Х11.1972.Ч. 1 л. Н 03k 13/02

G 01г 25/00

Комитет по делом изобретений и открытий при Совете Министров

СССР

УДК 621.311(088.8) Автор изобретения

М. К. Чмых

Институт физики Сибирского отделения АН СССР

Заявитель

ПРЕОБРАЗОВАТЕЛЬ ФАЗОВОГО СДВИГА

В ЦИФРОВОЙ КОД лз = 10gg

Ь

Изобретение относится к области электрорадиоизмерительной техники и может быт ь использовано для преобразования фазового сдвига в цифровой код.

В известных преобразователях фазового сдвига в цифровой код используют режим последовательной компенсации фазового сдвига, измерение которого связано с затратой относительно большого промежутка времени.

Предлагаемое устройство отличается от известных тем, что оно снабжено последовательно включенными дополнительными электронным делителем импульсов, выходы которого подключены к импульсным входам электронных ключей, а также триггером, связанным с дополнительным электронным ключом, распределителем импульсов и блоком управления. Благодаря этому значительно сокращается время измерения.

Сущность изобретения заключается в замене режима последовательной компенсации измеряемого фазового сдвига режимом поразрядной компенсации. Если при последовательной компенсации для компенсации фазо ного сдвига, равного тр, требуется число шаго в и, = —, то прп по разрядной комт пе нсации ч.исло шагов равно где Ьр — дискретность изменения фазы при

5 последовательной компенсации.

Число шагов, требующееся для компе Icdции измеряемого фазового сдвига, а следовательно, и время измерения во втором случае значительно меньше, чем в первом.

1О При и = б число шагов при параллельном режиме приблизительно в 4 раза меньше, чем при последовательном режиме.

На чертеже приведена блок-схема предл»гаемого преобразователя.

Преобразователь содержит смесители 1 и

2, фазовый индикатор 3 нулевого сдвига, делители частоты 4 и 5 на триггерах Ti — I,„ генератор импульсов б, блоки 7 и 8 электронных ключей К,— К„„дифференцирующую цепь 9, линию задержки 10, электронный ключ 11, дешифратор 12, цифровое отсчетное устройство 13, блок управления 14, распределитель импульсов 15.

25 Устройство работает следующим образом, Входные напряжения поступают на входы смесителей и двухканального преобразователя частоты. На вторые входы смесителей подключены выходами триггерные делители часЗО тоты 4 и 5. На входы этих делителей посту336792

Преобразователь фазового сдвига в циф20 ровой код, содержащий смесители, подключенные выходами ко входам фазового индикатора нулевого сдвига, выход которого соединен со входами электронных ключей, подключенных выходами ко входам триггерных делителей частоты, которые первыми выходами соединены со входами смесителей, а вторыми выходами — один с цифровым отсчетным устройством через дешифратор, другой — со входом блока управления, ко входу которого подключен генератор импульсов, последовательно соединенные дифференцирующую цепь и линию задержки, отличающийся тем, что, с целью уменьшения времени измерения, в устройство введены последовательно

35 соединенные дополнительный электронный ключ, вход которого соединен со входом линии задержки, а выход с распределителем импульсов, и триггер, соединенный выходом с дополнительным электронным ключом и

4о блоком управления.

Подписное ЦНИИПИ

Изд. № 582 Тираж 448

Заказ 224i1064

Тип. Харьк. фил. пред. «Патент» пают через блок управления импульсы с импульсного генератора. Фазовый сдвиг сигналов с выходов триггерных делителей частогы определяет фазовый сдвиг сигналов с выходов обоих смесителей.

Положительное напряжение соответствует фазовому сдвигу от 0 до + 180, отрицательное от 0 до — 180 .

Измерение начинается после подачи на триггер импульса по цепи «Пуск >. Триггер переходит в противоположное исходному состояние и открывает ключ. Импульсы с вы. хода делителя частоты, дифференцированные при помощи дифференцирующей цепи и задержанные линией задержки, поступают на вход распределителя импульсов. C при: одом первого импульса на .первом выходе распределителя возникает и мпульс, который поступает на блоки электронных ключей. Положительное напряжение с выхода фазового индикатора открывает электронные ключи блока

7, отрицательное — блока 8. Импульс с первого выхода распределителя проходит на триггер Т делителя 4, если фазовый сдвиг на входе фазового индикатора лежит в пределах 0 + 180, или на триггер Ti делителя б, если фазовый сдвиг лежит в пределах

0 — 180 . При поступлении импульса на один из триггеров ?, последний переходит в противоположное состояние, с фазовым сдвигом

+90 или — 90 . Если фазовый сдвиг сигналов на выходе фазового индикатора находится в пределах О+ 180, то возникает дополнительный фазовый сдвиг — 90, если в пределах

0 — 180, то возникает дополнительный фазовый сдвиг +90 . С поступлением второго импульса на вход распределителя 15 возникает импульс на его втором выходе, который через соответствующие электронные ключи проходит на триггер Т2 делителя 4 либо делителя

5 с дополнительным фазовым сдвигом +45 или — 45 . Так с приходом каждого импульса возникает дополнительный фазовый сдвиг, 900 равный —,, где i — номер импульса, поступившего на вход распределителя.

Импульс с n-ro выхода распределителя поступает на вход триггера 16 и возвращает

его в исходное состояние. Введенный ключ закрывается и измерение заканчивается.

Код, записанный в триггерах делителя 4, соответствует измеряемому фазовому сдвигу.

Считываемый код с делителя преобразуется в десятичный код при помощи дешифратора и выводится на цифровое отсчетное устройство.

Предмет изобретения

Преобразователь фазового сдвига в цифровой код Преобразователь фазового сдвига в цифровой код 

 

Похожие патенты:
Наверх