Параметрический стабилизатор напряжения

 

ОП ИСАНИ Е

ИЗОБРЕТЕНИЯ

347750

Союз Сваетсииу

Социалистически»

Республик

Зависимое от авт, свидетельства №

Заявлено 06.Ill.1970 (№ 1412065/26-9) .Ч. Кл. 6 0Я 3/14 с присоединением заявки №

Приоритет

Комитет ло делам изобретений и открытий

Опубликовано 1ОХ111.1972. Бюллетень ¹ 24 при Совете Министров

I 3K 621.316.722.1(OPS.З) Дата опубликования описания 22Л III.1972

Авторы изобретения

В. А, Кривенков и В. И. Васильев

Заявитель

ПАРАМЕТРИЧЕСКИИ СТАБИЛИЗАТОР НАПРЯЖЕНИЯ

Известны параметрические стабилизаторы напряжения, содержащие стабилитроны и встречно-последовательно соединенные и подключенные к баластному резистору развязывающпе диоды, стабилизатор которых содержит два плеча, каждое из которых состоит из последовательно соединенных ограни-тива|ощего резистора, предохранителя и стабилитронов, между которыми включены развязывающие диоды. 10

Однако известные параметрические стабилизаторы работают в ограниченном интервале изменения напряжения источника питания, чувствительны к перенапряжеигио и в смомснт отказа стабилитроиов на время, необходимое 15 для перегорания предохранителя, напряжение на выходе стабилизатора почти равно нулю.

Цель изобретения — обеспечение возможности осуществления резервирования при работе от источника питания с многократным изме- 20 пением напряжения.

Достигается это тем, что к катодам каждой пары стабилитронов подключены катодами диоды, реагирующие на минимум входного напряжения, аноды которых соединены между 25 собой, к точкам соединения их подключены анодами диоды, реагирующие на максимум входного напряжения, катоды которых соединены между собой и подключены к одной из выходных клемм, при этом указанные связи 30 расположены по сочетательному закону из ,псла всех стабилитронов по числу диодов в реагирующей иа минимальное входное напряжение логической группе.

I1a чертеже приведена принципиальная схема предлагаемого параметрического стабилизатора напряжения, сохраняющего работоспособность при отказе одного стабилитрона.

Параметрическ.й стабилизатор напряжения содержит первый 1, второй 2 и третий 3 параметрические стабилизаторы, содержащие по одному стабилптрону и балластному резистору. Выходы стабилитронов через диоды 4 — 9 соединены в логические группы по два. Общие точки логических групп подключены через резисторы 10 ко входу, а через диоды 11, 12, 13 — к выходу стабилизатора напряжения.

В режиме стабилизации ток, протекающий от Ilо.7ожительного вывода источника 14 питания через резисторы 10, диоды 4 — 9 и стабилитроны, смещает переходы упомянутых диодов в прямом направлении. Г1ри этом стабильное напряжение со стабилитронов поступает через открытые диоды 4 — 9, а затем диоды 11, !

2, 13 иа выход стабилизатора.

При обрыве 7юбого стабилитроиа (например в параметрическом стабилизаторе 1) или увеличении его напряжения стабилизации дио ды 1 и 5 запираются, а диоды б--9 остаются смещенными в прямом направлении.

347760

Составитель Н. Герасимова

Текред F.. Борисова Корректор Г. Запорожец

Редактор Е. Дайч

Заказ 2585/7 Изд. № 112G Тираж 406 Подписное

ЦНИИПИ Комитета по делам изобретений и открьпий при Совете Министров СССР

Москва, >К-35, Раушская наб., д. 4,5

Типография, пр. Сапунова, 2

При этом напряжение с неотказавших стабилитронов поступает через диоды б — 9, а затем диоды П, 12, И на выход стабилизатора напря>кения.

При коротком замыкании любого стабилитрона (например в параметрическом стабилизаторе 1) или уменьшении его напряжения стабилизации диоды 1 и 5 остаются смещенными в прямом направлении, диоды б и 9 запираются, напряжение на катодах не отказавших стабилитронов не изменяется. Это напряжение через диоды 7 и 8, а затем диод

12 запирает диоды 11 и 13 и поступает на выход стaáèëèçàòîðà напряжения.

Связи в схеме расположены по сочетательному закону, когда стабилитроны связаны диодами групп, реагирующих ца минимальное входное напря>кение, в сочетания, и число связок равно числу сочетаний из числа всех стабилитронов по числу диодов в реагирующей на минимальное входное напряжение группе, что позволяет при заданной краткости резервирования построить схему с минимальным количеством стабилитронов, что эквивалентно улучшению использования резервных стабилитронов.

Возможно построение стабилизатора, сохраня1сщего работоспособность при отказе любоIo числа стабилитронов.

5 Предмет изобретения

Параметрический стаоилизатор напряжения, содер>кащий источник питания, стабилитроны, реагирующие на максимум и минимум

10 входного напряжения диодные логические группы, отличп>ошийся тем, ITQ, с целью обеспечения возможности осуществ асНН51 резервирования при работе от источника питания с многократным изменением напряжения, к ка15 тодам каждой пары стабилитронов подключены катодами диоды, реап1рующие на минимум входного напряжения, аноды которых соединены между собой, к точкам соединения

Нх подключены анодами диоды, реагирующие

20 на максимум входного напря>кения, катоды которых соединены между собой и подключены к одной из выходных клемм, при этом указанные связи расположены по сочетательному закону из числа всех стаби lитpоHOB по числу

25 диодов в реагирующей на минимальное входное напряжение логической группе.

Параметрический стабилизатор напряжения Параметрический стабилизатор напряжения 

 

Похожие патенты:

Изобретение относится к сетевым стабилизированным источникам питания и может использоваться в приборостроении и в бытовой технике

Изобретение относится к области радиотехники и связи и может быть использовано в качестве функционального узла различных устройств усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, операционных усилителях (ОУ), стабилизаторах напряжения, компараторах)

 // 352267
Наверх