Инвертор

 

ОП И САН И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 15.Х11 1970 (№ 1606894/26-9) M. Кл. Н 031< 19/40 с присоединением заявки №

Приоритет

Комитет по лелем изобретений и открытий при Совете Мннистров

СССР

УДК 681.3.055(088.8) Опубликовано 20.XII 1972. Бюллетень № 3 за 1973

Дата опубликования описания 20.П.1973

Авторы изобретения

А. А. Корякин и С. Е. Кривцов

Заявитель

ИН BEPTOP

Изобретение относится к области вычислительной техники и может быть использовано для специализированных электронных цифровых вычислительных машин для реализации логического отрицания.

Известен инвертор, выполненный на феррит-транзисторных модулях, содержащий генератор единиц и ячейку запрета.

Цель изобретения — повышение надежности инвертора.

Цель достигается тем, что в известный инвертор введена дополнительная ячейка, вход которой подключен к шине инвертируемого сигнала, а выход — ко входу запрета ячейки запрета, причем обмотки считывания дополнительной ячейки и генератора единиц соединены последовательно и подключены к входной шине одного такта, а обмотка считывания ячейки запрета — к входной шине другого такта.

На чертеже показана блок-схема инвертора.

Выход дополнительной ячейки 1 соединен с обмоткой запрета ячейки запрета 2. Дополнительная ячейка 1, представляющая собой обычную феррит-транзисторную ячейку, соединена с генератором единицы 8 по однотактной последовательной схеме включения феррит-транзисторных ячеек.

При подаче входного сигнала на вход 4 в обмотку записи дополнительной ячейки 1 и считывания усиленными тактовыми импульсами, поступающими на клемму 5, ввиду однотактной последовательной схемы включения дополнительной ячейки 1 и генератора единиц 8, импульсы входного сигнала, поступающие с выхода дополнительной ячейки 1 в обмотку запрета ячейки запрета 2, совпа10 дают во времени с тактовыми импульсами, приходящими на клемму 6 в обмотке записи той же ячейки запрета 2, переписанными в эту оомотку генератором единиц 8 в любой момент времени подачи импульсов входного

15 сигнала.

При отсутствии входного сигнала на входе пнвертора, импульсы с генератора единиц 8, поданные в обмотку записи ячейки запрета

2, трансформируются и на выходе 7 наблю20 дается последовательность импульсов. При наличии на входе сигнала, равного единице, на выходе 7 инвертора последовательность импульсов отсутствует.

Точное совпадение во времени входного

25 сигнала, снимаемого с выходных зажимов дополшггельной ячейки 1, с сигналами в обмотке записи ячейки запрета 2, подаваемыми с выходных зажимов генератора единиц 8, дает возможность повысить точность работы

30 инвертора в целом и исключить появление

363212

Предмет изобретения

Составитель В. Клюкнн

Техред T. Ускова

Корректоры: Е. Денисова и Л. Кириллова

Редактор Л. Мазуронок

Заказ 275/12 Изд. № 59 Тираж 404 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 ложных сигналов на выходе генератора при несовпадении во времени указанных импульсов.

Инвертор, выполненный на феррит-транзисторных модулях, содержащий генератор единиц, и ячейку запрета, отличающийся тем, что, с целью повышения надежности запрета, он содержит дополнительную ячейку, вход которой подключен к шине инвертируемого сигнала, а выход — ко входу запрета ячейки

5 запрета, причем обмотки считывания дополнительной ячейки и генератора единиц соединены последовательно и подключены к входной шине одного такта, а обмотка считывания ячейки запрета — к входной шине другого

10 такта.

Инвертор Инвертор 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к вычислительной технике и интегральной электронике, а более конкретно - к интегральным логическим элементам СБИС и, в частности, к логическому элементу И-ИЛИ-НЕ на комплиментарных нормально закрытых полевых транзисторах с управляющими переходами Шоттки

Изобретение относится к области вычислительной техники и интегральной электроники, а более конкретно к интегральным логическим элементам СБИС

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к автоматике и вычислительной технике, обеспечивая функцию троичной логики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области вычислительной техники и интегральной электроники

Изобретение относится к вычислительной технике для реализации логических и арифметических операций с дискретными и аналоговыми значениями нулей и единиц
Наверх