Патент ссср 402057

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ, К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

402057

Союз Советских

Социалистических

Республик

Зависимое от QBT. свидетельства №

Заявлено 1?Х!.1971 (№ 1672051/18-24) с присоединением заявки №

Приоритет

Опубликовано 12.Х.1973. Бюллетень ¹ 41

Дата опубликования описания 2.III.1974.Ч. Кл. G 11с 7/00

Государственный комитет

Совета Министров СССР ао делам изаоретений. и открытий;

\ ДК 681.32?,2(088.8) Авторы изобретения

В. А. Смолянский и P. Е. Смолянский

Заявитель

АЛРЕС110-РАСПРЕДЕЛИТЕЛЬНАЯ СЕТКА

Изобретение относится к вычислительной технике. С помощью адресно-распределительной сетки выбирают числовую шину полупроводникового запоминающего устройства при считывании.

Известны диодные адресно-распределительные сетки для выбора одной из шин многоматричного запоминающего устройства, содержащего полупроводниковые запоминающие элементы с системой перекрещивающихся шин

Х, У, в узлах которой установлены последовательно соединенные резистор и диод, причем шины Х подсоединены через ключи к положительному полюсу источника, а шины У вЂ” к отрицательному.

Необходимость включения более чем двух ключей для выбора нужной ячейки сетки повышает ток управления шиной Х, снижает быстродействие и ограничивает размер адресной сетки.

Известны трансформаторные, диодно-трансформатные и транзисторные сетки.

В трансформаторных и диодно-трансформаторных сетках нет условий для микроминиатюризации. Для транзисторных сеток характерно наличие импульсов помех на невыбранных выходах.

Предлагаемая диодная адресно-распределительная сетка отличается тем, что шины Х через дополнительные ключи соединены с отрицательным полюсом источника питания, а шины У через формирователи импульсов — с положительным полюсом дополнительного источника питания. Это позволяет уменьшить токи управления сеткой, повысить ее быстродействие и отношение амплитуды выходного сигнала к амплитуде помехи.

На фиг. 1 представлена принципиальная схема устройства; на фиг. 2 — диаграмма

10 управляющих импульсов.

Адресно-распределительная сетка содержит диоды 1, 2, резисторы 3, ключи 4, 5 в цепях шин Х, ключи 6, 7 в цепях шин У, формирователи импульсов 8, 9 в цепях шин У, допол15 чительные ключи 10, 11 в цепях шин Х, управляющие входы ключей и формирователей

12 — 19, выходы адресной сетки 20 — 23.

При отпирании ключей 4, 6 ток от источника напряжения Е1 протекает через рези20 стор 3 и диод 1 в соответствующей ячейке.

При этом в диоде 1 накапливается заряд.

Диоды 2 во всех ячейках заперты, если на шинах запоминающих матриц, соединенных с выходами сетки 20 — 23, поддерживается ну25 левой потенциал, так как напряжение смещения — Е может быть выбрано так, что аноды диодов 2 окажутся под отрицательным напряжением, напряжение Е1 может быть выбрано близким к нулю. Если после запирания

30 ключей 4, 6 открыть ключ-формирователь 8

402057 и ключи 10, 11, напряжение на соответствующей вертикальной шине повышается до Ез и ток через диод 1, в котором был накоплен заряд, направляется обратно до восстановления его запирающих свойств. При этом на выходе 20 появляется импульс с амплитудой, близкой к Е>. Ток течет также через соответствующий резистор 3 и ключ 10. На выходе 21 появляется импульс помехи, обусловленный емкостью диода 1 в соответствующей ячейке, значительно меньшей амплитуды, чем на выходе 20. Уменьшению амплитуды помехи способствует открытое состояние ключа 11. Для снижения амплитуды импульса помехи (ввиду инерционности ключей 10, 11) следует отпирать эти ключи несколько ранее формирователя 8 (см, фиг. 2, на которой показана диаграмма импульсов на управляющих входах

12, 14, 16, 18). Для сохранения постоянства длительности выходных импульсов на клеммах 20 — 23 при переменной нагрузке можно формирователем 8 формировать импульс ограниченной длительности с максимальным напряжением и затем импульс с меньшим напряжением (фиг. 2). Этот второй импульс вызывает восстановление запирающих свойств диода, но не поступает в шину запоминающей матрицы.

Вместо диодов 2 иногда удобно использовать лавинные диоды, включенные в обратном направлении. При этом возможно использование сетки при — Е2 — — О.

Предмет изобретения

Адресно-распределительная сетка, содержащая систему перекрещивающихся шин Х, У, в узлах которой установлены последовательно соединенные резистор и диод, причем шины Х

15 подсоединены через ключи к положительному полюсу источника питания, а шины Y — к отрицательному, отличающаяся тем, что, с целью повышения быстродействия, повышения отношения амплитуд выходного сигнала и

20 помехи, она содержит дополнительные ключи и дополнительный источник питания, причем шины Х через дополнительные ключи соединены с отрицальным полюсом источника питания, а шипы У через формирователи им2S пульсов — с положительным полюсом дополнительного источника питания.

402057

,"д.г. 2

Редактор Н. Кретова

Корректор Л. Орлова

Заказ 4-Г2/!5 Изд № И Тираж 57G

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Типография, пр. Сапунова, 2

Составитель P. Яворовская

Техред Л. Грачева

Патент ссср 402057 Патент ссср 402057 Патент ссср 402057 

 

Похожие патенты:

Матрица // 399004

Изобретение относится к способу записи, способу управления и устройству для записи

Изобретение относится к способу определения логического состояния выбранных ячеек памяти, имеющихся в запоминающем устройстве с матричной адресацией

Изобретение относится к способам и устройству считывания матрицы памяти полного сканирования

Изобретение относится к вычислительной технике приборостроения и может быть использовано для стирания записей с неоднородных полупроводниковых носителей информации, в частности устройств энергонезависимой памяти, флэш-памяти и т.п
Наверх