Разрядная цепь долговременного запоминающего устройства

 

опиуме

ИЗОБРЕТЕНИЯ

11Ц 47566О

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (51) М. Кл. G 11с 7/00 (22) Заявлено 03.01.73 (21) 18696191 18-24 с присоединением заявки № (23) 11риоритет

Опубликовано 30.06.75. Бюллетень № 24

Дата опубликования описания 07.10.75

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УД1; 681.327.66 (088.8) (72) Автор изобретения

В. С. Голубев (71) Заяви1ел!> (54) РАЗРЯДНАЯ ЦЕПЬ ДОЛГОВРЕМЕННОГО

ЗАПОМИ НАЮЩЕГО УСТРОЙСТВА

Изобретение относится к области вычислительной техники.

Известны разрядные цепи долговременных запоминающих устройств, построенных на элементах памяти ММС (модуляция магнит1гого сопротивления), в которых элементы llaмяти ММС прошиты шиной записи и выходной шиной, разделенной на две последовательно и встречно соединенные секции. Выходи<с!я шипа В этих .33110M H н а ю1цп х устрой ст вах соединена с входом усилителя c øòüèàния, который имеет дополнительный вход, связанный с шиной стробирования.

Недостатком известных устройств является невысокая надежность считывания информации. Цель изобретения состоит в повышении функциональной надежности долговременного запоминающего устройства на элементах I«I»1 H ММС.

Повышение надежности считывания достигается за счет того, что разрядная цепь долговременного запоминающего устройства содержит дополнительную выходную шину, IIpoшиту1о через элементы памяти встречно по отношению к îcíîâïîé шине и соединенную со входом дополнительного усилителя считывания, второй вход которого соединен с дополнительной шиной стробирования.

На чертеже представлена схема предложенной разрядной цепи.

Сердечники 1 прошиты шиной записи 2, Выходной шиной. состоящей пз последовательно и встречно включенных секций 3 и 4, дополнительной выходной шиной, состоящей из

5 секций 5 и 6, и прошивающпх элементы памяти встречно по отношению к основной шине.

Обе выходных шипы подключены соответственно ко входам основного 7 и дополнительного 8 усилителей считывания, вторые входь1

10 которы.: соединены с соответствующими шинами стробирования 9 и 10.

Прп записи информации помехи, наводи;IIIe от тока записи на секциях основной и дополнительной тзыходных LL1HH, компенсируются

15 за счет встречного включения секций, в результате чего входные каскады усилителей

c÷Hть1ванпя Hp псрегp) жа1отся.

При считывании информации на шины строби ров анпя усилителей считывания пода20 ются сигналы стробпрования поочередно в зависимости от того, с каким усилителем связана секция выходной шины, прошивающая опрашивающий элемент памяти в прямом направлении.

25 Например, при считывании информации с элементов памяти, прошитых секцией 3, стробпруется только усилитель считывания 7, а гри считывании информации с элементов памяти, проппгтых секцией 5, стробируется

30 только усилитель считывания 8. Благодаря

475660

Предмет изобретения

Составитель фролов

Корректор Л. Орлова

Редактор Н. Коляда

Текред Л. Казачкова

Заказ 2342/15 Изд. № 1592 Тираж 648 Подписное

ЦНИИПИ Государственного комитета Совета Министров CCCP по делам изобретений и открытий

Москва, ЖЗ5, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 этому усиливаются только сигналы неразрушенной «1», что повышает надежность считывания.

Разрядная цепь долговременного запоминающего устройства, содержащая элементы памяти ММС (модуляция магнитного сопротивления), прошитые шиной записи, выходной шиной, разделенной на две последовательно и встречно соединенные секции и соединенной со входом усилителя считывания, другой вход которого связан с шиной стробирования, отличающаяся тем, что, с целью повы5 шения надежности считывания, она содержит дополнительную выходную шину, прошитую через элементы памяти встречно по отноше|шю к основной шине и соединенную со входом дополнительного усилителя считывания, 10 второй вход которого соединен с дополнительной шиной стробирования.

Разрядная цепь долговременного запоминающего устройства Разрядная цепь долговременного запоминающего устройства 

 

Похожие патенты:

Матрица // 399004

Изобретение относится к способу записи, способу управления и устройству для записи

Изобретение относится к способу определения логического состояния выбранных ячеек памяти, имеющихся в запоминающем устройстве с матричной адресацией

Изобретение относится к способам и устройству считывания матрицы памяти полного сканирования

Изобретение относится к вычислительной технике приборостроения и может быть использовано для стирания записей с неоднородных полупроводниковых носителей информации, в частности устройств энергонезависимой памяти, флэш-памяти и т.п

Изобретение относится к вычислительной технике, а именно к коммутаторам считанных сигналов в магнитных запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано в репрограммируемых постоянных запоминающих устройствах с ультрафиолетовым стиранием информации
Наверх