Патент ссср 407399

 

0 П И С А Н И Е (И)407399

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ С®И И6ЛЬ©ТВУ

СбюЗ СОВЭтских

Сбциюлистич6ских

Рюсл т блик (61) Зависимое ог авт,,свидетельства— (22) Заявлено 04.05.72 (21) 1781038/18-24 с присоединением заявки №вЂ” (32) Приоритет—

Опубликовано 21.Х!.1973. Бюллетень № 46

Дата опубликования о|писания 8Л 11.1974. (51) М.Кл, G 11с 29, 00

Государственный комитет

Совета Министров СССР оо делам изобретений и открытий (53) УДК 681.327,6 (088.8) (72) ABTOiPI,I изобретения

Л, М. Чахоян и А. О. Чоликян (71) Заявитель (54) 0ПЕРАТИВНОЕ ЗАПОМИНА!ОЩЕЕ УСТРОИСТВО

Известно оперативное запоминающее устройство (ОЗУ), содержащее регистр адреса, соединенный с деши фраторами, выходы которых подключены к адресно-разрядным обмоткам накопителя, выходы которого подсоединены к усилителям считывания, регистр числа, входы которого подключены к информационным шинам и выходам усилителей считывания, и выходы — к дешифратору, блок обнаружения неисправностей.

В этом ОЗУ имеются дополнительные (запасные) ячейки памяти.

Недостатком известного ОЗУ является большое количество запасных ячеек памяти, что значите1ьно услои(няет ОЗУ и снижает его надежность.

Описываемое устройство отличается от известного тем, что olio содержит дополнительный дешифратор, входы которого подключены к выходам блока обнаружения неисправностей и выходу дополнительного разряда регистра числа, а выходы — к дополнительным адресноразрядным обмоткам накопителя; одни входы дополнительного разряда регистра числа и группы разрядов регистра числа, связанной с неисправными адресно-разрядными обмотками, подключены к выходу блока обнаружения неисправностей, другие — к выходу усилителя чтения, подсоединенному к дополнительным адресно-разрядным обмоткам накопителя, Указанные отличия позволяют упростить

2 устройство и повысить надежность работы.

На чертеже изображена блок-схема ОЗУ.

Устройство содержит регистр адреса 1, соединенный с дешифраторамп 2, дополнительный дешифратор 8, накопитель 4 с адресноразрядными обмотками 5 и с дополнительными адресно-разрядными обмотками 6, подключенными к выходу дешифратора 8, усилители считывашгя 7, регистр числа 8 с информационю ными разрядами 9 — 12 и дополнительным разрядом 18, блок 14 обнаружения неисправностей, выходы которого подключены ко входам леши фр а тор а 8.

Устройство содержит адресные шины 15, которые связаны с регистром адреса 1 и блоком 14. Выходы блока 14 связаны со входами разрядов 10 и 11, регистра 8, в которых имеются неисправные обмотки, а также входами дополнительного разряда 18, выход которого подк Io leli к одному пз входов лешифратора

8.

Информационные шины 16 связаны со входамп соответствующих разрядов 9 — 12

2з регистра 8. Кроме этого, шины разрядов 10 и !

1 подключены ко входам дополнительного разряда 18. Выходы усилителей считывания 7 подсоединены ко входам соответствующих разрядов регистра 8. Выход усилителя считыва30 ния, связанного с дополнительными адресноразрядными обмотками 6, также соединен со входами разрядов 10, 11.

407399

Регистр числа 8 содержит выходные шины

17.

Рассмотрим работу устройства для случая, когда в накопителе имеются неисправности в трех обмотках. Причем в разряде 10 имеется неисправность в одной обмотке, а в разряда

11 — неисправность в двух обмотках. При атом в соответствии с числом неисправных обмоток число выходов блока 14 равняется трем.

B случае обращения к исправным адресам работа ОЗУ осуществляется обычным образом.

При обращении по адресу, в разряде которого имеется неисправная обмотка, например в разряде 10, блок 14 срабатывает и на выходе, соответствующем разряду 10, появляется сигнал. Этот сигнал поступает на неисправный разряд 10, а также на дополнительный разряд

18 и дешифратор 8.

В режиме «запись» сигналом от блока 14 блокируется работа неисправного разряда 10 и:выбирается со ответствую1цая,дополнительная адресно-разрядная обмотка. В выбранную об мопку через дополнительный разряд18записывается информация, посту1пающая по информационным шинам неисправного разряда 10, В режиме «чтение» также сигналом от блока 14 блокируется работа неисправного разряда 10 и выбирается соответствующая адресно-разрядная обмотка. B такте «чтение» записанная в обмотке. информация через усилитель считывания поступает на разряд 18 и через разряд 10 с неисправной обмотко" — на соответст1вующую шину 17. В такте «запись» информация разряда 18 записывается в выбранную дополнительную адресно-разрядную обмотку.

При этом работа разрядов с исправными обмотками осуществляется как обычно.

Работа ОЗУ с разрядом, в котором несколько неисправных обмоток, ничем не отличается от описанной. Отметим, что число неисправных обмоток внутри одного разряда ничем не ограничивается.

В случае, когда при обращении по какому-либо адресу имеются неисправные обмотки одновременно в нескольких разрядах, необходимо применить дополнительные блоки 8, 6, 7

10 и 18, соответствующие дополнительным неисправным разрядам. Число таких дополнительных схем должно равняться максимальному числу совпадающих в одном адресе неисправных обмоток.

Предмет изобретения

Оперативное запоминающее устройство, содержащее регистр адреса, соединенный с де20 шифраторами, выходы которых подключены к адресно-разрядным обмоткам накопителя, выходы которого подсоединены к усилителям считывания, регистр числа, входы которого подключены к информационным шинам и вы25 ходам усилителей считывания, а выходы — к дешифратору, блок обнаружения неисправностей, отличаюшееся тем, что, с целью упрощения устройства и повышения надежности его работы, оно содержит дополнительный дешиф30 ратор, входы которого подключены к выходам блока обнаружения неисправностей и выходу дополнительного разряда регистра числа, а выходы — к дополнительным адресно-разрядным обмоткам накопителя, одни входы дополнительного.разряда регистра числа и группы разрядов рсгистра числа подключены к выходу блока обнаружения неисправностей, другие— к выходу усилителя чтения, подсоединенному к дополнительным адресно-разрядным обмот40 кам накопителя.

Составитель Ь. Рудаков

Текред Л. Камышникова

Корректор А. Дзесова

Редактор Б. Нанкииа

Подписное

Заказ 1224

Загорская типсп рафия

Изд. № 1054 Тирах< 564

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Раушская наб., д. 4/5

Патент ссср 407399 Патент ссср 407399 Патент ссср 407399 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх