Устройство для запоминания и выдачи групп импульсов

 

О П И С А

ИЗОБРЕТЕНИЯ

Союз Советсва

Социалистимеских

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №вЂ”

Заявлено 23.Х11.1968 (№ 1294398/18-24) с присоединением заявки №

Приоритет

Опубликовано ЗО.Х1.1973. Бюллетень № 48

Дата опубликования огшсания 24.IV.1974

М. Кл. С 11с 9/00

Государственный комитет

Совета Министров СССР по делам изаоретений и открытий

УДК 681.327.66 (088.8) Авторы изобретения

В. Д. Пысин, Л. И. Белов и И. И, Грешнов

Заявитель

УСТРОЙСТВО ДЛЯ ЗАПОМИНАНИЯ

И ВЫДАЧИ ГРУПП ИМПУЛЪСОВ

Изобретение относится к области вычислительной техники и системам передачи, в частности, к схемам запоминания последовательности дискретных электрических сигналов, расположенных на определенном временном интервале.

Известно устройство для запоминания и выдачи групп импульсов, содержащее две группы элементов «И» и триггеры.

Однако такое устройство не может быть использовано для запоминания интервалов между импульсами в коде, количества импульсов в коде и длительности кода, которые заранее неизвестны.

Цель изобретения — расширение функциональных возможностей устройства и построение устройства, обеспечивающего запоминание временных интервалов между импульсами кода, количество импульсов и длительность кода, которые заранее неизвестны.

Это достигается тем, что в устройство введены схема выборки, схема развязки, нормирующая схема, схема отделения первого импульса кода, два элемента задержки и сумматор, Вход устройства соединен с входом схемы выборки, первый выход схемы выборки — с входом нормирующсй схемы, первый выход которой соединен с входом схемы отделения нормирующего импульса кода, а второй выход — с первыми входами элементов LE Г

И,"Е 409290

«И» первой группы. Второй выход схемы выборки связан с входом схемы развязки, выход которой соединен с первыми входами триггеров, третий выход схемы выборки соединен с входами первого элемента задержки и сумматора. Выход схемы отделения первого импульса кода соединен с входом второго элемента задержки, выходы которого связаны с вторыми входами соответствующих элементов «И»

1п первой группы. Выходы элементов «И» первой группы соединены с вторымн входами соответствующих триггеров, выходы которых соединены с первыми входами элементов «И» второй группы. Вторые входы элементов «И»

1S второй группы соединены с соответствующими выходами первого элемента задержки, а выходы — с входами сумматора, выход которого связан с выходом устройства.

На чертеже показана функциональная схе20 ма устройства для запоминания и выдачи групп импульсов.

Схема содержит схему 1 выборки, нормирующую схему 2, схему 3 отделения первого импульса кода, элемент 4 задержки, группу эле25 ментов «И» 5, триггеры 6, группу элементов

«И» 7, сумматор 8, элеме!tT задержки 9 и схему 10 развязки.

Устройство работает следующим образом.

Пачка импульсов, интервалы между кото30 рыми (моменты появления) необходимо за409290 !

1 помнить, подается на вход схемы выборки и далее с одного из ее выходов на вход нормирующей схемы, формирующей импульс с определенной амплитудой и длительностью.

С выхода нормирующей схемы импульсы по- 5 ступают на соединенные между собой входы группы элементов «И» и одновременно на схему отделения первого импульса.

Выделенный на схеме 3 первый импульс кодовой группы (назовем его импульсом опро- 10 са) подается на вход элемента 4 задержки, с отводов которого поочередно поступает на входы соответствующих элементов «И» 7.

В моменты совпадения импульса опроса с импульсами кодовой группы, подаваемыми 15 непосредственно на другие входы элементов

«И». На выходах этих элементов «И» появляются импульсы, которые перебрасывают соответствующие триггеры 6. После этого элементы «И» 7 по одному из входов открывают- 20 ся, а переброс триггеров равносилен запоминанию моментов появления импульсов кодовой группы, так как каждому порядковому номеру триггера соответствует вполне определенный временной интервал на временной оси 25 относительно в ода элемента задержки.

Для автоматической выдачи запомненной кодовой группы в необходимый момент времени служит элемент 9 задержки, отводы которого подключены к входам элементов «И» 30

7, выходы которых подключены к сумматору 8.

С одного из выходов схемы выборки подается импульс на сумматор 8, образуя первый импульс кодовой группы, и одновременно — 35 на вход элемента задержки для формирования второго и последующих импульсов кодовой группы, которое происходит следующим образом.

Поступивший с выхода схемы вьгборки им- 40 пульс с элемента 9 задержки поочередно подается на каждый элемент «И» 7. На сумматор подаются также импульсы с тех элементов, которые уже были открыты по одному из входов напряжениями, снимаемыми с выходов 45 соответствующих триггеров 6.

Таким образом, на выходе сумматора формируется импульсная последовательность, в которой расстановка импульсов на времешюй 50 оси соответствует запомненному коду.

«Стирание» запомненного кода осуществляется импульсом сброса, подаваемым со схемы выборки одновременно на все триггеры 6 через схему IO развязки. При этом время сброса («стирание» запомненной информации) определяется только временем опрокидывания триггеров, т. е. осуществляется практически мгновенно.

Предложенное устройство может запоминать несколько кодовых групп при их раздельном поступлении. В случае прихода одного случайного импульса устройство пе реагирует на него, а если приходит ложная группа, то она не нарушает работы, так как в этом случае по условиям работы устройства в нем сохраняется полезная информация о структуре запомненного (истинного) кода.

Предмет изобретения

Устройство для запоминания и выдачи групп импульсов, содержащее две группы элементов «И» и триггеры, отличающееся тем, что, с целью расширения функциональных возможностей, в него введены с ема выборки, схема развязки, нормирующая схема, схема отделения первого импульса кода, два элемента задержки и сумматор, причем вход устройства соединен с входом схемы выборки, первый выход схемы выборки соединен с входом нормирующей схемы, первый выход которой соединен с входом схемы отделения нормирующего импульса кода, а второй выход— с первыми входами элементов «И» первой группы, второй выход схемы выборки соединен с входом схемы развязки, выход которой соединен с первыми входами триггеров, третий выход схемы выборки соединен с входами первого элемента задержки и сумматора, выход схемы отделения первого импульса кода соединен с входом второго элемента задержки, выходы которого соединены с вторыми входами соответствующих элементов «И» первой группы, выходы элементов «И» первой группы соединены с вторыми входами соответствующих триггеров, выходы которых соединены с первыми входами элементов «И» второй группы, вторые входы элементов «И» второй группы соединены с соответствующими выходами первого элемента задержки, а выходы — с входами сумматора, выход которого соединен с выходом устройства.

409290

Составитель В. Крылова

Техред T. Ускова

Редактор Т. Рыбалова

Корректор О. Тюрина

Типография, пр. Сапунова, 2

Заказ 10037!4 Изд. Ко 1124 Тнрзхк 576 Подписное

ЦНИИПИ Государственного комитета Совета Мпнпсгров СССР по делам изобретений п открытий

Москва, )К-35, Раушскзя нзб., д. 4/5

Устройство для запоминания и выдачи групп импульсов Устройство для запоминания и выдачи групп импульсов Устройство для запоминания и выдачи групп импульсов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх