Устройство для обнаружения конца

 

О П И С А Н И Е 394792

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВКДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 14.IX.1971 (№ 1697406/18-24) М. Кл. G 061 13/02 с присоединением заявки №

Приоритет

Опубликовано 22.Ч111.1973. Бюллетень № 34 УДК 681.327.2(088.8)

Дата опубликования описания 20.XII.1973

Государстеенныи комите1

Сонета Министров СССР оо делам иаооретений и открытий

Авторы изобретения

В. П. Верижников, Б. И. Панферов и Б. Я. Фельдман

Институт электронных управляющих машин

Заявитель

УСТРОЙ СТВО ДЛЯ ОБ НАРУ)КЕ Н ИЯ КО Н ЦА

ИНФОРМАЦИОННОЙ ПОСЛЕДОВАТЕЛЪНОСТИ

В ДИНАМИЧЕСКОМ НАКОПИТЕЛЕ

Изобретение относится к области вычислительной техники и может быть использовано в динамических накопителях информации.

Известно устройство для обнаружения конца информационной последовательности в динамическом накопителе, содержащее триггер, единичный вход которого подключен к выходу схемы «И», и счетчик. В известном устройстве конец информационной последовательности обнаруживается по счетчику, который принципиально необходим. Это усложняет устройство.

Описываемое устройство отличается от известного тем, что оно содержит дополнительную схему «И», выход которой подключен к нулевому входу триггера, инвертор, вход которого подключен к выходу дополнительной схемы «И», а выход — к первому входу схемы «И», и схему задержки, вход которой подключен ко входной шине устройства, а выход — к первому входу дополнительной схемы «И», второй вход которой связан со вторым входом схемы «И» и подключен ко входной шине устройства, Указанные отличия позволяют обойтись без счетчика, т. е. упростить устройство.

На чертеже изображена блок-схема устройства.

Оно содержит триггер 1, единичный 2 и нулевой 8 входы которого подключены соответственно к выходам основной 4 и дополнительной 5 схем «И»; инвертор 6, вход которого подключен к выходу схемы «И» 5, а выход — к первому входу 7 схемы «И» 4; схему задержки 8, выход которой подсоединен к первому входу 9 схемы «И» 5, а вход — ко входной шине 10 устройства. Вторые входы

11 и 12 схем «И» 4 и 5 подключены ко входной шине 10, связанной с динамическим на10 копителем 18.

Устройство работает следующим образом.

Предположим, что в накопитель 18 одним из известных способов записываются маркеры начала и конца информационной после15 довательности. Причем маркер конца информационной последовательности представляет два импульса, один из которых записывается в фазе с информационными сигналами, а другой — со сдвигом по фазе, абсолютное значе20 ние которого равно временному сдвигу схемы задержки 8. Маркер начала записывается в фазе с информационными сигналами. Первым из накопителя 18 выходит маркер начала информационной последовательности, который

25 ставит триггер 1 в единичное состояние, пройдя через схему «И» 4.

Далее, за маркером начала, будут находиться импульсы информационной последовательности. Эти импульсы, попадая на входы

Зо схемы «И» 5 непосредственно и через схему

394792

Составитель В. Рудаков

Текред Т. Курилко

Корректор В, Жолудева

Редактор Б. Нанкина

Заказ 3378/10 Изд. № 1823 Тираж 647 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, )К-35, Раушская наб., д. 4(5

Типография, пр. Сапунова, 2 задержки 8, не могут совпасть по времени, так как расфазируются схемой задержки.

Триггер 1 будет находиться в таком состоянии до тех пор, пока не произойдет совпадения сигналов на схеме «И» 5. Так как маркер конца информационной последовательности состоит из двух импульсов, сдвинутых по фазе, то только в конце информационной последовательности произойдет совпадение сигналов на входах схемы «И» 5. Этот сигнал, воздействуя на нулевой вход 8 триггера 1, поставит его в нулевое состояние, что означает конец информационной последовательности. Одновременно инверсия сигнала с выхода схемы «И» 5 поступает на вход 7 схемы

«И» 4, чем обеспечивается блокировка переброса триггера 1 в единичное состояние от маркера конца. В нулевом состоянии триггер будет находиться до следующего появления импульса маркера начала из накопителя 13.

Таким образом, по состоянию триггера можно определить начало и конец информационной последовательности накопителя 18.

Предмет изобретения

Устройство для обнаружения конца информационной последовательности в динамическом накопителе, содержащее триггер, единичный вход которого подключен к выходу

10 схемы «И», отличающееся тем, что, с целью упрощения устройства, оно содержит дополнительную схему «И», выход которой подключен к нулевому входу триггера, инвертор, вход которого подключен к выходу дополниl5 тельной схемы «И», а выход — к первому входу схемы «И», и схему задержки, вход которой подключен ко входной шине устройства, а выход — к первому входу дополнительной схемы «И», второй вход которой свя20 зан со вторым входом схемы «И» и подключен ко входной шине устройства.

Устройство для обнаружения конца Устройство для обнаружения конца 

 

Похожие патенты:

Регистр // 378961

Г // 377887

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх