Патент ссср 412682

 

О П И С А Н И Е 4I2682

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №вЂ”

Заявлено 21.1111972 (№ 1761789/26-9) с присоединением заявки №вЂ”

Приоритет—

Опубликовано 25.1.1974. Бюллетень № 3

Дата опубликования описания 16.Х.1974

М. Кл. Н 03k 17/80

Гасударственный комитет

Совета Министров СССР па делам изааретений и открытий

УДК 681.3.,055 (088.8) Автор изобретения

Г. Н. Острась

Заявитель

ДЕШ ИФ РАТО Р

Изобретение относится к электронно-вычислительной технике и может найти применение, в основном, в специальных вычислительных устройствах.

Известны магнитные дешифраторы, содержащие систему ортогональных шин Х и У, в узлах пересечения которых расположены последовательно включенный диод и нагрузка, а к координатным шинам Х и У подключены ферриттранзисторные ячейки. Однако их невозможно использовать как буферные устройства вычислителей.

Для расширения функциональных возможностей устройства путем использования его как буферного устройства вычислителя в магнитный дешифратор дополнительно введены две ферриттранзисторные ячейки, подключенные эмиттерами своих транзисторов через диоды к коллекторам ферриттранзисторных ячеек, соединенных с шинами Х, образуя совместно с последними кольцевой реверсивный регистр сдвига, у которого выходы с первых двух ферриттранзисторных ячеек выведены для управления вычислителем.

На чертеже изображена электрическая схема предлатаемого магнитного дешифратор а.

Он содержит систему ортогональных шин

Х и У, в узлах пересечения которых расположены последовательно включенный диод 1 и нагрузка 2. К координатным шинам Y подключены ферриттранзисторные ячейки 8 и 4 эмиттерами своих транзисторов, а к координатным шинам подключены ферриттранзисторные ячейки 5,б ... n коллекторами своих транзисторов. Введенные дополнительно две ферриттранзисторные ячейки 7 и 8 эмиттерами своих транзисторов подключены через диоды 1 коллектором ферриттранзисторных ячеек 5, б ... п, образуя с последними кольцевой реверсивный регистр сдвига. Выходы с первых двух ферриттранзисторных ячеек 5 и б выведены для управления вычислителя.

Импульсом начальной установки производится запись «О» во все ферриттранзисторные ячейки устройства, кроме ферриттранзисторной ячейки 5, .в которой записывается «1».

В режиме дешифрации производится в начале запись «I» в одну из ячеек 8 или 4, а также сдвиг «I» по реверсивному регистру при помощи ферриттранзисторных ячеек 7 или 8.

После сдвига реверсивного регистра производится одновременное считывание «I» с ферриттранзисторных ячеек 8, 4 и «I» с реверсивного регистра. При приходе отрицательной информации по входу 9 в режиме буферного устройства происходит сдвиг «I» в реверсив412682

Предмет изобретения

Составитель А. Дедюхин

Техред Т. Курилко

Корректор В. Гутман

Редактор Т. Шагова

Заказ 1204/212 Изд. ¹ 431 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушскан наб., д. 4/5

Тип. Харьк, фил. пред. <Патент» ном регистре справа при помощи ячейки 7.

При первом сдвиге вправо с выхода первой ферриттранзисторной ячейки 5 реверсивного регистра поступает импульс в шину управления 10, которая переключает в вычислителе цепь поступления импульсов с положительной информацией с выхода вычислителя на вход дешифратора..При поступлении в вычислитель информации по входу 11 она будет поступать в дешифратор и при этом происходит сдвиг

«I» в реверсивном регистре влево при помощи ферриттранзисторной ячейки 8 до тех пор, пока с выхода ферриттранзисторной ячейки б реверсивного регистра не поступит импульс в вычислитель, . который переключит цепь поступления импульса с положительной информацией с выхода дешифратора на выход вычислителя.

Дешифратор, содержащий систему ортогональных шин Х, У, в узлах пересечения кото5 рых включены последовательно включенные диод и резистор, а сами шины подключены к выходам ферриттранзисторных ячеек, отличаюи4ийся тем, что, с целью расширения его функциональной возможности, в него допол10 нительно введены две ферриттранзисторные ячейки, подключенные эмиттерами своих транзисторов через диоды в проводящем состоянии к коллекторам ферриттранзисторных ячеек, соединенных с шинами Х, образуя сов15 местно с последними кольцевой реверсивный регистр сдвига, выходы с первых двух разря.дов которых соединены с шинами управления.

Патент ссср 412682 Патент ссср 412682 

 

Похожие патенты:

Шифратор // 2058668
Изобретение относится к автоматике и вычислительной технике и позволяет повысить достоверность информации, вводимой в цифровые приборы, работающие в условиях воздействия электромагнитных помех и разрядов статического электричества

Изобретение относится к области преобразования кодов и может быть использовано в системах обработки информации многоканальных измерителей

Шифратор // 2033691
Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации цифровых вычислительных машин и элементов дискретной автоматики

 // 417786
Наверх