Балансная схема сравнения

 

- -" кто

Ii i 1424107 лптэ Я-M

Союз Советских

Социалистииеских

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 03.07.72 (21) 1804748/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 15.04.74. Бюллетень ¹ 14

Дата опубликования описания 13.09.74 (51) М. Кл. G 05Ь 1/01

Гасудврствеиный комитет

Совете Министров СССР оо делом изобретений и открытий (53) УДК 681.325(088.8) (72) Автор изобретения (71) Заявитель

А. Ф. Селиверстов

Московский ордена Трудового Красного Знамени инженерно-физический институт (54) БАЛАНСНАЯ СХЕМА СРАВНЕНИЯ

Изобретение относится к устройствам для электрических измерений и может быть применено в цифровых измерительных приборах, в частности, для установки триггера по сигналу от источника, имеющего емкостный характер.

Известна балансная схема сравнения, выполненная на двух транзисторных каскадах, в которой в зависимости от величины сравниваемых напряжений изменяются входное сопротивление и ток базы транзисторов первого каскада, что особенно нежелательно, когда источники сравниваемых напряжений имеют емкостный характер, так как при этом происходит изменение и величины сравниваемых напряжений, Кроме того, при достаточно быстром изменении сравниваемых напряжений достаточно быстро изменяется ток в балансном трансформаторе и на выходе балансного трансформатора может появиться импульс значительной амплитуды без подачи импульса опроса, что в ряде случаев недопустимо, так как этот импульс помехи может нарушить правильное функционирование устройства, в котором используется схема сравнения. Кроме того, в выходной цепи трансформатора при импульсном опросе образуются во времени два выходных импульса противоположной полярности: первый, когда выходные транзисторы импульсом опроса закрываются, и второй, когда импульс опроса кончается и выходные транзисторы открываются, что так же нежелательно в ряде случаев, например, при установке выходным импульсом триггера.

5 Целью предлагаемого изобретения является повышение помехоустойчивости.

Это достигается введением в выходной трансформатор дополнительной вторичной оомотки, причем выходные обмотки включены

10 встречно между базой и эмиттером соответствующих транзисторов выходного каскада, а коллекторы транзисторов соединены с блоком стробирования. В результате при отсутствии импульса опроса ток как в первом, так и во

15 втором транзисторных каскадах не течет, и, следовательно, увеличивается входное сопротивление схемы сравнения, и исключается появление сигналов помех.

На фиг. 1 изображена принципиальная схе20 ма предлагаемой балансной схемы сравнения; на фиг. 2 — временная диаграмма работы схемы сравнения.

Схема сравнения состоит из двух транзисторов 1 и 2 первого каскада, базы которых

2S подключены к источникам сравниваемых напряжений, а эмиттеры объединены и подключены к источнику эмиттерного тока опроса на транзисторе 3. Коллекторы транзисторов l u

2 через инверсно включенные обмотки 4 и 5

30 выходного трансформатора 6 подключены к

424107 источнику коллекторного напряжения. Обмотки 7 и 8 трансформатора б инверсно подключены к базам и эмиттерам транзисторов

9 и 10 выходного транзисторного каскада соответственно. Коллекторы транзисторов 9 и

10 подключены к блоку стробирования 11, а эмиттеры являются выходами схемы сравнения.

Схема работает следующим образом, При отсутствии импульса опроса от блока стробирования 11 транзистор 3 закрыт, и его коллекторный ток равен нулю, а следовательно, и токи эмиттера, базы и коллектора транзисторов 1 и 2 при любых входных напряжениях UI и U>, не превышающих напряжения питания — Е, и +Е. Соответственно закрыты транзисторы 9 и 10, а напряжение на резисторах 12 и 13 равно нулю.

При подаче отрицательного импульса опроса U от блока стробирования 11 в коллекторе транзистора 3 появляется импульс тока

1,„(благодаря соответствующему включению делителя на резисторах 14 и 15 и эмиттерного резистора 16). Конденсатор 17 служит для развязки цепей опроса по постоянному току.

Инпульс тока транзистора 3 распределяется по цепи эмиттеров транзисторов 1 и 2 в зависимости от сравниваемых напряжений U> и

U>, и на обмотках трансформатора б появятся импульсы напряжения, полярность которых зависит от разности сравниваемых напряжений.

При U> = U> импульс тока 1», коллектора транзистора равен току 1,, коллектора транзистора, и импульс напряжения на обмотках

4 и 5 не появится, так как эти обмотки включены инверсно, а следовательно, транзисторы 9 и 10 закрыты, и импульс опроса U, на резисторы 12 и 13 не пройдет.

При U<) U>I» )I».. так как база транзистора 2 находится под более отрицательным напряжением относительно базы транзистора

1, и на начале обмотки 8 (точка а) появится импульс положительной полярности, а следовательно, и на базе транзистора 10. На базе транзистора 9 — отрицательное напряжение

U>, поэтому транзистор 9 открыт, и на резисторе 12 появится выходной импульс U„„.

10 В это время транзистор 10 закрыт, и импульс опроса У„на резистор 13 не пройдет.

При U<) U>1,,)l», и на начале обмотки

8 появится отрицательный импульс. Соответственно на резисторе 13 появится выходной

15 импульс U... а на резисторе 12 не появится, так как при подаче импульса опроса транзистор 10 открыт напряжением U<, а транзистор 9 за кр ыт.

Выбросы напряжения на обмотках баланс20 ного трансформатора 6 на выходы схемы сравнения влияния оказывать не будет, так как они появляются после окончания импульса опроса, и независимо от U> и Ui, напряжения U„, и U„, равны нулю.

Предмет изобретения

Балацсная схема сравнения, содержащая балансный каскад на транзисторах, эмиттеры которых через источник эмиттерного тока

30 подключены к блоку стробирования, а коллекторы связаны с первичными обмотками выходного трансформатора, и транзисторный выходной каскад, отличающаяся тем, что, с целью повышения помехозащищенности, 33 выходной трансформатор содержит дополнительную вторичную обмотку, причем выходные обмотки включены встречно между базой и эмиттером соответствующих транзисторов выходного каскада, а коллекторы транзисто40 ров соединены с блоком стробирования.

424107 à 5л

О å, 0

Фиг 2

Составитель С. Белан

Корректор М. Лейзерман

Техред Е. Борисова

Редактор Е. Семанова

Заказ 2376/14 Изд. № 1499 Тираж 760 Г!одписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Я(-35, Раушская наб., д. 4!5

Типография, пр. Сапунова, 2

Балансная схема сравнения Балансная схема сравнения Балансная схема сравнения Балансная схема сравнения 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к импульсной технике, а именно к устройствам обработки сигналов, и может быть использовано в схемах допускового контроля

Изобретение относится к области машиностроения, а именно, к прецизионным позиционирующим средствам, и может быть использовано в прецизионных станках, высокоточных копирующих устройствах, а также в фотолитографических комплексах для электронной промышленности

Изобретение относится к области использования микроэлектронных устройств, а именно логических микросхем, предпочтительно цифровых, и может быть использовано во всех областях техники при управлении технологическими процессами посредством регистрации и обработки аналоговых сигналов, характеризующих технологические процессы

Изобретение относится к автоматике и может использоваться в устройствах воспроизведения компакт-дисков или цифровых видеодисков, для фокусировки сканирующего или записывающего светового или лазерного луча на носителе оптической записи или для отслеживания дорожек с записью информации

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области электротехнике, в частности к способам моделирования для металла (1), температура (Т) которого непосредственно или косвенно подвергается воздействию по крайней мере одного исполнительного органа (2), который управляется согласно регулирующему воздействию (S)

Изобретение относится к области систем автоматического управления, в частности к технике формирования управляющих сигналов
Наверх