Интегрирующий аналого-цифровое! преобразовательс_.

 

ОЙ ИСАИ МЕ

ИЗОБРЕТЕЯ ИЯ

К АВТОРСКОМУ СВЖДИТВЛЬСГОУ

Союз Советских

Социалистических

Республик (11) 4 334 I 0 (61) Зависимое от авт. свидетельства (22) Заявлено I5.02,72 (21) I74.9I57/I8I (51) М Кл.

G ОЕГ. ХЗ/02

G 0lv I9 j26 с присоединением заявки

Государственный комитет

Совета Министров СССР оо делам изобретений и открытий (32) Приоритет

Опубликовано 25.06.74 Бюллетень М 25 (53) УДК

62I 5I7.7(088.8) (45),Дата опубликования описания 15Л2.74 (72) Авторы изобретения Ю.В.Видоняк, И.l4.Вишенчук, Р.В,Курдыдык и M,I .Рылик (1)заявитель Львовский ордена Ленина политехнический институт (4) ИНТЕГРИРУЮ1цИ АНАЛОГО-ЦИФРОВОЛ ПРЕОБРАЗОВАТЕЛЪ

Изобретение относится к циф- ровой электроизмерительной технике и может быть применено в цифровых приборах со смещением нуля.

Известны интегрирующие анало-. 5 го-цифровые преобразователи, имеющие смещенный нуль и содержащие интегратор, нуль-орган, источники опорного напряжения, делитель частоты, схемы совпадейия и ключи . 10

Однако такие преобразователи характеризуются сравнительно невысокой точностью преобразования, обусловленной тем, что в них ийтегрирование и преобразование проис- 15 ходит от разных источников опорного напряжения и в разные полупериоды сигнала, задающего время преобразования и подстраиваемого под частоту источника питания.

Цель изобретения - повышение . точности преобразования.

Это достигается тем, что входы двух ключей подсоединены к по люсам источника опорного напряже- 25

2 ния, выход и управляющий вход пер вого ключа подсоединены соответственно ко входу интегратора и де-, лителю частоты сети питания; выход и управляющий вход второго ключа подсоединены соответственно к обще; му проводу и выходу схемы совпадения, на входы которой подсоединены выходы нуль-органа, делителя час-тоты и через согласующий узел ис- точник питания.

На фиг. Е представлена схема предлагаемого преобразователя; на фиг. 2 — диаграмма работы.

Преобразователь содержит ин-, тегратор Е, источник 2 опорного напряжения, ключи 3 и 4, а также нуль-орган, делитель частоты и схему совпадейия (на чертеже не пока-, заны). При этом ключ 3 управляется, сигналами с выхода делителя частоты, а ключ М вЂ” сигналами с выхода схемы совпадения, на вход которой поданы сигналы от нуль-органа, де лителя частоты и от источника пи- 1

4334i

3 тания переменного тока.

Преобразователь работает следующим образом.

При помощи ключеИ один и тот же источник опорнога напряжения 5 используется то для интегрирования (ко входу интегратора подключается отрицательная полярность источника), то для время-импульсного преобразования (ко входу интегра- 1î тора подключается положительная полярность источника), Такое подключение источника опорного напряжения к интегратору устраняет аддитивную погрешность, возникающую при взаимном уходе напряжениИ источников напряжения„Кроме того, при этом, как видно из фиг.2г, интегратор работает в режиме интегрирования один период сигнала источника питания. В этом случае при наличии нулевого входного сигнала для интегрирования и время-импульсного преобразования используется один и тот же период сигнала источника пи- 2ü тания (фие.26), задающего через делитель частоты (фиг.2а) время преобразования. указанное позволяет

О

4 устранить аддитивную погрешность, возникающую из-за того, что при имеющей место автоматическоИ подстройке частоты разные периоды управляющего напряжения неодинаковые.

Предме т изобретения

Интегрирующий аналого-цифровоИ преобразователь, содержащий интегратор, нуль-оргай, источник опорного напряжения, делитель частоты, схемы совпадейия и ключи, отличающийся тем, что, с целью повышения точности преобразования, входы двух ключей подсоединены к полюсам источника опорного напряжения, выход и управляющиИ вход первого ключа подсоединены соответственно ко входу интегратора и делителю чаототы сети питания; выход.и управляющий вход второго ключа подсоединены соответственно к общему проводу и выходу схемы совпадения, на входы которой подсоединены выходы нуль-ор. гана, делителя частоты и через согласующиИ узел источник питания.

Dye ант

Сос1авите II Н. ТрофИМОВ

Р .- el> A.ÁàTÛãÈH 1ек! -: Л.ГЛаДКОВа

Вакаа З9>2» 14зл. № 5йг 1 ирагк 11одинсное

l1ll1lllllll ocynBpcrIIeII»oro комнтс1в Совета Министров СССР

lto де IBM изобретений и открытий

Москва, 113035, Раушская наб., 4

11редирня гас а!!агент», Москва, Г-59, Ьере>ккoBcKBII иаб., 24

Интегрирующий аналого-цифровое! преобразовательс_. Интегрирующий аналого-цифровое! преобразовательс_. Интегрирующий аналого-цифровое! преобразовательс_. 

 

Похожие патенты:

Устройство для измерения угловы|с перемещенийff - l21изобретен-не относится к области нифро- •вого электропривода и дискретной автоматики.известны устройства для изд1ерения угловых .перемещений, содержащие диск с равномерно расположенными по окружности отверстиями, неподвижные считывающие элементы и логическую схему, подключенную к реверсивному счетчику импульсов.предложенное устройство отличается от известно.то тем, что в herq введены сумматор и инвертор, причем выходы считывающих элементов подключены ко входам сумматора, а выход одного считьгвающего элемента подключен к логической схеме через инвертор, выходы сум,матор,а и другого сч.итывающего элемента подключены к выходам младщих разрядов выходного - кода устройства.это повыщает то'чность работы устройства.на фиг. 1 изобрал<ена схема предлагаемого устройства; на фиг. 2 ириведена диаграмма, поясняющая его работу.устройство содержит диск / с отверстиями и считывающие элемеиты 2 и 3, .причем щирина отверстия h равна расстоянию между смежнымн отверстиями, а расстояние междусчитывающими элементами равно -„ -ь 2 hn, •где я — целое число (на фиг. 1 принято1015202.т30/7 = 0). выход считывающего элемента 3 поцключен к инвертору 4, выход которого подсоединен к разрсщающему вход\' логи'ческой схемы 5. выход считывающего элемента 2 подключен ко второму входу логической схемы 5, выход[>&[ которой подключе! 1ы к соответствующн.м входам двухка-ыльного реверсивного двоичного счетчика 6. вьлходы обоих считывающих элементов '2 и 3 подключены ко входам ;сум'матора 7 по модулю «2». 1'] ог11чес1;ая схема 5, в свою очередь, состоит из инвертора 8, ждущих .мультивибраторов 9, 10 и схем совпадения 11, 'г2.в .предлагаемо.м устройстве выход сум.матора 7 рассматривается как младиип"! разряд двоичного кода углового перемещения, выход считывающего элемента 2 — как второй разряд, а выходы счетчика 6 — как последующие старщ.ие разряды указанного кода. это увеличение разрядности кода углового перемещения на два младщнх двоичных разряда нриводит к повынюиию точности нзмерен'ня в четыре раза.прн вращении диска / на выходах элементов 2 и 3 чередуются .потенциалы высокого и низкого уровня (см. фиг. 2), причем низкий уровеиь, соответств\'ющий расположению отверстия против считывающего элемента, принят за единицу, а высокий уровень напряжения, соответствующий промежутку между от- // 432565

Изобретение относится к области электрических измерений, в частности к измерениям больших постоянных токов без разрыва электрической цепи, и может быть использовано при периодическом или эпизодическом контроле режимов электрических цепей больших постоянных токов
Наверх